피커 어셈블리
    31.
    发明公开
    피커 어셈블리 审中-实审
    拍摄大会

    公开(公告)号:KR1020150127924A

    公开(公告)日:2015-11-18

    申请号:KR1020140054317

    申请日:2014-05-07

    Abstract: 본발명은피커어셈블리에관한것이다. 본발명의일 실시예에따른피커어셈블리는피커; 상기피커가결합되고, 상기피커의위치를조절할수 있는구동부재; 상기구동부재와상기피커가연결되는부분에인접하게상기구동부재의하부에위치되는한 쌍의제 1 고정부재들; 및상기피커에연결되게제공되고, 상기제 1 고정부재들각각에걸림고정방식으로결합될수 있는한 쌍의제 2 고정부재를을포함한다.

    Abstract translation: 本发明涉及拾取组件。 根据本发明的一个实施例,拾取器组件包括:拾取器; 驱动构件,其中拾取器联接并控制拾取器的位置; 一对第一固定构件,位于与驱动构件和拾取器连接的部分相邻的驱动构件的下部; 以及一对第二固定构件,其设置成与拾取器连接并通过锁定固定方法联接到每个第一固定构件。

    네트워크 기기에 대한 애프터 서비스 제공 방법 및 그시스템

    公开(公告)号:KR101058001B1

    公开(公告)日:2011-08-19

    申请号:KR1020040000056

    申请日:2004-01-02

    Inventor: 송재호

    Abstract: 네트워크 기기에 대한 애프터 서비스 제공 방법 및 그 시스템이 개시된다. 본 발명에 따른 네트워크 기기에 대한 애프터 서비스 제공 방법은, (a) 복수의 네트워크 기기들로부터 각 네트워크 기기의 상태 정보를 수신하는 단계; (b) 상기 각 네트워크 기기의 상태 정보에 기초하여 상기 각 네트워크 기기의 상태를 판단하는 단계; 및 (c) 상기 네트워크 기기들 중 적어도 하나의 네트워크 기기의 상태에 이상이 있는 것으로 판단되면 상기 이상 상태에 대응하기 위한 애프터 서비스 정보를 생성하는 단계를 포함한다. 본 발명에 의하면, 관리 대상 네트워크 및 네트워크 내 제반 기기에 대한 포괄적인 관리가 가능하고, 네트워크 기기가 생성하는 데이터를 상호 연관적으로 분석하여 정확한 원인 및 해결 방법 도출을 통해 네트워크 기기 및 네트워크 운영의 최적화가 가능하다.

    이동 통신 시스템에서 전력소비를 감소하기 위한 장치 및방법
    33.
    发明公开
    이동 통신 시스템에서 전력소비를 감소하기 위한 장치 및방법 有权
    在无线通信系统中降低功耗的装置和方法

    公开(公告)号:KR1020090064488A

    公开(公告)日:2009-06-19

    申请号:KR1020070131297

    申请日:2007-12-14

    Inventor: 배병재 송재호

    CPC classification number: G06F1/3203

    Abstract: An apparatus for heightening the stability of a system and a method thereof for heightening the stability of the system by setting up the performance level of the task considering the property of the mobile communications system are provided to reduce power by setting up capability performance. A workload of a task is measured according to a TWF(Task Workload Factor). A system call or a task event is generated. The number of performed tasks and TWF are determined. The workload corresponding to the determined TWF is obtained. The idle time for determining the performance level of the performed task is determined. The performance level of the performed task is determined. A main controller(140) is called by a hooking function when initiating a task in OS kernel(145).

    Abstract translation: 提供一种用于提高系统稳定性的装置及其方法,其通过设置考虑移动通信系统的性质的任务的性能水平来提高系统的稳定性,以通过设置能力性能来降低功率。 根据TWF(任务工作负载因子)测量任务的工作负载。 生成系统调用或任务事件。 确定执行任务和TWF的数量。 获得与确定的TWF相对应的工作量。 确定执行任务的性能水平的空闲时间。 确定执行任务的性能级别。 当在OS内核(145)中启动任务时,主控制器(140)由挂钩功能调用。

    포고 핀 및 그 포고 핀을 포함한 반도체 소자 테스트용콘택터
    34.
    发明授权
    포고 핀 및 그 포고 핀을 포함한 반도체 소자 테스트용콘택터 失效
    Pogo引脚和接触器,用于测试包含相同pogo引脚的半导体器件

    公开(公告)号:KR100843203B1

    公开(公告)日:2008-07-02

    申请号:KR1020060086996

    申请日:2006-09-08

    CPC classification number: G01R1/06722 G01R1/07314

    Abstract: 본 발명은 종래 콘택터가 가지고 있는 포고 핀의 외부 표면 산화 문제나 솔더 볼 접촉 시 솔더 볼 손상 문제를 해결할 수 있는 포고 핀 및 그 포고 핀을 포함한 반도체 소자 테스트용 콘택터를 제공한다. 그 포고 핀은 전도성 고무(rubber) 재질의 콘택 패드부; 및 콘택 패드부 하부로 형성된 스프링;을 포함한다. 또한, 테스트용 콘택터는 상기 포고 핀이 복수 개 배치된 포고 핀 어레이; 및 상기 포고 핀 어레이를 고정하는 하우징(housing);을 포함한다. 본 발명에 의한 포고 핀은 상부로 도전성 고무 재질의 콘택 패드를 사용함으로써, 솔더 볼 접촉시에 발생하는 솔더 볼의 손상 문제 및 솔더 볼과의 접촉에 의해 납 성분이 포고 핀의 금 도금에 영향을 미쳐 포고 핀의 표면을 산화시키는 문제를 근본적으로 방지할 수 있다.

    디지털 카메라가 구비된 이동 단말에서 이미지 저장 장치및 방법
    37.
    发明公开
    디지털 카메라가 구비된 이동 단말에서 이미지 저장 장치및 방법 有权
    用数码相机设备移动终端存储图像的装置和方法

    公开(公告)号:KR1020070016451A

    公开(公告)日:2007-02-08

    申请号:KR1020050071119

    申请日:2005-08-03

    Inventor: 송재호

    Abstract: 본 발명은 디지털 카메라 또는 카메라가 구비된 이동 단말에서 이미지 파일을 관리하는 방법에 관한 것으로, 특히 촬영한 이미지를 사용자가 설정한 중요도 레벨에 따라 분류하여 저장함으로써, 저장 공간이 부족할 때 중요도 레벨에 따라 자동으로 삭제가 가능하여 사용자가 좀 더 용이하게 이미지 정리 작업을 할 수 있도록 한다. 따라서 본 발명은 상기 디지털 카메라가 이미지를 촬영하는 과정과, 상기 촬영된 이미지를 메모리에 저장할 때 저장 공간의 여유가 있는지 검사하는 과정과, 상기 메모리에 상기 촬영된 이미지를 저장할 공간의 여유가 없다면, 사용자가 미리 설정한 중요도 레벨에 따라 상기 메모리에 저장된 이미지들을 삭제 처리하하는 과정과, 상기 촬영된 이미지를 저장하기 전에 상기 사용자가 상기 이미지에 대한 중요도 레벨을 설정하여 상기 촬영된 이미지와 상기 중요도 레벨을 상기 메모리에 저장하기 위한 과정을 포함한다.
    Digital Camera, Image

    반도체 집적 회로 소자 및 그 제조 방법
    38.
    发明公开
    반도체 집적 회로 소자 및 그 제조 방법 失效
    半导体集成电路装置及其制造方法

    公开(公告)号:KR1020060134678A

    公开(公告)日:2006-12-28

    申请号:KR1020050054564

    申请日:2005-06-23

    CPC classification number: H01L27/14601 H01L27/1463

    Abstract: A semiconductor integrated circuit device is provided to minimize generation of noise by using external power applied to each one of a digital circuit, an analog circuit and an image sensing circuit. First, second and third deep wells(120a,120b,120c) of first conductivity types are formed in a semiconductor substrate(101), electrically separated from each other. First and second wells(130a,130b) of second conductivity types and an active pixel sensor array(150) are formed between the first, second and third deep wells and the surface of the semiconductor substrate, connected to different power. First, second and third protection wells(140a,140b,140c) of first conductivity types are formed in the semiconductor substrate, surrounding the lateral portions of the first well, the second well and the active pixel sensor array. An analog circuit(102) is formed in the first well and the first protection well. A digital circuit(104) is formed in the second well and the second protection well. An image sensing circuit(106) is formed in the active pixel sensor array and the third protection well.

    Abstract translation: 提供一种半导体集成电路器件,用于通过使用施加到数字电路,模拟电路和图像感测电路中的每一个的外部电力来最小化噪声的产生。 第一导电类型的第一和第三深阱(120a,120b,120c)形成在半导体衬底(101)中,彼此电分离。 第二导电类型的第一和第二阱(130a,130b)和有源像素传感器阵列(150)形成在第一,第二和第三深阱以及连接到不同功率的半导体衬底的表面之间。 首先,第一导电类型的第二和第三保护阱(140a,140b,140c)形成在半导体衬底中,围绕第一阱,第二阱和有源像素传感器阵列的侧部。 模拟电路(102)形成在第一阱和第一保护阱中。 数字电路(104)形成在第二阱和第二保护阱中。 在有源像素传感器阵列和第三保护阱中形成图像感测电路(106)。

    포토 다이오드의 데미지를 감소시킬 수 있는 CMOS이미지 센서의 제조방법
    39.
    发明公开
    포토 다이오드의 데미지를 감소시킬 수 있는 CMOS이미지 센서의 제조방법 无效
    CMOS图像传感器的制造方法可降低光电二极管的损伤

    公开(公告)号:KR1020050114752A

    公开(公告)日:2005-12-06

    申请号:KR1020040039808

    申请日:2004-06-01

    Inventor: 송재호 안유진

    CPC classification number: H01L27/14689 H01L27/1461 H01L27/14612

    Abstract: 포토 다이오드의 데미지를 방지할 수 있는 CMOS 이미지 소자의 제조방법을 개시한다. 개시된 본 발명은, 포토 다이오드 예정 영역, 트랜스퍼 게이트 예정 영역, 플로팅 확산 예정 영역 및 리셋 게이트 예정 영역이 한정된 반도체 기판 상에 상기 포토 다이오드 예정 영역을 차폐하면서, 트랜스퍼 게이트 예정 영역이 노출되도록 버퍼 절연막 패턴을 형성한다. 상기 반도체 기판 및 버퍼 절연막 패턴 표면에 게이트 산화막을 형성하고, 상기 게이트 산화막 상부에 게이트 도전층을 형성한다. 그후, 상기 게이트 도전층을 상기 트랜스퍼 게이트 예정 영역 및 리셋 게이트 예정 영역에 잔류하도록 패터닝하여, 트랜스퍼 게이트 및 리셋 게이트를 형성하고, 상기 트랜스퍼 게이트 일측의 포토 다이오드 예정 영역에 불순물을 주입하여 포토 다이오드 영역을 형성한다. 다음, 상기 트랜스퍼 게이트와 상기 리셋 게이트 사이의 플로팅 확산 예정 영역에 불순물을 주입하여, 플로팅 확산 영역을 형성한다.

Patent Agency Ranking