반도체 발광소자 제조방법
    32.
    发明公开
    반도체 발광소자 제조방법 审中-实审
    制造发光装置的方法

    公开(公告)号:KR1020130132137A

    公开(公告)日:2013-12-04

    申请号:KR1020120056280

    申请日:2012-05-25

    CPC classification number: H01L33/0079

    Abstract: The manufacturing method of a semiconductor luminescent device of the embodiment of the present invention comprises a step of forming a light emitting structure in order to produce a supporting part of which the light emitting structure grows on the first conductivity semiconductor layer, and the active layer on the second conductive semiconductor layer, a step of separating the grown substrate of the semiconductor layer from the light emitting structure, a step of perform the separation of a wet etching of the boundary of the remaining light emitting structure and the grown substrate of the semiconductor of the remaining light emitting structure, and a step of washing the grown substrate of the semiconductor of which it is expected to increase the recycle of the grown substrate of the semiconductor. [Reference numerals] (AA) Etching

    Abstract translation: 本发明的实施方式的半导体发光元件的制造方法包括以下步骤:形成发光结构,以便产生发光结构在第一导电半导体层上生长的支撑部分,并且有源层在 所述第二导电半导体层,将所述半导体层的生长衬底与所述发光结构分离的步骤,执行所述剩余发光结构的边界和所述半导体的生长衬底的湿式蚀刻分离的步骤 剩余的发光结构,以及洗涤生长的半导体衬底的步骤,其预期将增加半导体的生长衬底的再循环。 (标号)(AA)蚀刻

    메모리 복사 방법 및 그 방법을 이용하는 컴퓨터 시스템
    33.
    发明公开
    메모리 복사 방법 및 그 방법을 이용하는 컴퓨터 시스템 无效
    用于使用该方法的存储器复制方法和计算机系统

    公开(公告)号:KR1020090095842A

    公开(公告)日:2009-09-10

    申请号:KR1020080021030

    申请日:2008-03-06

    Inventor: 박기호

    CPC classification number: Y02D10/13 Y02D10/14 Y02D10/151

    Abstract: A memory copying method and a computer system using the same are provided to increase the efficiency of memory copy and reduce the power consumption. A memory controller(230) reads data stored in the first area of a memory(240) in response to signals transmitted from a central processing unit(210), and then writes the read data in the second area of the memory. The memory controller comprises a read buffer(330) and a write buffer(320). The read buffer stores or transmits the read data. The write buffer stores or transmits the data received from the read buffer in or to the memory.

    Abstract translation: 提供存储器复制方法和使用其的计算机系统以提高存储器复制的效率并降低功耗。 存储器控制器(230)响应于从中央处理单元(210)发送的信号读取存储器(240)的第一区域中存储的数据,然后将读取的数据写入存储器的第二区域。 存储器控制器包括读缓冲器(330)和写缓冲器(320)。 读取缓冲器存储或发送读取的数据。 写入缓冲器将从读取缓冲器接收的数据存储或发送到存储器中。

    고속 움직임 추정을 위한 영상 검색 방법
    34.
    发明公开
    고속 움직임 추정을 위한 영상 검색 방법 有权
    用于减少运动估计的计算复杂度的图像搜索方法

    公开(公告)号:KR1020080042336A

    公开(公告)日:2008-05-15

    申请号:KR1020060110617

    申请日:2006-11-09

    CPC classification number: H04N19/567 H04N19/51 H04N19/52 H04N19/533 H04N19/557

    Abstract: An image searching method for motion estimation is provided to perform a decoding operation according to H.264 standard at a high speed by reducing a computing amount required for motion estimation. An image searching method for motion estimation includes: comparing an estimated minimum SAD(Sum of Absolute Difference) value with a threshold value(S510); determining a code of a motion vector(S520); calculating absolute values of gradients of base frames n and n-1(S530); judging whether both of an amplitude of a first gradient and an amplitude of a second gradient are 1(S540); judging whether the amplitude of the first gradient is less than 1(S550); extending a region in which a selective UMHGS search is performed in a horizontal direction(S555); judging whether the amplitude of the first gradient is greater than 1(S560); determining that the region in which a selective UMHGS search is performed is a uneven hexagon pattern(S570); performing UMHGS search inside the selected region(S580); comparing a newly obtained SAD value with the threshold value and judging whether a selective UMHGS search is terminated(S590).

    Abstract translation: 提供了一种用于运动估计的图像搜索方法,通过减少运动估计所需的计算量,高速执行根据H.264标准的解码操作。 一种用于运动估计的图像搜索方法包括:将估计的最小SAD(绝对值之和)值与阈值进行比较(S510); 确定运动矢量的代码(S520); 计算基本帧n和n-1的梯度的绝对值(S530); 判断第一梯度的振幅和第二梯度的振幅是否为1(S540); 判断第一梯度的振幅是否小于1(S550); 扩展在水平方向执行选择性UMHGS搜索的区域(S555); 判断第一梯度的振幅是否大于1(S560); 确定执行选择性UMHGS搜索的区域是不均匀的六边形图案(S570); 在所选区域内执行UMHGS搜索(S580); 将新获得的SAD值与阈值进行比较,并判断选择性UMHGS搜索是否终止(S590)。

    이송로봇의 티칭장치
    35.
    发明授权
    이송로봇의 티칭장치 有权
    传送机器人的教学装置

    公开(公告)号:KR100575159B1

    公开(公告)日:2006-04-28

    申请号:KR1020040064343

    申请日:2004-08-16

    Abstract: 본 발명은, 제품을 지지하여 카세트에 적재하도록 이동가능하게 마련된 아암을 구비한 이송로봇의 티칭장치에 관한 것으로서, 상기 카세트에 대응하여 마련된 지그프레임과, 상기 지그프레임에 장착되어 상기 아암이 상기 카세트에 대해 출입하는 방향인 전후방향으로 상기 아암과 거리를 검출하는 적어도 하나의 제1위치센서와, 상기 전후방향의 좌우방향으로 상기 아암과 거리를 검출하는 적어도 하나의 제2위치센서와, 상기 전후 및 좌우방향의 가로방향인 상하방향으로 상기 아암과 거리를 검출하는 적어도 하나의 제3위치센서를 갖는 티칭지그와; 상기 제1 내지 제3위치센서에서 검출된 신호를 전달받아 상기 이송로봇을 제어하여 상기 아암이 상기 카세트에 제품을 적재하도록 상기 지그프레임에 대한 상기 아암의 기준위치를 설정하는 제어부를 포함하는 것을 특징으로 한다. 이에 의해, 티칭시간을 단축시킬 수 있으며, 아암의 기준위치를 정밀하고 용이하게 설정할 수 있다.

    Abstract translation: 本发明中,通过支持产品涉及一种具有设置成可移动到装载盒的臂被安置在对应设置有臂,该暗盒的暗盒的夹具框架和所述夹具框架上的搬运机器人的教学装置 以及用于检测臂,并且在和流出的纵向方向的方向上的距离的至少一个第一位置传感器,以及用于检测所述臂和在前后方向的横向方向上的距离,所述前部和后部的至少一个第二位置传感器 并具有用于检测所述臂和在右和左方向的垂直方向的横向方向上的距离的位置传感器的至少一个第三教学夹具; 其特征在于:接收来自所述第一至第三位置传感器和用于设定相对于所述夹具框架的臂的基准位置的控制单元检测到的信号是控制输送机器人加载产品磁带上的臂 它应。 其结果,能够缩短教学时间可以精确且容易地设定臂的基准位置。

    이송로봇의 티칭장치
    36.
    发明公开
    이송로봇의 티칭장치 有权
    转运机器人教学装置

    公开(公告)号:KR1020060015945A

    公开(公告)日:2006-02-21

    申请号:KR1020040064343

    申请日:2004-08-16

    Abstract: 본 발명은, 제품을 지지하여 카세트에 적재하도록 이동가능하게 마련된 아암을 구비한 이송로봇의 티칭장치에 관한 것으로서, 상기 카세트에 대응하여 마련된 지그프레임과, 상기 지그프레임에 장착되어 상기 아암과의 거리를 검출하는 적어도 하나의 위치센서를 갖는 티칭지그와; 상기 위치센서에서 검출된 신호를 전달받아 상기 이송로봇을 제어하여 상기 아암이 상기 카세트에 제품을 적재하도록 상기 지그프레임에 대한 상기 아암의 기준위치를 설정하는 제어부를 포함하는 것을 특징으로 한다. 이에 의해, 티칭시간을 단축시킬 수 있으며, 아암의 기준위치를 정밀하고 용이하게 설정할 수 있다.

    캐쉬 메모리 시스템 및 그의 운영 방법
    37.
    发明公开
    캐쉬 메모리 시스템 및 그의 운영 방법 有权
    高速缓冲存储器系统及其操作方法

    公开(公告)号:KR1019990085643A

    公开(公告)日:1999-12-15

    申请号:KR1019980018198

    申请日:1998-05-20

    Abstract: 본 발명은 프로세서에 의하여 참조되는 정보가 캐쉬 메모리에 존재하는 지의 여부에 따라서 발생되는 미스 레이트가 저감되는 최적의 캐쉬 메모리 운영 시스템을 제공하기 위하여, 중앙제어부가 참조하도록 대량의 정보를 하위기억소자에 준비하는 단계와, 상기 하위기억소자에 저장된 대량의 정보 중에서 인출되는 제1 정보가 저장되는 제1 보조저장소자 및 상기 제1 정보가 포함되는 제2 정보가 저장되는 제2 보조저장소자를 준비하는 단계 및 상기 중앙제어부에 의하여 참조되는 정보가 상기 제1 보조저장소자 또는 제2 보조저장소자에 존재하는 지 또는 상기 중앙제어부에 의하여 참조되는 정보를 포함하는 제1 정보를 포함하는 제2 정보 내에서, 상기 참조되는 정보를 포함하지 않는 다른 제1 정보가 상기 제1 보조저장소자에 존재하는 지의 여부에 따 라서, 상기 하위기억소자로부터 제1 정보 또는 제2 정보를 선택적으로 인출하고, 상기 제1 정보 또는 제2 정보를 상기 제1 보조저장소자와 제2 보조저장소자에 선택적으로 저장하는 단계를 포함하여서 중앙제어부에 의하여 참조되는 정보를 조건에 따라 하위기억소자로부터 서로 다르게 인출하여 상기 제1 보조저장소자와 제2 보조저장소자에 선택적으로 저장하는 단계를 포함하여서 메모리 운영 속도가 증대되는 캐쉬 메모리 시스템 및 그의 운영 방법에 관한 것이다.

    반도체 발광소자
    38.
    发明公开
    반도체 발광소자 审中-实审
    半导体发光器件

    公开(公告)号:KR1020150085653A

    公开(公告)日:2015-07-24

    申请号:KR1020140005568

    申请日:2014-01-16

    Abstract: 본발명의실시형태에따른반도체발광소자는, n형반도체층; p형반도체층; 및상기 n형반도체층과상기 p형반도체층사이에배치되며, 서로교대로적층되는복수의양자장벽층및 복수의양자우물층을포함하고, 상기복수의양자우물층중 적어도일부는서로다른두께를갖는활성층; 을포함하며, 상기 p형반도체층에가장가까운제1 양자우물층의두께는, 인접한제2 양자우물층의두께보다작고, 상기제1 및제2 양자우물층이아닌다른제3 양자우물층의두께보다크다.

    Abstract translation: 根据本发明的实施例,半导体发光器件包括:n型半导体层; p型半导体层; 以及放置在n型半导体层和p型半导体层之间的多个量子势垒层和多个量子阱层,并且交替排列成层,其中量子阱层的至少一部分包括具有 不同厚度。 最接近p型半导体层的第一量子阱层的厚度小于相邻的第二量子阱层的厚度,并且大于不是第一和第二量子的第三量子阱层的厚度 井层。

    다이나믹 전압 스케일링에 따라 전력 소비 감소가 가능한반도체 시스템
    39.
    发明授权
    다이나믹 전압 스케일링에 따라 전력 소비 감소가 가능한반도체 시스템 有权
    可根据动态电压调节功能降低功耗的半导体系统

    公开(公告)号:KR101035077B1

    公开(公告)日:2011-05-19

    申请号:KR1020040011324

    申请日:2004-02-20

    Inventor: 박기호

    CPC classification number: G06F1/3296 G06F1/3203 Y02D10/172

    Abstract: 다이나믹 전압 스케일링(Dynamic Voltage Scaling)에 따라 전력 소비 감소가 가능한 반도체 시스템이 개시된다. 본 발명의 실시예에 따른 반도체 시스템은 동작 모드 선택부, 동작 전압 발생부 및 동작 블록을 구비한다. 동작 모드 선택부는 다이나믹 전압 스케일링(Dynamic Voltage Scaling) 동작 모드인지를 결정하기 위한 동작 모드 신호를 발생한다. 동작 전압 발생부는 상기 동작 모드 신호에 응답하여 동작 전압의 전압 레벨을 증가 또는 감소시킨다. 동작 블록은 다이나믹 전압 스케일링 동작 모드인 경우 서로 다른 전압 레벨을 가지는 동작 전압에 응답하여 동작된다. 상기 동작 모드 선택부는 정상 동작 모드인 경우 상기 동작 모드 신호를 제 1 레벨로 발생하고, 상기 다이나믹 전압 스케일링 동작 모드인 경우 상기 동작 모드 신호를 제 2 레벨로 발생한다. 상기 동작 전압 발생부는 상기 동작 모드 신호가 제 2 레벨인 경우, 상기 동작 모드 신호가 제 1 레벨인 경우의 상기 동작 전압의 전압 레벨과 다르며 소정의 전압 레벨을 가지는 제 1 동작 전압과 제 2 동작 전압을 발생한다. 상기 동작 블록은 제 1 동작부 및 제 2 동작부를 구비한다. 본 발명에 따른 반도체 시스템은 반도체 시스템의 각각의 동작 블록에 대하여 상이한 다이나믹 전압 스케일링을 수행하여 전력 소비를 감소시키는 장점이 있다.

    단일 명령 다중 자료 프로세서 및 그것을 위한 메모리어레이 구조
    40.
    发明授权
    단일 명령 다중 자료 프로세서 및 그것을 위한 메모리어레이 구조 有权
    단일명령다중자료프로세서및그것을위한메모리어레이구조

    公开(公告)号:KR100874949B1

    公开(公告)日:2008-12-19

    申请号:KR1020060112964

    申请日:2006-11-15

    CPC classification number: G06F15/8015

    Abstract: A memory may be configured to rearrange and store data to enable a conflict free mode for a memory access pattern required by a coder-decoder(codec) and configured to output a plurality of data from a plurality of banks of the memory in parallel. In addition, a data interconnection unit is configured to shift the plurality of data output from the memory and provide the shifted data to a plurality of operation units as input data. The operation result from each of the plurality of operation units is stored in a region of the memory.

    Abstract translation: 存储器可以被配置为重新排列和存储数据以启用用于由编码器 - 解码器(编解码器)所需的存储器访问模式的无冲突模式并且被配置为并行地输出来自存储器的多个存储体的多个数据。 另外,数据互连单元被配置为对从存储器输出的多个数据进行移位,并将移位后的数据作为输入数据提供给多个操作单元。 来自多个操作单元中的每一个的操作结果被存储在存储器的区域中。

Patent Agency Ranking