-
公开(公告)号:FR3147473B1
公开(公告)日:2025-03-14
申请号:FR2303293
申请日:2023-04-03
Applicant: UNIV BORDEAUX , INST POLYTECHNIQUE BORDEAUX , CENTRE NAT RECH SCIENT
Inventor: RIVET FRANÇOIS , DEVAL YANN , LAPUYADE HERVÉ , FELLMANN MAXANDRE
Abstract: Procédé de génération d’un signal radiofréquences, produits programme d’ordinateur et dispositifs correspondants L’invention concerne un procédé de génération d’un signal radiofréquences destiné à être transmis sur un canal de transmission par transposition en fréquences (E420) d’un premier signal en fréquence intermédiaire et d’un deuxième signal en fréquence intermédiaire. Un tel procédé comprend : - une transposition en fréquences (E400) d’un signal en bande de base délivrant un signal de canal en fréquence intermédiaire ; - une génération (E410) d’un signal de canal déphasé en fonction du signal de canal en fréquence intermédiaire. Une telle génération comprend un filtrage de Hilbert (E410b), transposé dans le domaine de Walsh, du signal de canal transformé via une transformation de Walsh. Le premier signal en fréquence intermédiaire est linéairement dépendant du signal de canal en fréquence intermédiaire. Le deuxième signal en fréquence intermédiaire est linéairement dépendant du signal de canal déphasé. FIGURE D’ABRÉGÉ : [Fig.4]
-
公开(公告)号:FR3042928B1
公开(公告)日:2018-11-30
申请号:FR1502229
申请日:2015-10-21
Applicant: THALES SA , UNIV BORDEAUX , INST POLYTECHNIQUE BORDEAUX , CENTRE NAT RECH SCIENT
Inventor: GARREC PATRICK , MONTIGNY RICHARD , RIVET FRANCOIS , DEVAL YANN , VEYRAC YOAN
-
公开(公告)号:SG11201509362SA
公开(公告)日:2015-12-30
申请号:SG11201509362S
申请日:2014-05-19
Applicant: THALES SA , CENTRE NAT RECH SCIENT , INST POLYTECHNIQUE BORDEAUX , UNIV BORDEAUX
Inventor: GARREC PATRICK , MONTIGNY RICHARD , REGIMBAL NICOLAS , DEVAL YANN , RIVET FRANÇOIS
-
公开(公告)号:FR2807595B1
公开(公告)日:2002-07-12
申请号:FR0004501
申请日:2000-04-07
Applicant: ST MICROELECTRONICS SA
Inventor: BEGUERET JEAN BAPTISTE , BELOT DIDIER , DEVAL YANN , FOUILLAT PASCAL , SPATARO ANNE
Abstract: The invention concerns a circuit for generating phase-shifted signals comprising at least two adders (15, 16) each including at least two inputs for receiving identical two-state phase-shifted signals, each input of each adder (15, 16) being assigned a positive or negative single-unit coefficient so that it generates in output of said adders (15, 16) two identical phase-shifted signals.
-
公开(公告)号:FR2995746A1
公开(公告)日:2014-03-21
申请号:FR1258735
申请日:2012-09-18
Applicant: ST MICROELECTRONICS SA
Inventor: BELOT DIDIER , DEVAL YANN , TARIS THIERRY , KRAIMIA HASSEN
IPC: H03D3/26
Abstract: L'invention concerne un procédé dans lequel un signal (S1) à démoduler est filtré par un filtre (205) dont la bande passante inclut au moins deux fréquences de codage (f1, f2) dudit signal, et est centrée sur une fréquence distincte de la fréquence centrale (f ) dudit signal.
-
公开(公告)号:FR2932331A1
公开(公告)日:2009-12-11
申请号:FR0853747
申请日:2008-06-06
Applicant: ST MICROELECTRONICS SA
Inventor: BELOT DIDIER , TARIS THIERRY , BEGUERET JEAN BAPTISTE , DEVAL YANN , CASSAGNE JULIE , LAPUYADE HERVE
IPC: H03B5/14
Abstract: L'invention concerne un oscillateur distribué comprenant une pluralité d'éléments amplificateurs (T1, T2, T3) associés en série, une sortie d'un dernier élément amplificateur (T3) étant rebouclée sur une entrée d'un premier élément amplificateur (T1) par l'intermédiaire d'une première ligne de transmission ; l'oscillateur oscille à une première fréquence f1. L'oscillateur selon l'invention est caractérisé en ce qu'il comprend également un moyen pour injecter sur l'entrée du premier élément amplificateur (T1) un signal de commande (SC) ayant une deuxième fréquence f2 sous-multiple de la première fréquence f1. Application à la réalisation d'oscillateurs adaptés pour des applications nécessitant une fréquence d'oscillation variable, telles que des applications de téléphonie mobile.
-
公开(公告)号:FR2875972B1
公开(公告)日:2006-12-15
申请号:FR0410367
申请日:2004-09-30
Applicant: ST MICROELECTRONICS SA
Inventor: OUSTALOUP ALAIN YVES , DEVAL YANN , BELOT DIDIER , MELCHIOR PIERRE , BEGUERET JEAN BAPTISTE , BADETS FRANCK , LAGARESTE VINCENT
Abstract: The synthesizer has a phase locked loop (PLL) with a variable frequency divider (45) converting an output signal from a VCO to a suitable frequency for comparison with a reference in a PFD. A lowpass filter (43) of fractional order feeds a control voltage from a charge pump to the VCO according to the measured phase difference between the divided VCO signal and the reference frequency signal. The lowpass loop filter is preferably made up of a first stage (431) of integer order and a second stage (432) of order between zero and one, especially 0.5.
-
公开(公告)号:FR2807595A1
公开(公告)日:2001-10-12
申请号:FR0004501
申请日:2000-04-07
Applicant: ST MICROELECTRONICS SA
Inventor: BEGUERET JEAN BAPTISTE , BELOT DIDIER , DEVAL YANN , FOUILLAT PASCAL , SPATARO ANNE
Abstract: The invention concerns a circuit for generating phase-shifted signals comprising at least two adders (15, 16) each including at least two inputs for receiving identical two-state phase-shifted signals, each input of each adder (15, 16) being assigned a positive or negative single-unit coefficient so that it generates in output of said adders (15, 16) two identical phase-shifted signals.
-
公开(公告)号:DE602006002414D1
公开(公告)日:2008-10-09
申请号:DE602006002414
申请日:2006-04-06
Applicant: ST MICROELECTRONICS SA
Inventor: BADETS FRANCK , BELOT DIDIER , LAGARESTE VINCENT , DEVAL YANN , MELCHIOR PIERRE , BEGUERET JEAN-BAPTISTE
IPC: H03L7/087
-
公开(公告)号:FR2875972A1
公开(公告)日:2006-03-31
申请号:FR0410367
申请日:2004-09-30
Applicant: ST MICROELECTRONICS SA
Inventor: OUSTALOUP ALAIN YVES , DEVAL YANN , BELOT DIDIER , MELCHIOR PIERRE , BEGUERET JEAN BAPTISTE , BADETS FRANCK , LAGARESTE VINCENT
Abstract: Un synthétiseur de fréquence comprend une boucle à asservissement de phase (PLL). La PLL comprend un oscillateur commandé (44) pour délivrer un signal de sortie (Sout) à une fréquence de sortie (Fout) déterminée, un diviseur de fréquence variable (45) pour convertir le signal de sortie en un signal (Sdiv) à fréquence divisée, un comparateur de phase (41,42) pour produire un signal de mesure (Ip) d'un écart de phase entre le signal à fréquence divisée et un signal de référence (Sref) à une fréquence de référence, et un filtre de boucle (43) pour commander l'oscillateur à partir du signal de mesure. Pour augmenter la rapidité de convergence du synthétiseur en cas de modification de la consigne, le filtre de boucle de la PLL est un filtre passe-bas d'ordre fractionnaire, i.e., non entier.
-
-
-
-
-
-
-
-
-