-
公开(公告)号:KR1019950022423A
公开(公告)日:1995-07-28
申请号:KR1019930029348
申请日:1993-12-23
Applicant: 한국전자통신연구원
IPC: H04L12/40
Abstract: 본 발명은 복수의 프로세서 보드 (1,1a,1b,…,1m)와 복수의 메모리보드 (2,2a,2b,…,2m)사이에서 데이타와 어드레스 및 제어신호를 전송통로를 하는 시스템버스(3)가 접속되어 있고, 상기 프로세서 보드 각각은 프로세서를 구비하고 있고, 서로에 대해서는 독립적으로 데이타를 전송하기 위한 요청신호를 상기 메모리보드로 제공하며, 상기 메모리보드의 각각의 할당되어 있는 신호선(15,15a,15b,…,15m)를 포함하는 메모리상태선(16)을 부가한 다중 프로세서 시스템의 데이타 전송방법에 관한 것으로, 그 방법은 상기 각 프로세서 보드가 상기 신호선을 참조하여 데이타요청시기를 결정하여 재시도를 감소시키는 것을 특징으로 한다.
-
公开(公告)号:KR1019950020228A
公开(公告)日:1995-07-24
申请号:KR1019930029351
申请日:1993-12-23
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: 본 발명은 공유버스를 사용하는 다중 프로세서 시스템(multiprocessor system)의 메모리에 사용되는 다단 입력큐를 제어하는 방법에 관한 것으로, 버스를 기반으로 하는 다중 프로세서 시스템에서 다단으로 구성되는 메모리 장치(제2도)의 입력큐(4s, 5s, 6s)에 무효화될 정보가 입력되지 않게 하거나 이미 입력된 불필요한 정보를 무효화 할 수 있는 방법을 제공하여 메모리 시스템(1m,2m, …,nm)의 응답속도를 빠르게 하는 입력큐의 제어방법을 제공하는 것이다.
-
公开(公告)号:KR1019950015104A
公开(公告)日:1995-06-16
申请号:KR1019930024326
申请日:1993-11-16
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: 본 발명은 다중 프로세서 시스템에서 공유자원을 일관성 있게 활용하기 위해 버스 감시기를 이용한 불가분 싸이클 지원방법에 관한 것으로, 종래에 데이타를 활용하기 위해서 버스 점유형 전송방법을 이용하는 경우에 항상 한 개의 프로세서 보드만이 버스를 사용할 수는 없으므로 동시에 발생하는 불가분 싸이클을 지원할 수 없는 문제점이 있었기 때문에, 본 발명에서는 파이프라인 전송방법을 사용하는 버스의 경우에 동일한 어드레스에 대한 불가분 싸이클을 방지하기 위해 버스감시기를 이용하여 불가분 싸이클을 지원할 필요성에 따라, 상기 버스 감시기 제어기(35)가 프로세서로부터 소정의 신호를 받아서 프로세서가 불가분 싸이클 읽기를 수행하는지를 점검하는 단계(40)와, 만약 상기 불가분 싸이클 읽기가 수행되었다면, 불가분 싸이클 쓰기를 수행하였는지를 점검하는 단계(50)와, 버스에 의해 구동된 어드레스들(30)(41)과 불가분 싸이클 읽기를 수행한 어드레스들(9)(31)이 동일한가를 버스 감시기에 의하여 판단하는 단계(60)와, 상기 어드레스들(30), (41), (9), (31)이 동일하면 LCR(29)신호를 구동하여 버스 동작을 방해하고, 동일하지 않으면 다시 상기 단계(50)로 반복되는 단계(70)들을 제공하여 다중 프로세서 시스템에서 버스를 효율적으로 사용할 수 있다.
-
公开(公告)号:KR1019940015822A
公开(公告)日:1994-07-21
申请号:KR1019920026633
申请日:1992-12-30
Applicant: 한국전자통신연구원
IPC: G06F11/08
Abstract: 본 발명은 다중 프로세서 시스템에서 복수의 캐쉬 메모리 모듈(2a∼2n)이 존재할때 이들의 복잡한 상태천이동작을 효과적으로 시험하여 오류의 장소 및 시기등의 정보를 얻기 용이하게 하는 것으로, 복수의 캐쉬 메모리 모듈(2a∼2n)의 상태 변화가능의 경우를 분류하여 각 경우에 대한 시험방법을 제시함으로써 효과적으로 오류를 발견할 수 있도록 해준다.
-
-
-
57.
公开(公告)号:KR100329969B1
公开(公告)日:2002-03-27
申请号:KR1019990061128
申请日:1999-12-23
Applicant: 한국전자통신연구원
IPC: G06F12/08
Abstract: 본발명은캐시동일성유지메모리시스템에서캐시충돌방지장치및 그방법과상기방법을실현시키기위한프로그램을기록한컴퓨터로읽을수 있는기록매체에관한것으로, 일관성중계기에노드내부인터페이스에의한참조정보를저장하는상태버퍼를구비하여, 디렉토리참조작업시상태버퍼를먼저참조하여불필요한디렉토리참조를줄이고, 노드내부인터페이스와프로토콜엔진의공유자원충돌을현저하게줄일수 있는캐시동일성유지메모리시스템에서캐시충돌방지장치및 그방법과상기방법을실현시키기위한프로그램을기록한컴퓨터로읽을수 있는기록매체를제공하기위하여, 프로토콜엔진이노드내부인터페이스수단에의해진행되는디렉토리참조작업을관찰하는제 1 단계; 상기프로토콜엔진이상기참조작업이미결상태쓰기인가를판단하는제 2 단계; 상기제 2 단계의판단결과, 상기참조작업이미결상태쓰기이면, 상태버퍼에 해당주소를기록하는제 3 단계; 및상기제 2 단계의판단결과, 상기참조작업이최종상태쓰기이면, 상기상태버퍼에기록된해당주소를제거하는제 4 단계를포함하며, 캐시동일성유지메모리시스템등에이용됨.
-
公开(公告)号:KR100301114B1
公开(公告)日:2001-09-06
申请号:KR1019980049623
申请日:1998-11-18
Applicant: 한국전자통신연구원
IPC: H04L12/58
Abstract: 본 발명은 계층 크로스바 상호연결망에서 멀티캐스트 전송을 위한 패킷의 구조 및 그 방법에 관한 것이다.
본 발명은 기존 패킷 형태를 유지하면서 사용하지 않는 태그 필드에 멀티캐스트 전송을 정의하고, 멀티캐스트 지원 플릿(flit)을 추가하여 다중 태그의 점대점 전송 방식과 복합적으로 사용할 수 있도록 한다.
본 발명에 의하면 계층 크로스바 상호연결망에서 다수의 점대점 전송으로 수행하였던 트랜잭션을 하나의 멀티캐스트 전송으로 수행하므로써 전체 전송 지연시간을 단축하고, 상호연결망을 효율적으로 이용하므로써 시스템의 성능을 향상시킬 수 있다.-
公开(公告)号:KR1020010057733A
公开(公告)日:2001-07-05
申请号:KR1019990061128
申请日:1999-12-23
Applicant: 한국전자통신연구원
IPC: G06F12/08
Abstract: PURPOSE: An apparatus and method for preventing a collision of a cache in a cache consistency maintenance memory system is provided to prevent a collision of shared resources between an interface inside of a node and a protocol engine by reducing unnecessary reference of a directory by providing a state buffer which stores reference information in a consistency repeater, and by referring the state buffer. CONSTITUTION: A directory(31) manages a cache. An interface inside of a node(32) refers the directory(31), and approaches the cache. A state buffer(33) stores writing information in the course of referring the directory(31). An interface between nodes(35) transmits and receives a request from a mutual connection network. A protocol engine(34) receives requests from the interface inside of the node(32) and the interface between nodes(35), and monitors that the interface(32) is referring the directory(31).
Abstract translation: 目的:提供一种用于防止高速缓存一致性维护存储器系统中的高速缓存冲突的装置和方法,以通过减少目录的不必要参考来防止节点和协议引擎之间的接口之间的共享资源的冲突, 状态缓冲器,其将参考信息存储在一致性中继器中,并通过参考状态缓冲器。 构成:目录(31)管理缓存。 节点(32)内部的接口参考目录(31),并接近高速缓存。 状态缓冲器(33)在引用目录(31)的过程中存储写入信息。 节点(35)之间的接口从相互连接网络发送和接收请求。 协议引擎(34)从节点(32)内的接口和节点(35)之间的接口接收请求,并监视接口(32)是否引用目录(31)。
-
公开(公告)号:KR1020010048714A
公开(公告)日:2001-06-15
申请号:KR1019990053513
申请日:1999-11-29
Applicant: 한국전자통신연구원
IPC: G06F15/16
Abstract: PURPOSE: A method for operating a console driving device for a single console in a multi-nod system is provided to embody a single console function using a software by using a universal asynchronous receiver/transmitter(UART) chip in an Intel processor of each node. CONSTITUTION: A cluster system has at least one node(1) being connected to an interactive connecting network(2). The node(1) consists of a signal processor and a sharing memory or a plurality of processors(for example, four processors), a sharing memory and a local resource. The node(1) may comprise a symmetric multi processor(SMP) structured node being connected to a system bus. An operating system kernel having a serial console driving function based on the UnixWare 7 is operated in the mode(1). Two UART chips capable of performing a serial terminal input/output function exist in each node(1). The UART chips display the status of each node on a console station(5) window. In the console station(5), a window program capable of processing a serial console input/output process on an operating system of the Windows 98 or NT is executed. As the interactive connecting network(2), an ethernet or an SCI ring may be used. An RS 232C cable(4) is used for connecting a serial port of each node(1) and a serial port of the console station(5). If the number of serial ports of the console station(5) is less than the total port number adding the number of port of each node(1), each node(1) is may be connected to the console station(5) using a serial terminal switch(4).
Abstract translation: 目的:提供一种用于在多点系统中操作单个控制台的控制台驱动装置的方法,以在每个节点的英特尔处理器中使用通用异步收发器(UART)芯片来使用软件来体现单个控制台功能 。 规定:集群系统至少有一个节点(1)连接到交互式连接网络(2)。 节点(1)由信号处理器和共享存储器或多个处理器(例如,四个处理器),共享存储器和本地资源组成。 节点(1)可以包括连接到系统总线的对称多处理器(SMP)结构化节点。 具有基于UnixWare 7的串行控制台驱动功能的操作系统内核在模式(1)中操作。 在每个节点(1)中都存在两个能够执行串行终端输入/输出功能的UART芯片。 UART芯片显示控制台(5)窗口中每个节点的状态。 在控制台(5)中,执行能够处理Windows 98或NT的操作系统上的串行控制台输入/输出处理的窗口程序。 作为交互式连接网络(2),可以使用以太网或SCI环。 RS 232C电缆(4)用于连接每个节点(1)的串行端口和控制台(5)的串行端口。 如果控制台(5)的串口数量小于加入每个节点(1)的端口数的总端口号,则可以使用一个节点(1)将每个节点(1)连接到控制台(5) 串行终端开关(4)。
-
-
-
-
-
-
-
-
-