Module de capteur optique
    61.
    发明专利

    公开(公告)号:FR3154857A1

    公开(公告)日:2025-05-02

    申请号:FR2311572

    申请日:2023-10-25

    Abstract: Module de capteur optique La présente description concerne un module de capteur optique (100) comprenant : - un dispositif d'émission de lumière (110) ; - un capot de module (130) adapté pour couvrir au moins partiellement le dispositif d'émission de lumière, le capot de module (130) comprenant une première ouverture (131) située au-dessus du dispositif d'émission de lumière ; - au moins une bande conductrice (134) assemblée avec, ou incluse dans, le capot de module ; - un verre (150) positionné dans la première ouverture et/ou recouvrant la première ouverture, et adapté pour transmettre les signaux lumineux émis par le dispositif d'émission de lumière, le verre comprenant une trace conductrice (152) ; et- au moins un fil conducteur (155) formé par câblage, l'au moins un fil conducteur reliant électriquement la trace conductrice à l'au moins une bande conductrice. Figure pour l'abrégé : Fig. 1

    Mesure de la capacité d'une batterie

    公开(公告)号:FR3145810B1

    公开(公告)日:2025-05-02

    申请号:FR2301285

    申请日:2023-02-10

    Inventor: LADRET DANIEL

    Abstract: Mesure de la capacité d'une batterie La présente description concerne un procédé de mesure de la capacité effective d'une batterie comprenant une première mesure (202), pendant un phénomène de relaxation de ladite batterie, d'une première tension délivrée par ladite batterie en cours d'utilisation à partir d'une durée, ladite durée étant la différence entre un premier instant initial et un deuxième instant défini comme étant l'instant auquel une première droite, tangente à l'origine d'une courbe correspondant à l'évolution temporelle d'une tension délivrée par ladite batterie pendant ledit phénomène de relaxation, atteint une deuxième tension délivrée par ladite batterie quand elle est relaxée. Figure pour l'abrégé : Fig. 2

    Procédé de communication de données entre un dispositif esclave et un dispositif maître, et système intégré correspondant.

    公开(公告)号:FR3153907A1

    公开(公告)日:2025-04-11

    申请号:FR2310823

    申请日:2023-10-10

    Abstract: Un aspect concerne un procédé de communication de données entre un dispositif esclave (SLV) et un dispositif maître (HST) selon un protocole de communication (SDIO), les données étant enregistrées dans une mémoire appartenant au dispositif esclave (SLV), le procédé comprenant une génération par le dispositif maître d’une commande (CMD) prévue par ledit protocole de communication, et une utilisation d’un champ de la commande (RegAdd) afin de sélectionner un registre d’indirection (DMAi_BAdd ; DMAi_Sz) appartenant au dispositif esclave et contenant une adresse d’une région de la mémoire (MEM) comportant les données. Figure pour l’abrégé : Fig 2

    Démarrage sécurisé d’un dispositif de traitement

    公开(公告)号:FR3145626B1

    公开(公告)日:2025-04-11

    申请号:FR2301188

    申请日:2023-02-08

    Inventor: TROTTIER GILLES

    Abstract: Démarrage sécurisé d’un dispositif de traitement La présente description concerne un procédé comprenant l’exécution, par un processeur (104) d’un dispositif de traitement (100), d’un code de démarrage afin de réaliser une séquence de démarrage du dispositif de traitement, l’exécution comprenant :- au moins une étape de vérification du bon déroulement de la séquence de démarrage ; et- si l’au moins une étape de vérification identifie une erreur dans le déroulement de la séquence de démarrage, le stockage d’une valeur de statut dans un registre (114) du dispositif de traitement et la réinitialisation du dispositif de traitement,le registre (114) étant accessible en lecture par l’intermédiaire d’une interface de débogage (112) du dispositif. Figure pour l'abrégé : Fig. 1

    Dispositif optoélectronique
    65.
    发明专利

    公开(公告)号:FR3153691A1

    公开(公告)日:2025-04-04

    申请号:FR2310461

    申请日:2023-09-29

    Inventor: ARNAUD ARTHUR

    Abstract: Dispositif optoélectronique La présente description concerne un dispositif comprenant au moins un ensemble (10) de pixels, l'ensemble comprenant au moins un premier pixel (14) générant une donnée évènementielle et au moins un deuxième pixel (12) générant une donnée d'intensité lumineuse, chaque premier et deuxième pixel comprenant une portion d'une couche, ladite portion formant une photodiode, le dispositif comprenant en outre une première puce (16) comprenant un premier substrat (20) et un premier réseau d'interconnexion (22), et une deuxième puce (18) comprenant un deuxième substrat (28) et un deuxième réseau d'interconnexion (30), les première et deuxième puces étant fixées l'une à l'autre par les réseaux d'interconnexion, la couche (40) étant située sur une première face du deuxième substrat opposée à une deuxième face du deuxième substrat sur laquelle est situé le réseau d'interconnexion. Figure pour l'abrégé : Fig. 1

    Procédé de fabrication d'un transistor bipolaire

    公开(公告)号:FR3153688A1

    公开(公告)日:2025-04-04

    申请号:FR2310501

    申请日:2023-10-02

    Abstract: Procédé de fabrication d'un transistor bipolaire La présente description concerne un procédé de fabrication d'un transistor bipolaire (10) comprenant : a. la formation, sur un substrat (12), d'un premier empilement de couches comprenant une première couche (18) en le matériau de la base du transistor bipolaire entre des deuxième (16) et troisième (20) couches isolantes ; b. la formation d'une première cavité (22) traversant le premier empilement de manière à atteindre le substrat (12), l'étape de formation de la première cavité (22) ne comprend la gravure d'aucune couche recouvrant la première couche (18) autre que la troisième couche (20) ; et c. la formation d'une première portion (26) du collecteur du transistor bipolaire et d'une deuxième portion (28) de la base du transistor bipolaire dans la première cavité. Figure pour l'abrégé : Fig. 3

    Procédé et circuit électronique de multiplication

    公开(公告)号:FR3153672A1

    公开(公告)日:2025-04-04

    申请号:FR2310518

    申请日:2023-10-02

    Inventor: ROMAIN FABRICE

    Abstract: Procédé de multiplication, comprenant une réception d’un multiplicande numérique (A), une réception d’un multiplicateur numérique initial (BI) comportant des 0 et des 1 logiques, un traitement (ST10) du multiplicateur initial comportant au début de chaque chaîne d’au moins un 1 logique du multiplicateur initial, une application ou non d’un encodage de Booth sur ladite chaîne de façon à délivrer un multiplicateur final, et une multiplication (ST20) du multiplicande par le multiplicateur final. Figure pour l’abrégé : Fig 2

    Architecture d’une mémoire non volatile

    公开(公告)号:FR3153461A1

    公开(公告)日:2025-03-28

    申请号:FR2310039

    申请日:2023-09-22

    Abstract: Architecture d'une mémoire non volatile La présente description concerne un mémoire non volatile (200) comprenant :- une première zone (202) comprenant une première pluralité d’éléments de stockage configurés pour stocker des valeurs associés à une première pluralité de neurones d’un réseau ;- une deuxième zone (202’) comprenant une deuxième pluralité d’éléments de stockage ;- un circuit de contrôle (208), configuré pour appliquer, à une pluralité de premiers chemins de lecture, une ou plusieurs premières valeurs d’entrée, chaque premier chemin de lecture comprenant l’une parmi les éléments de stockage de la première pluralité d’éléments ; - un circuit de calcul (212_1) configuré pour additionner des courants fournis par les premiers chemins pour générer un courant de sortie ; et- un circuit de programmation configuré pour convertir le courant de sortie en courant de programmation, et de programmer un élément de stockage de la deuxième pluralité d’éléments en utilisant ledit courant de programmation. Figure pour l'abrégé : Fig. 2

    Circuit de mesure d'une dérivée
    69.
    发明专利

    公开(公告)号:FR3147000B1

    公开(公告)日:2025-03-28

    申请号:FR2302835

    申请日:2023-03-24

    Abstract: Circuit de mesure d'une dérivée La présente description concerne un circuit (DER) de mesure d'une dérivée. Le circuit met en œuvre des cycles successifs correspondant chacun à une succession de première, deuxième et troisième périodes d'un signal d'horloge (clk). A chaque première période, une tension d'entrée (Vin) est mémorisée sur une première capacité (C1) et le circuit fournit une tension (V3) indiquant une différence entre une tension sur une deuxième capacité et une tension sur une troisième capacité. A chaque deuxième période, la tension d'entrée est mémorisée sur la deuxième capacité (C2) et le circuit fournit une tension (V3) indiquant une différence entre une tension sur la première capacité et la tension sur la troisième capacité. A chaque troisième période, la tension d'entrée est mémorisée sur la troisième capacité (C3) et le circuit fournit une tension indiquant une différence entre la tension sur la deuxième capacité et la tension sur la première capacité. Figure pour l'abrégé : Fig. 2

    Dispositif électronique
    70.
    发明专利

    公开(公告)号:FR3152935A1

    公开(公告)日:2025-03-14

    申请号:FR2309456

    申请日:2023-09-08

    Abstract: Dispositif électronique La présente description concerne un dispositif (30) adapté à émettre et recevoir des signaux par une même antenne (12), comprenant des premier (36), deuxième (42) et troisième (48) enroulements, les premier (36) et deuxième (42) enroulements étant couplés de manière à transmettre les signaux à émettre par l'antenne (12), les premier (36) et troisième (48) enroulements étant couplés de manière à transmettre les signaux reçus par l'antenne (12), le dispositif comprenant des première (32) et deuxième (34) puces, la première puce (32) comprenant l'antenne (12) et le premier enroulement (36), et la deuxième puce (34) comprenant un enroulement parmi les deuxième (42) et troisième (48) enroulements, les première (32) et deuxième (34) puces étant fixées l'une à l'autre par collage moléculaire. Figure pour l'abrégé : Fig. 2

Patent Agency Ranking