-
公开(公告)号:SG11202105431VA
公开(公告)日:2021-06-29
申请号:SG11202105431V
申请日:2020-03-02
Applicant: IBM
Inventor: BUSABA FADI , HELLER LISA , BRADBURY JONATHAN
Abstract: According to one or more embodiments of the present invention, a computer implemented method includes receiving a secure access request for a secure page of memory at a secure interface control of a computer system. The secure interface control can check a disable virtual address compare state associated with the secure page. The secure interface control can disable a virtual address check in accessing the secure page to support mapping of a plurality of virtual addresses to a same absolute address to the secure page based on the disable virtual address compare state being set and/or to support secure pages that are accessed using an absolute address and do not have an associated virtual address.
-
公开(公告)号:AU2020234887A1
公开(公告)日:2021-06-17
申请号:AU2020234887
申请日:2020-02-28
Applicant: IBM
Inventor: BUSABA FADI , HELLER LISA
Abstract: According to one or more embodiments of the present invention, a computer implemented method includes receiving, by a hypervisor that is executing on a host server, a request to dispatch a virtual machine. The method further includes, based on a determination that the virtual machine is a secure virtual machine, preventing the hypervisor from directly accessing any data of the secure virtual machine by determining, by a secure interface control of the host server, a security mode of the virtual machine. Based on the security mode being a first mode, the secure interface control loads a virtual machine state from a first state descriptor, which is stored in a non-secure portion of memory. Based on the security mode being a second mode, the secure interface control loads the virtual machine state from a second state descriptor, which is stored in a secure portion of the memory.
-
公开(公告)号:ZA201703081B
公开(公告)日:2018-11-28
申请号:ZA201703081
申请日:2017-05-04
Applicant: IBM
Inventor: GAINEY CHARLES (DECEASED) , LEHNERT FRANK , BRADBURY JONATHAN DAVID , OSISEK DAMIAN , BUSABA FADI YUSUF , SLEGEL TIMOTHY , GREINER DAN , SCHMIDT DONALD WILLIAM , KUBALA JEFFREY PAUL , HELLER LISA , FARRELL MARK , JACOBI CHRISTIAN , NERZ BERND
Abstract: A system and method of implementing a modified priority routing of an input/output (I/O) interruption. The system and method determines whether the I/O interruption is pending for a core and whether any of a plurality of guest threads of the core is enabled for guest thread processing of the interruption in accordance with the determining that the I/O interruption is pending. Further, the system and method determines whether at least one of the plurality of guest threads enabled for guest thread processing is in a wait state and, in accordance with the determining that the at least one of the plurality of guest threads enabled for guest thread processing is in the wait state, routes the I/O interruption to a guest thread enabled for guest thread processing and in the wait state.
-
公开(公告)号:AU2015330266A8
公开(公告)日:2017-03-16
申请号:AU2015330266
申请日:2015-09-14
Applicant: IBM
Inventor: FARRELL MARK , HELLER LISA , KUBALA JEFFREY PAUL , SCHMIDT DONALD WILLIAM , GREINER DAN , SLEGEL TIMOTHY , BUSABA FADI YUSUF , OSISEK DAMIAN , BRADBURY JONATHAN DAVID , LEHNERT FRANK , NERZ BERND , JACOBI CHRISTIAN , GAINEY CHARLES
Abstract: A system and method of implementing a modified priority routing of an input/output (I/O) interruption. The system and method determines whether the I/O interruption is pending for a core and whether any of a plurality of guest threads of the core is enabled for guest thread processing of the interruption in accordance with the determining that the I/O interruption is pending. Further, the system and method determines whether at least one of the plurality of guest threads enabled for guest thread processing is in a wait state and, in accordance with the determining that the at least one of the plurality of guest threads enabled for guest thread processing is in the wait state, routes the I/O interruption to a guest thread enabled for guest thread processing and in the wait state.
-
公开(公告)号:CY1112693T1
公开(公告)日:2016-02-10
申请号:CY121100374
申请日:2012-04-20
Applicant: IBM
Inventor: GREINER DAN , HELLER LISA , OSISEK DAMIAN , PFEFFER ERWIN
IPC: G06F12/10
Abstract: Δίδεταιμίαεγκατάστασηενισχυμένηςδυναμικήςμετάφρασηςδιεύθυνσης. Σεμίαμορφήπραγματοποίησης, λαμβάνονταιμίαεικονικήδιεύθυνσηπουπρόκειταιναμεταφραστείκαιμίααρχικήδιεύθυνσηπροέλευσηςενόςπίνακαμετάφρασηςτηςιεραρχίαςτωνπινάκωνμετάφρασης. Ηδυναμικήμετάφρασηδιεύθυνσηςτηςεικονικήςδιεύθυνσηςσυνεχίζεται. Σεαπόκρισηπροςμίαδιακοπήμετάφρασης, πουπαρουσιάστηκεκατάτηδιάρκειατηςδυναμικήςμετάφρασηςδιεύθυνσης, αποθηκεύονται bit σεέναπεδίοαξιολόγησηςεξαίρεσηςμετάφρασης (ΤΧQ), ώστεναδεικνύεταιότιη εξαίρεσηείναιείτεμίαεξαίρεση DΑΤπουπαρουσιάστηκεκατάτηνεκτέλεσηενόςπρογράμματοςξενιστήείτεμίαεξαίρεση DΑΤξενιστήπουπαρουσιάστηκεκατάτηνεξαίρεσηενόςφιλοξενούμενουπρογράμματος. ΗΤΧQ είναιεπιπλέονικανήναδείχνειότιη εξαίρεσησυνδυάζεταιμεμίαεικονικήδιεύθυνσηξενιστή, ηοποίαπαράγεταιαπόμίαπραγματικήδιεύθυνσηπλαισίουσελίδαςφιλοξενούμενουή μίααπόλυτηδιεύθυνσηπλαισίουτμήματοςφιλοξενούμενου. ΗΤΧQ είναιεπιπλέονικανήναδείχνειότιείναιπροτιμητέοέναμεγαλύτεροή έναμικρότερομέγεθοςπλαισίουξενιστήγιαναυποστηρίξειέναπλαίσιοφιλοξενούμενου.
-
公开(公告)号:CY1111421T1
公开(公告)日:2015-08-05
申请号:CY101101184
申请日:2010-12-22
Applicant: IBM
Inventor: SLEGEL TIMOTHY , HELLER LISA , PFEFFER ERWIN , PLAMBECK KENNETH
Abstract: Επιλεγείσεςμονάδεςαποθήκευσης, όπωςτμήματααποθήκευσηςή περιοχέςαποθήκευσης, ακυρώνονται. Ηακύρωσηδιευκολύνεταιμετηρύθμισηδεικτώνακύρωσηςτοποθετημένωνστιςκαταχωρήσειςτηςδομήςδεδομένωνπουαντιστοιχούνστιςμονάδεςαποθήκευσηςπουθαακυρωθούν. Επιπροσθέτως, καταχωρήσειςπρόσκαιρηςαποθήκευσηςή άλλεςεπιλεγόμενεςμονάδεςαποθήκευσηςκαθαρίζονται. Παρέχεταιοδηγίαγιαναδιεξάγεταιη ακύρωσηή/καιο καθαρισμός. Επιπλέον, καταχωρήσειςπρόσκαιρηςαποθήκευσηςπουσυνδυάζονταιμεσυγκεκριμένοχώροδιεύθυνσηςκαθαρίζονταιχωρίςοποιαδήποτεακύρωση. Αυτόεπίσηςδιεξάγεταιμετηνοδηγία. Ηοδηγίαμπορείναπραγματοποιηθείσελογισμικό, σεμηχάνημαυπολογιστή, σεπρογράμματααναχαίτισηςή κάποιοσυνδυασμόαυτώνή μπορείνααντιγράφεται.
-
公开(公告)号:DK2430532T3
公开(公告)日:2013-11-25
申请号:DK10775820
申请日:2010-11-08
Applicant: IBM
Inventor: GREINER DAN , OSISEK DAMIAN LEO , SLEGEL TIMOTHY , HELLER LISA
-
公开(公告)号:PL2229630T3
公开(公告)日:2013-07-31
申请号:PL09700213
申请日:2009-01-05
Applicant: IBM
Inventor: GREINER DAN , HELLER LISA , OSISEK DAMIAN , SLEGEL TIMOTHY , PFEFFER ERWIN , WEBB CHARLES
IPC: G06F12/10
-
公开(公告)号:DK2229630T3
公开(公告)日:2013-05-06
申请号:DK09700213
申请日:2009-01-05
Applicant: IBM
Inventor: GREINER DAN , HELLER LISA , OSISEK DAMIAN , SLEGEL TIMOTHY , PFEFFER ERWIN , WEBB CHARLES
IPC: G06F12/10
-
公开(公告)号:PL2248025T3
公开(公告)日:2012-11-30
申请号:PL09714687
申请日:2009-02-17
Applicant: IBM
Inventor: GREINER DAN , HELLER LISA , OSISEK DAMIAN , PFEFFER ERWIN
IPC: G06F12/10
-
-
-
-
-
-
-
-
-