电感器
    1.
    发明公开
    电感器 审中-实审

    公开(公告)号:CN110136936A

    公开(公告)日:2019-08-16

    申请号:CN201910109770.2

    申请日:2019-02-11

    Inventor: 黄美善 玄振杰

    Abstract: 本发明提供一种电感器,所述电感器包括:主体结构;第一外电极和第二外电极,设置在所述主体结构的外部上并且彼此分开;以及导电结构,设置在所述主体结构的内部,并且包括与所述第一外电极接触的第一端部以及与所述第二外电极接触的第二端部,其中,所述第一外电极和所述第二外电极中的每个包括无电镀层和电解镀层,所述电解镀层利用与所述无电镀层的材料不同的材料形成并且覆盖所述无电镀层。

    线圈组件及其制造方法
    2.
    发明公开

    公开(公告)号:CN107369536A

    公开(公告)日:2017-11-21

    申请号:CN201710032391.9

    申请日:2017-01-16

    Abstract: 提供一种线圈组件及其制造方法,所述线圈组件包括主体部、线圈部和电极部。所述主体部包含磁性材料,所述线圈部设置在所述主体部中,所述电极部设置在所述主体部上且电连接到所述线圈部。所述线圈部包括:第一线圈层,在所述第一线圈层中堆叠有呈平面螺旋形状的多个导体;第二线圈层,在所述第二线圈层中堆叠有呈平面螺旋形状的多个导体;第一突起,设置在所述第一线圈层与所述第二线圈层之间,以将所述第一线圈层与所述第二线圈层彼此电连接。所述第一线圈层与所述第二线圈层通过所述第一突起彼此电连接,以形成具有在水平和竖直方向上彼此相邻的线圈匝的单个线圈。

    印刷电路板和基板
    3.
    发明公开

    公开(公告)号:CN114245561A

    公开(公告)日:2022-03-25

    申请号:CN202110725703.0

    申请日:2021-06-29

    Abstract: 本公开提供了一种印刷电路板和基板。所述印刷电路板包括:第一绝缘层,具有第一模量;第二绝缘层,设置在所述第一绝缘层上且具有第二模量;以及腔,穿过所述第二绝缘层,其中,所述第二模量大于所述第一模量,并且其中,所述腔的底表面的边缘部利用绝缘材料形成。

    嵌有电子组件的基板
    4.
    发明公开

    公开(公告)号:CN113013109A

    公开(公告)日:2021-06-22

    申请号:CN202010448292.0

    申请日:2020-05-25

    Abstract: 本发明提供一种嵌有电子组件的基板,所述嵌有电子组件的基板包括:芯结构,包括第一绝缘体和芯布线层,并且所述芯结构具有腔并具有设置为底表面的阻挡层;电子组件,设置在所述腔中并附接到所述阻挡层;以及堆积结构,包括第二绝缘体和堆积布线层,所述第二绝缘体覆盖所述芯结构和所述电子组件中的每个的至少一部分并填充所述腔的至少一部分,其中,所述阻挡层具有第一区域和第二区域,在所述第一区域中所述阻挡层的一个表面的一部分从所述第一绝缘体暴露,在所述第二区域中所述阻挡层的一个表面的其他部分被所述第一绝缘体覆盖,并且所述阻挡层的一个表面在所述第一区域中的表面粗糙度大于所述阻挡层的一个表面在所述第二区域中的表面粗糙度。

    多层电容器及其制造方法

    公开(公告)号:CN107887170B

    公开(公告)日:2020-07-03

    申请号:CN201710367200.4

    申请日:2017-05-23

    Abstract: 本发明提供一种多层电容器及其制造方法。所述多层陶瓷电容器包括主体,主体包括介电层、第一内电极和第二内电极,第一内电极和第二内电极交替地堆叠,且介电层介于第一内电极和第二内电极之间。第一外电极和第二外电极位于主体上并分别连接到第一内电极和第二内电极。第一内电极和第二内电极是镀层。多层电容器的制造方法包括制备包括内电极、虚设电极和介电层的多个层叠片。同时堆叠多个层叠片以及位于该层叠片的上方和下方的盖,并随后使多个层叠片和盖固化,以制备固化的产品。根据电容器的尺寸切割固化的产品,以制备内电极和虚设电极部分地暴露的主体。利用镀覆法使用虚设电极作为种子在主体的外表面上形成外电极。

    印刷电路板及制造该印刷电路板的方法

    公开(公告)号:CN111278218B

    公开(公告)日:2025-02-07

    申请号:CN201911231021.3

    申请日:2019-12-04

    Inventor: 黄美善 金善娥

    Abstract: 提供一种印刷电路板及制造该印刷电路板的方法,所述印刷电路板包括绝缘层、焊盘和过孔填充物。所述绝缘层包括通路孔。所述焊盘形成在所述绝缘层中,使得所述焊盘的中间部分通过所述通路孔暴露。所述焊盘包括形成在所述中间部分中的通孔。所述过孔填充物形成在所述通路孔中、被构造为填充所述通孔并且结合到所述中间部分。

    电子组件嵌入式基板
    7.
    发明授权

    公开(公告)号:CN112992800B

    公开(公告)日:2024-07-23

    申请号:CN202010449065.X

    申请日:2020-05-25

    Abstract: 本发明提供一种电子组件嵌入式基板,所述电子组件嵌入式基板包括芯结构,所述芯结构包括第一绝缘主体和芯布线层并且具有腔和阻挡层。电子组件设置在所述腔中。所述阻挡层包括:第一金属层,嵌在所述第一绝缘主体中并且所述第一金属层的内表面的一部分从所述第一绝缘主体暴露;以及第二金属层,设置在所述第一金属层下方并且所述第二金属层的上表面的至少一部分被设置为所述腔的底表面。所述腔具有第一壁表面和第二壁表面,所述第一金属层的内表面和所述第一绝缘主体的内表面分别作为所述第一壁表面和所述第二壁表面,并且所述第一壁表面的倾斜度不同于所述第二壁表面的倾斜度。

    印刷电路板、电子组件嵌入式基板及其制造方法

    公开(公告)号:CN114071873A

    公开(公告)日:2022-02-18

    申请号:CN202110690603.9

    申请日:2021-06-22

    Abstract: 本发明提供了一种印刷电路板、电子组件嵌入式基板及其制造方法。所述印刷电路板包括:第一绝缘层;第二绝缘层,设置在所述第一绝缘层上;阻挡层,设置在所述第一绝缘层与所述第二绝缘层之间;腔,穿透所述第一绝缘层和所述第二绝缘层中的一者;以及第一布线层,与所述阻挡层至少部分地接触。所述阻挡层的模量低于所述第一绝缘层和所述第二绝缘层中的每个的模量。

    电子组件嵌入式基板
    9.
    发明公开

    公开(公告)号:CN113993275A

    公开(公告)日:2022-01-28

    申请号:CN202110665021.5

    申请日:2021-06-16

    Inventor: 金松怡 黄美善

    Abstract: 本发明提供一种电子组件嵌入式基板,所述电子组件嵌入式基板包括:芯层,具有贯通部;电子组件,设置在所述贯通部中;包封剂,设置在所述芯层的下表面上,设置在所述贯通部的至少一部分中,并且覆盖所述电子组件的下表面的至少一部分;以及堆积结构,设置在所述芯层的上表面上,并且包括多个绝缘层、多个布线层和多个过孔层。

Patent Agency Ranking