-
公开(公告)号:CN110177423B
公开(公告)日:2024-02-27
申请号:CN201910125739.8
申请日:2019-02-20
Applicant: 拉碧斯半导体株式会社
IPC: H05K1/02
Abstract: 本发明提供能够减少从外部照射的噪声的影响的基板电路装置。基板电路装置具有:印刷布线基板;IC芯片,其载置于该基板的表面侧且至少具有一个接地端子;以及布线图案,其装配于该基板并向IC芯片的接地端子供给接地电位。布线图案装配在印刷布线基板的背面上。基板电路装置在存在于印刷布线基板的表面的IC芯片的安装区域内的位置,具有连接于布线图案且贯通印刷布线基板的至少一个导通孔。
-
公开(公告)号:CN108463048B
公开(公告)日:2022-04-15
申请号:CN201810151890.4
申请日:2018-02-14
Applicant: 拉碧斯半导体株式会社
IPC: H05K1/02
Abstract: 本发明提供能够减少从外部照射的噪声的影响的基板电路装置。基板电路装置具有:印刷布线基板;IC芯片,其载置于该基板的表面侧且至少具有一个接地端子;以及布线图案,其装配于该基板并向IC芯片的接地端子供给接地电位。布线图案装配在印刷布线基板的背面上。基板电路装置在存在于印刷布线基板的表面的IC芯片的安装区域内的位置,具有连接于布线图案且贯通印刷布线基板的至少一个导通孔。
-
公开(公告)号:CN108463048A
公开(公告)日:2018-08-28
申请号:CN201810151890.4
申请日:2018-02-14
Applicant: 拉碧斯半导体株式会社
IPC: H05K1/02
CPC classification number: H05K1/0216 , H05K1/0231 , H05K1/114 , H05K1/115 , H05K1/181 , H05K2201/09227 , H05K2201/09236 , H05K2201/10015 , H05K2201/10689 , H05K1/0218 , H05K2201/093
Abstract: 本发明提供能够减少从外部照射的噪声的影响的基板电路装置。基板电路装置具有:印刷布线基板;IC芯片,其载置于该基板的表面侧且至少具有一个接地端子;以及布线图案,其装配于该基板并向IC芯片的接地端子供给接地电位。布线图案装配在印刷布线基板的背面上。基板电路装置在存在于印刷布线基板的表面的IC芯片的安装区域内的位置,具有连接于布线图案且贯通印刷布线基板的至少一个导通孔。
-
公开(公告)号:CN110324006B
公开(公告)日:2023-11-03
申请号:CN201910212533.9
申请日:2019-03-20
Applicant: 拉碧斯半导体株式会社
Inventor: 大森铁男
IPC: H03B5/36
Abstract: 本发明提供能够以简单的构成使石英振子的振荡开始时间缩短,并且降低消耗电力的半导体装置和半导体系统。半导体装置具备:石英振子;反馈电阻元件,其连接在石英振子的一端与另一端之间;电流调整型的逆变器元件,其输入XT与反馈电阻元件的一端连接,输出XTX与另一端连接;振荡电容元件,其一端与逆变器元件的输入XT连接,且另一端接地;振荡电容元件,其一端接地;开关元件,其切换振荡电容元件的一端与振荡电容元件的另一端的连接状态;振荡电容元件,其一端与逆变器元件的输出XTX连接,且另一端接地;振荡电容元件,其一端接地;以及开关元件,其切换振荡电容元件的一端与振荡电容元件的另一端的连接状态。
-
公开(公告)号:CN110324006A
公开(公告)日:2019-10-11
申请号:CN201910212533.9
申请日:2019-03-20
Applicant: 拉碧斯半导体株式会社
Inventor: 大森铁男
IPC: H03B5/36
Abstract: 本发明提供能够以简单的构成使石英振子的振荡开始时间缩短,并且降低消耗电力的半导体装置和半导体系统。半导体装置具备:石英振子;反馈电阻元件,其连接在石英振子的一端与另一端之间;电流调整型的逆变器元件,其输入XT与反馈电阻元件的一端连接,输出XTX与另一端连接;振荡电容元件,其一端与逆变器元件的输入XT连接,且另一端接地;振荡电容元件,其一端接地;开关元件,其切换振荡电容元件的一端与振荡电容元件的另一端的连接状态;振荡电容元件,其一端与逆变器元件的输出XTX连接,且另一端接地;振荡电容元件,其一端接地;以及开关元件,其切换振荡电容元件的一端与振荡电容元件的另一端的连接状态。
-
公开(公告)号:CN111756364A
公开(公告)日:2020-10-09
申请号:CN202010201947.4
申请日:2020-03-20
Applicant: 拉碧斯半导体株式会社
Inventor: 大森铁男
IPC: H03K19/003
Abstract: 公开了一种逻辑电路。提供了能够在电源接通时抑制输出不期望的逻辑电平的信号的逻辑电路。逻辑电路(1)包括:反相器(10),其从输出端子(12)输出使被输入到输入端子(11)的信号的逻辑反转后的信号;第一晶体管(20P),其以维持截止状态的方式与输入端子(11)连接;以及第二晶体管(20N),其以维持截止状态的方式与输出端子(12)连接。
-
公开(公告)号:CN110177423A
公开(公告)日:2019-08-27
申请号:CN201910125739.8
申请日:2019-02-20
Applicant: 拉碧斯半导体株式会社
IPC: H05K1/02
Abstract: 本发明提供能够减少从外部照射的噪声的影响的基板电路装置。基板电路装置具有:印刷布线基板;IC芯片,其载置于该基板的表面侧且至少具有一个接地端子;以及布线图案,其装配于该基板并向IC芯片的接地端子供给接地电位。布线图案装配在印刷布线基板的背面上。基板电路装置在存在于印刷布线基板的表面的IC芯片的安装区域内的位置,具有连接于布线图案且贯通印刷布线基板的至少一个导通孔。
-
-
-
-
-
-