세라믹 전자 부품
    1.
    发明公开
    세라믹 전자 부품 审中-实审
    陶瓷电子元件

    公开(公告)号:KR1020150080797A

    公开(公告)日:2015-07-10

    申请号:KR1020140000287

    申请日:2014-01-02

    Inventor: 박성진 신혁수

    CPC classification number: H01F17/0013 H01F17/04 H01F27/292

    Abstract: 본개시는칩 바디; 상기칩 바디의상면또는하면중 적어도하나의길이방향의양 끝단에형성되는외부전극형성부; 상기외부전극형성부에형성되는외부전극; 및상기외부전극형성부의사이에형성되며, 상기외부전극보다두꺼운보호층;을포함하는세라믹전자부품에관한것이다.

    Abstract translation: 本公开涉及一种陶瓷电子部件,其包括芯片体; 外部电极形成部,其形成在所述芯体的上表面和下表面的至少一个长度方向的两端; 外部电极,其形成在所述外部电极形成部中; 以及形成在外部电极形成部之间并且比外部电极厚的保护层。

    적층형 인덕터
    2.
    发明授权
    적층형 인덕터 有权
    多层电感

    公开(公告)号:KR101332100B1

    公开(公告)日:2013-11-21

    申请号:KR1020110144812

    申请日:2011-12-28

    Inventor: 정동진 신혁수

    Abstract: 본 발명에 의한 적층형 인덕터는 복수의 바디시트가 적층된 적층체와, 상기 바디시트에 형성된 내부전극패턴으로 구성된 코일부와, 상기 적층된 바디시트 사이에 위치하는 비자성체 재질의 제1갭과, 상기 적층된 바디시트 사이에 위치하며 상기 제1갭과 다른 층에 위치하는 유전체 재질의 제2갭 및 상기 적층체의 양측면에 형성되며 상기 코일부의 양 끝단과 전기적으로 연결되는 외부전극을 포함하여, 인덕터의 파괴강도를 저감하지 않으면서 직류중첩 특성을 현저하게 향상시킬 수 있는 장점을 가진다.

    적층형 인덕터
    3.
    发明公开
    적층형 인덕터 有权
    多层电感器

    公开(公告)号:KR1020130076285A

    公开(公告)日:2013-07-08

    申请号:KR1020110144812

    申请日:2011-12-28

    Inventor: 정동진 신혁수

    Abstract: PURPOSE: A laminated inductor is provided to improve direct current bias property by complexly using a gap of a nonmagnetic material and a gap of a dielectric material. CONSTITUTION: A coil part (140) is formed on an internal electrode pattern. A first gap (150) of a nonmagnetic material is located between limited body sheets. A second gap (160) of a dielectric material is located on a different layer with the first gap. An outer electrode (120) is formed on both sides of a laminate. The outer electrode is electrically connected to both ends of the coil part.

    Abstract translation: 目的:提供层叠电感器,通过复杂地使用非磁性材料的间隙和介电材料的间隙来提高直流偏置特性。 构成:在内部电极图案上形成线圈部分(140)。 非磁性材料的第一间隙(150)位于有限体片之间。 介电材料的第二间隙(160)位于具有第一间隙的不同层上。 在层叠体的两侧形成有外部电极(120)。 外部电极电连接到线圈部分的两端。

    적층형 인덕터 및 그 제조방법
    4.
    发明公开
    적층형 인덕터 및 그 제조방법 审中-实审
    层状电感器和制造方法相同

    公开(公告)号:KR1020130049875A

    公开(公告)日:2013-05-15

    申请号:KR1020110114898

    申请日:2011-11-07

    Abstract: PURPOSE: A layered inductor and a manufacturing method of the same are provided to improve a short circuit between electrodes when heat is generated and a material loss caused by a high frequency wave using a ferrite material and to improve a fall of an L value in a high current using a metal power material. CONSTITUTION: A layered inductor(1) includes an inductor main body(10), a coil unit(60), and external electrodes(20). A peripheral part of the coil unit is made of a ferrite or nonmagnetic material. The inductor main body is formed by stacking sheets made of multiple ferrite or nonmagnetic materials or by printing a paste made of the same material as the sheet. A conductive circuit and a conductive via are formed in one surface of each of the sheets which form the inductor main body. The conductive via is penetrated in a thickness direction of each of the sheets. Both end parts of the coil unit are withdrawn outside and are electrically connected to first and second external electrodes. The external electrodes are formed in an external surface of the inductor main body and are respectively connected to the end parts of the coil unit.

    Abstract translation: 目的:提供一种层状电感器及其制造方法,以便在产生热量时改善电极之间的短路以及由使用铁氧体材料的高频波引起的材料损耗并改善L值在 高电流使用金属动力材料。 构成:层状电感器(1)包括电感器主体(10),线圈单元(60)和外部电极(20)。 线圈单元的周边部分由铁氧体或非磁性材料制成。 电感器主体通过堆叠由多个铁氧体或非磁性材料制成的片材或通过印刷由与该片材相同的材料制成的糊料而形成。 在形成电感器主体的每个片的一个表面中形成导电电路和导电通孔。 导电通孔沿每个片材的厚度方向穿透。 线圈单元的两个端部被撤回到外部并且电连接到第一和第二外部电极。 外部电极形成在电感器主体的外表面,分别连接到线圈单元的端部。

    칩 인덕터
    5.
    发明授权

    公开(公告)号:KR100513347B1

    公开(公告)日:2005-09-07

    申请号:KR1020040014669

    申请日:2004-03-04

    Inventor: 신혁수

    Abstract: 본 발명은 제조시 정렬틀어짐 현상에 따른 인덕턴스 값의 편차를 감소시킬 수 있는 칩 인덕터에 관한 것이다.
    본 발명은 다수개의 세라믹 시트가 적층되어 형성되고, 그 내부에 내부전극패턴들로 이루어지는 나선형 코일패턴이 형성된 세라믹 블록; 적층된 상기 세라믹 시트의 인접한 두 층의 내부전극패턴이 연속적으로 연결되도록 형성된 다수개의 비아홀; 상기 세라믹 블록의 최외곽층에 형성되고, 상기 코일패턴의 양단으로부터 각각 연장된 내부전극패턴인 인출부를 구비하는 표층 세라믹시트; 및 상기 각각의 인출부로부터 외부로 연결되는 제 1, 2 외부단자; 를 포함하고, 상기 표층세라믹시트의 내부전극패턴은 상기 코일패턴을 이루는 내부전극패턴에 비해 소정의 폭만큼 안쪽으로 형성되는 것을 특징으로 하는 칩 인덕터를 제공한다.
    본 발명에 의하면, 표층내부패턴을 소정의 폭만큼 안쪽으로 축소하여 인쇄함으로써 자속 유효단면적의 감소량을 최소화시켜 인덕턴스 값의 변동폭을 줄일 수 있는 효과가 있다.

    적층복합모듈의 제조방법
    6.
    发明授权
    적층복합모듈의 제조방법 失效
    层压复合模块的制造方法

    公开(公告)号:KR100279378B1

    公开(公告)日:2001-02-01

    申请号:KR1019980056809

    申请日:1998-12-21

    Inventor: 신혁수

    Abstract: 본 발명은 적층복합모듈의 제조방법에 관한 것이며, 그 목적하는 바는 적층복합모듈을 구성하는 재료 각각의 소성수축율과 모듈의 내부형상을 이용하여, 소성후의 상태를 시뮬레이션을 통해 모델링함으로서, 소성후 변형 상태를 알아내고 이를 보정하기 위한 보정패턴을 모듈내부에 형성하여 소결체의 소성변형을 줄일 수 있는 적층복합모듈의 제조방법을 제공하는데 있다.
    상기 목적을 달성하기 위한 본 발명은 2가지 이상의 소자를 내부에 형성하는 적층복합모듈을 제조하는 방법에 있어서, 모듈형성을 위해 사용되어지는 재료의 소성수축율을 얻는 단계; 상기 얻어진 각 재료의 수축율과 모듈형성시 재료간의 접촉면적을 이용하여 평균수축율을 구하는 단계; 상기 얻어진 재료들의 소성수축율, 재료들간의 평균수축율 및 목적하는 모듈의 내부형상을 이용하여 소성후의 예상되는 소결체의 외부형상 또는/및 내부수축율분포를 시뮬레이션하여 모델링하는 단계; 상기 모델링된 소결체의 변형부분을 보정하기 위한 보정패턴을 설계하는 단계; 및 상기 설계된 보정패턴을 적용하여 제품을 생산하며, 생산된 제품의 소성변형이 기준치를 벗어나는 경우에는 상기 보정패턴을 설계하는 단계로 되돌아가 반복하는 단계;를 포함하는 적층복합모듈의 제조방법에 관한 것을 그 요지로 한다.

    적층형 파워 인덕터
    7.
    发明授权
    적층형 파워 인덕터 有权
    多层功率电感

    公开(公告)号:KR101343232B1

    公开(公告)日:2013-12-18

    申请号:KR1020110108131

    申请日:2011-10-21

    Inventor: 정동진 신혁수

    Abstract: 본발명은복수의자성체층이적층된적층체, 자성체층에형성된내부전극패턴으로구성된코일부, 적층체의양 측면에형성되며, 코일부의양 끝단과전기적으로연결되는외부전극및 적층체의상하부를형성되고, 금속으로이루어진커버층을포함하는적층형파워인덕터로고전류및 고주파에서도용이하게사용가능하며, 발열이발생하여도전극간의쇼트불량이발생하는문제점을해결할수 있다.

    칩 인덕터 및 칩 인덕터 제조방법
    8.
    发明公开
    칩 인덕터 및 칩 인덕터 제조방법 审中-实审
    芯片电感器和制造芯片电感器的方法

    公开(公告)号:KR1020130072813A

    公开(公告)日:2013-07-02

    申请号:KR1020110140409

    申请日:2011-12-22

    Abstract: PURPOSE: A chip inductor and a manufacturing method thereof are provided to manufacture chip inductors at a low temperature, thereby improving productivity. CONSTITUTION: A metal-polymer composite consist of the mixture of metal particles and polymers. A wiring pattern (120) is positioned in the metal-polymer composite. The wiring pattern forms a coil. An external electrode (150) is formed on a part of the outer surface of the metal-polymer composite. An insulation part is formed between the metal-polymer composite and the external electrode.

    Abstract translation: 目的:提供一种芯片电感器及其制造方法,以在低温下制造片式电感器,从而提高生产率。 构成:金属 - 聚合物复合材料由金属颗粒和聚合物的混合物组成。 配线图案(120)位于金属 - 聚合物复合材料中。 布线图形形成线圈。 在金属 - 聚合物复合材料的外表面的一部分上形成外部电极(150)。 在金属 - 聚合物复合材料和外部电极之间形成绝缘部分。

    세라믹 전자 부품
    9.
    发明授权
    세라믹 전자 부품 有权
    多层陶瓷电子元件

    公开(公告)号:KR101228645B1

    公开(公告)日:2013-01-31

    申请号:KR1020110103917

    申请日:2011-10-12

    Inventor: 정동진 신혁수

    Abstract: PURPOSE: A ceramic electronic component is provided to obtain an excellent DC bias property by laminating a first gap covering the whole of a laminating surface and a second gap covering a central area of a coil. CONSTITUTION: A ceramic electronic component includes a magnetic body(10), external electrodes(21,22), a conductive pattern(30), and gaps(40,50). The magnetic body is composed of a body formed of magnetic materials. The magnetic materials are formed of nickel-zinc-copper ferrite. The external electrodes are formed on an outer surface on the magnetic body. The conductive pattern is formed in the ceramic body. The conductive pattern has a rectangular structure. The conductive pattern is electrically connected by via. The gaps are formed between conductive patterns.

    Abstract translation: 目的:提供一种陶瓷电子部件,通过层叠覆盖整个层叠表面的第一间隙和覆盖线圈的中心区域的第二间隙来获得优异的DC偏置特性。 构成:陶瓷电子部件包括磁体(10),外部电极(21,22),导电图案(30)和间隙(40,50)。 磁体由磁性材料形成的主体构成。 磁性材料由镍 - 锌 - 铜铁氧体形成。 外部电极形成在磁性体的外表面上。 导电图案形成在陶瓷体中。 导电图案具有矩形结构。 导电图案通过通孔电连接。 在导电图案之间形成间隙。

    적층형 인덕터
    10.
    发明公开
    적층형 인덕터 有权
    层压电感器

    公开(公告)号:KR1020090116528A

    公开(公告)日:2009-11-11

    申请号:KR1020080042524

    申请日:2008-05-07

    Abstract: PURPOSE: A laminated inductor is provided to prevent a contact fail between a via and an inner conductor pattern by removing the via for connection between inner conductor patterns. CONSTITUTION: A laminated inductor includes a main body(101), a plurality of outer connection electrodes(131~134), a plurality of inner conductor patterns(121~125), a first terminal electrode, and a second terminal electrode. The main body is formed by laminating a plurality of insulation layers. The outer connection electrodes are formed in opposite side surfaces of the main body. The inner conductor patterns are formed on the insulation layers of the main body. The inner conductor patterns are connected by the outer connection electrodes in order to form a coil structure. The first terminal electrode and the second terminal electrode are formed in both end surfaces of the main body. The first terminal electrode and the second terminal electrode are connected to both ends of the coil structure.

    Abstract translation: 目的:提供层叠电感器,以通过去除用于内部导体图案之间连接的通孔来防止通孔和内部导体图案之间的接触故障。 构成:层叠电感器包括主体(101),多个外部连接电极(131〜134),多个内部导体图案(121〜125),第一端子电极和第二端子电极。 主体通过层压多个绝缘层而形成。 外连接电极形成在主体的相对的侧表面上。 内导体图案形成在主体的绝缘层上。 内部导体图案通过外部连接电极连接以形成线圈结构。 第一端子电极和第二端子电极形成在主体的两个端面上。 第一端子电极和第二端子电极连接到线圈结构的两端。

Patent Agency Ranking