-
公开(公告)号:KR1020010017997A
公开(公告)日:2001-03-05
申请号:KR1019990033776
申请日:1999-08-17
Applicant: 한국과학기술연구원
IPC: H04N7/18
CPC classification number: H04N7/181 , H04N5/44591
Abstract: PURPOSE: A QUAD-display system is provided to perform a function of a memory controller in software by using a FIFO(First In First Out) memory and a signal processing device. The system can be used in a security and supervisory system using a black and white camera. CONSTITUTION: The QUAD-display system includes following units. The first converter(31) converts an image signal inputted through the respective supervisory black and white camera into digital image data. The first FIFO memory unit(32) stores sequentially the image data from the first converter(31). A signal processing unit(33) controls discrimination, storage and output of the image data from the first FIFO memory unit(32). A memory module(34) stores the image data inputted by the control of the signal processing unit(33). The second FIFO memory unit(35) stores sequentially the image data stored to the memory module(34) by the control of the signal processing unit(33). The second converter(36) converts the image data output from the second FIFO memory unit(35) into an analog image signal. A timing generating module(37) performs an interfacing function between the signal processing unit(33) and the first and second FIFO memory units(32,35).
Abstract translation: 目的:通过使用FIFO(先进先出)存储器和信号处理装置,提供用于以软件执行存储器控制器功能的QUAD显示系统。 该系统可用于使用黑白相机的安全和监控系统。 规定:QUAD显示系统包括以下单元。 第一转换器(31)将通过各个监控黑白相机输入的图像信号转换为数字图像数据。 第一FIFO存储器单元(32)顺序存储来自第一转换器(31)的图像数据。 信号处理单元(33)控制来自第一FIFO存储单元(32)的图像数据的识别,存储和输出。 存储器模块(34)存储通过信号处理单元(33)的控制输入的图像数据。 第二FIFO存储单元(35)通过信号处理单元(33)的控制顺序地存储存储在存储器模块(34)中的图像数据。 第二转换器(36)将从第二FIFO存储器单元(35)输出的图像数据转换为模拟图像信号。 定时产生模块(37)在信号处理单元(33)与第一和第二FIFO存储单元(32,35)之间执行接口功能。
-
2.
公开(公告)号:KR1019960024917A
公开(公告)日:1996-07-20
申请号:KR1019940039767
申请日:1994-12-30
Applicant: 한국과학기술연구원
IPC: G06F9/22
Abstract: 본 발명에 의하면, 타스크(task)의 수행을 개시하는 인터럽트(interrupt)가 타스크 실행 중 중복하여 발생하는 것을 방지하고 상기 타스크의 선정된 실행 주기를 실제 실행 기간에 맞추어 가변시키기 위한 제어 수단, 공유 기억 장치, 직접 입출력 데이타처리장치, 외부 펄스 입력장치, 그리고 상기 제어수단, 공유 기억장치, 직접 입출력 데이타처리장치 및 외부펄스 입력장치를 상호 연결하는 데이타 버스를 포함하는 것을 특징으로 하는 연속 공정용 라인 제어 장치를 위한 다중 타스크 실행시간의 자동 조정 장치가 제공된다.
-
公开(公告)号:KR100321568B1
公开(公告)日:2002-01-23
申请号:KR1019990033776
申请日:1999-08-17
Applicant: 한국과학기술연구원
IPC: H04N7/18
Abstract: 본발명은흑백모니터에사용될수 있는경제적인구조를가진 QUAD-디스플레이시스템을보안및 감시시스템의용도로사용한다. 즉, 본발명은동기되지않은 4대의흑백카메라에서들어오는영상신호들을조합하여모니터상에디스플레이될출력영상신호를실시간으로만들어줄수 있는시스템으로, 저가의저속신호처리소자를사용하여다수의입력영상신호를처리할수 있다. 또한, 본발명은다수의 QUAD-디스플레이시스템을단일한통신네트웍으로연결하여중앙제어시스템으로용이하게제어할수 있다.
-
4.
公开(公告)号:KR100131032B1
公开(公告)日:1998-04-24
申请号:KR1019940039767
申请日:1994-12-30
Applicant: 한국과학기술연구원
IPC: G06F9/22
Abstract: 본 발명에 의하면, 타스크(task)의 수행을 개시하는 인터럽트(interrupt)가 타스크 실행 중 중복하여 발생하는 것을 방지하고 상기 타스크의 선정된 실행 주기를 실제 실행 기간에 맞추어 가변시키기 위한 제어 수단, 공유 기억 장치, 직접 입출력 데이타처리장치, 외부 펄스 입력장치, 그리고 상기 제어수단, 공유 기억장치, 직접 입출력 데이타처리장치 및 외부 펄스 입력장치를 상호 연결하는 데이타 버스를 포함하는 것을 특징으로 하는 연속 공정용 라인 제어 장치를 위한 다중 타스크 실행시간의 자동 조정 장치가 제공된다.
-
-
-