-
公开(公告)号:KR1020100068746A
公开(公告)日:2010-06-24
申请号:KR1020080127206
申请日:2008-12-15
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
CPC classification number: H03K4/502 , H03K5/1252
Abstract: PURPOSE: A wave generating circuit is provided to reduce manufacturing costs by reducing the size of product and the complexity of a circuit which has saw tooth waves with various slopes. CONSTITUTION: A power generator(301) generates an input voltage in order to vary the slope of a saw tooth wave according to a voltage. A controller(302) controls a power generator. A source, a gate, and a drain of a first transistor(M6) are connected to a constant voltage, the gate of a second transistor(M5), and a constant current. The source and the drain of the second transistor are connected to the constant voltage and the source of the third transistor(M4), respectively. The source and the gate of the third transistor are connected to the drain of the second transistor and the power generator, respectively. The source and the gate of a fourth transistor(M3) are connected to the source of the third transistor and the gate of a fifth transistor(M2), respectively. The source and the gate of the fifth transistor are connected to the source of the third transistor and the gate of the fourth transistor, respectively. The drain and the gate of the sixth transistor(M1) are connected to the drain of the fifth transistor and a clock generator, respectively.
Abstract translation: 目的:提供一种波形发生电路,通过减小产品尺寸和锯齿锯齿形各种斜坡的电路的复杂性来降低制造成本。 构成:发电机(301)产生输入电压,以便根据电压改变锯齿波的斜率。 控制器(302)控制发电机。 第一晶体管(M6)的源极,栅极和漏极连接到恒定电压,第二晶体管(M5)的栅极和恒定电流。 第二晶体管的源极和漏极分别连接到恒定电压和第三晶体管(M4)的源极。 第三晶体管的源极和栅极分别连接到第二晶体管和发电机的漏极。 第四晶体管(M3)的源极和栅极分别连接到第三晶体管的源极和第五晶体管(M2)的栅极。 第五晶体管的源极和栅极分别连接到第三晶体管的源极和第四晶体管的栅极。 第六晶体管(M1)的漏极和栅极分别连接到第五晶体管的漏极和时钟发生器。
-
公开(公告)号:KR101094765B1
公开(公告)日:2011-12-16
申请号:KR1020080127206
申请日:2008-12-15
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
Abstract: 본 발명은 파형 생성 회로에 관한 것으로, 더욱 상세하게는 전압에 따라 기울기가 변하는 톱니파 발생 회로에 관한 것이다.
본 발명에서는 제품의 크기를 감소시킬 수 있고, 회로의 복잡도를 줄일 수 고, 다양한 기울기를 가지며, 제조 원가를 낮출 수 있는 파형 생성 회로를 제공한다.
본 발명의 일 실시 예에 따른 파형 생성 회로는, 톱니파 생성 회로에 있어서, 정전류와 정전압을 제공받아 입력된 정전류를 전류미러링하여 출력하는 제1전류미러부와, 클럭에 의해 스위칭되는 트랜지스터와 병렬로 연결된 캐패시터로 구성되며, 상기 클럭에 의해 상기 캐패시터에 전류를 충전 및 방전하는 충/방전 회로와, 상기 제1전류미러부의 출력 전류와 상기 톱니파의 기울기를 결정하기 위한 전압값을 입력받아 상기 전압값에 비례하는 전류를 생성하여 상기 충/방전 회로로 제공하는 기울기 결정부를 포함한다.
파형, 톱니파, 입력전압, 삼각파, ramp-
公开(公告)号:KR101087749B1
公开(公告)日:2011-11-30
申请号:KR1020090023138
申请日:2009-03-18
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H05B37/02
Abstract: 발광 다이오드의 구동 장치는 스위칭 소자를 포함하는 DC/DC 컨버터를 사용하여 입력 전압을 발광 다이오드의 구동 전압으로 변경하여 발광 다이오드의 애노드로 공급한다. 이때, 발광 다이오드의 구동 장치는 발광 다이오드에 흐르는 전류와 스위칭 소자에 흐르는 전류를 이용하여 DC/DC 컨버터를 제어한다. 이러한 발광 다이오드의 구동 장치는 발광 다이오드의 캐소드와 접지단 사이에 연결되어 있는 트랜지스터를 포함하며, 별도의 전압 마진 없이 트랜지스터의 동작 영역을 포화 영역에 있도록 제어하는 구조를 가진다.
LED, 구동, 전압, 전류, 감지-
公开(公告)号:KR1020100066267A
公开(公告)日:2010-06-17
申请号:KR1020090023138
申请日:2009-03-18
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H05B37/02
CPC classification number: H05B33/0818 , H05B33/0824 , H05B33/0845
Abstract: PURPOSE: A current detecting apparatus and a driving apparatus of a light emitting diode including the same are provided to minimize a consumption of an unnecessary electricity by supplying the light emitting diode with generating a driving voltage and a driving current capable of efficiently driving the light emitting diode. CONSTITUTION: A DC/DC converter changes an input voltage into a driving voltage of a light emitting diode(200). A first transistor(M1) is connected between a second power supply with supplying a first voltage and a cathode of the light emitting diode. A first amplifier(122) outputs the voltage corresponding to a difference of the voltage inputted to a first and a second input shift. A level shifter(130) outputs with shifting the first voltage of the first transistor. A controller controls the DC/DC converter corresponding to a pulse signal outputted from a comparator(140).
Abstract translation: 目的:提供包括其的发光二极管的电流检测装置和驱动装置,以通过向发光二极管提供驱动电压和能够有效驱动发光的驱动电流来最小化不需要的电力的消耗 二极管。 构成:DC / DC转换器将输入电压改变为发光二极管(200)的驱动电压。 第一晶体管(M1)连接在提供第一电压的第二电源和发光二极管的阴极之间。 第一放大器(122)输出对应于输入到第一和第二输入移位的电压的差的电压。 电平移位器(130)通过移位第一晶体管的第一电压而输出。 控制器控制对应于从比较器(140)输出的脉冲信号的DC / DC转换器。
-
公开(公告)号:KR100947249B1
公开(公告)日:2010-03-11
申请号:KR1020070098091
申请日:2007-09-28
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03M1/12
Abstract: 본 발명의 디지털-아날로그 변환기는 전하 재분배기를 이용하여 두 가지의 서로 다른 커패시터 어레이를 효과적으로 결합하는 구성을 갖는다. 이러한 디지털-아날로그 변환기의 구조에 따르면 커패시터의 크기 및 개수가 현저히 줄어들게 되고, 전력 소모가 줄어들게 된다. 이 외에도, 본 발명의 디지털-아날로그 변환기는 커패시터 어레이들과 전하 분배기를 결합함에 있어서 가상 접지 구조를 이용하여 커패시터 어레이들과 전하 재분배기 사이의 기생 커패시터의 영향을 제거한다. 그 결과, 기생 커패시터로부터 유발되는 변환 오차가 제거되어, 보다 정확한 데이터 변환 결과를 얻을 수 있게 된다.
아날로그-디지털 변환기, 디지털-아날로그 변환기, 혼합형 커패시터 array-
6.
公开(公告)号:KR1020090022209A
公开(公告)日:2009-03-04
申请号:KR1020070087345
申请日:2007-08-30
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
Abstract: A system-on-chip having IEEE 1500 wrapper and an internal delay test method thereof are provided to reduce the number of test pins by using a TAP controller. An IEEE 1500 wrapped core(230) comprises a core(2390) having a scan-chain(2391). The IEEE 1500 wrapper(2310~2380) provides an interface between a TAP controller and the core. A wrapper instruction register(2310) determines the action mode corresponding to the wrapper control signal(WSC) set. A wrapper bypass register(2320) is selectively operated by the wrapper instruction register. A WSC-WBC decoder(2330) converts the wrapper control signal into the test control signal for performing the test operation according to the invention. A multiplexer controller(2340) produces control signals controlling input-output wrapper border cells. A boundary test clock generator(2350) produces the input-output clock of wrapper border cells. A scan test clock generator(2360) produces the core scan-chain test clock(STCLK).
Abstract translation: 提供具有IEEE1500封装和其内部延迟测试方法的片上系统,以通过使用TAP控制器来减少测试引脚的数量。 IEEE 1500包裹的核心(230)包括具有扫描链(2391)的核心(2390)。 IEEE 1500封装(2310〜2380)提供TAP控制器和核心之间的接口。 包装器指令寄存器(2310)确定对应于包装器控制信号(WSC)集合的动作模式。 包装旁路寄存器(2320)由包装指令寄存器选择性地操作。 WSC-WBC解码器(2330)将包装器控制信号转换成用于执行根据本发明的测试操作的测试控制信号。 多路复用器控制器(2340)产生控制输入 - 输出包装边界单元的控制信号。 边界测试时钟发生器(2350)产生封装边界单元的输入 - 输出时钟。 扫描测试时钟发生器(2360)产生核心扫描链测试时钟(STCLK)。
-
公开(公告)号:KR100879270B1
公开(公告)日:2009-01-19
申请号:KR1020070085056
申请日:2007-08-23
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03B5/08
CPC classification number: H03B5/1243 , H03B5/1212 , H03B5/1218 , H03B5/24 , H03B2201/0208
Abstract: The millimeter wave voltage control oscillator is provided to remarkably lower the minimum capacitance value by using varactor and to expand the output frequency to the millimeter wave of the band of 30GHz. The voltage control oscillator comprises the LC resonator(602), and the attenuator(603) and current supply unit(604). The LC resonator comprises a plurality of inductors and varactor(601). When the inductance value of the inductors is fixed, the LC resonator varies the capacitance value through varactor. The LC resonator produces the oscillation signal. By utilizing the negative trans conductance(Gm) property, the attenuator attenuates the parasitic resistance component included in the oscillation signal of the LC resonator. The output of the voltage control oscillator is maintained in the specified level by the attenuator. The current supply unit performs the function of the current sinker. The voltage control oscillator varies the input voltage of varactor.
Abstract translation: 提供毫米波电压控制振荡器通过使用变容二极管显着降低最小电容值,并将输出频率扩展到30GHz频带的毫米波。 电压控制振荡器包括LC谐振器(602)和衰减器(603)和电流供应单元(604)。 LC谐振器包括多个电感器和变容二极管(601)。 当电感器的电感值固定时,LC谐振器通过变容二极管改变电容值。 LC谐振器产生振荡信号。 通过利用负反电导(Gm)特性,衰减器衰减包括在LC谐振器的振荡信号中的寄生电阻分量。 电压控制振荡器的输出通过衰减器保持在指定的电平。 电流供应单元执行电流沉降片的功能。 电压控制振荡器可以改变变容二极管的输入电压。
-
公开(公告)号:KR100937595B1
公开(公告)日:2010-01-20
申请号:KR1020070120899
申请日:2007-11-26
Applicant: 한국전자통신연구원
Abstract: 본 발명에 따른 다중대역을 사용하는 통신 시스템의 자동 이득 제어 방법은, 수신 심볼들에 대한 신호 전력을 검출하는 단계; 상기 신호 전력의 검출에 응답하여 상기 수신 심볼들에 대한 개략 이득을 조정하는 제 1 자동 이득 제어 동작을 수행하는 단계; 그리고 상기 수신 심볼들이 전송되는 다중 대역들 각각에 대한 미세 이득을 조정하는 제 2 자동 이득 제어 동작을 수행하는 단계를 포함한다.
상술한 자동 이득의 조정에 따르면, 짧은 프리앰블을 갖는 초광대역(UWB) 무선 통신 특히, 다중대역 직교 주파수 분할 다중화 시스템의 수신기에서 미세 심볼 타이밍 동기, 주파수 옵셋 추정과 같은 동작들을 위한 시간을 확보할 수 있다.-
公开(公告)号:KR1020090056789A
公开(公告)日:2009-06-03
申请号:KR1020080064462
申请日:2008-07-03
Applicant: 한국전자통신연구원 , 한국정보통신대학교 산학협력단
IPC: H03F1/26
CPC classification number: H03F1/26 , H03F1/223 , H03F1/347 , H03F3/191 , H03F2200/294
Abstract: A multi band low noise amplifier is provided to reduce a value of a passive device for input terminal matching in a low frequency band by sharing the passive device of the input terminal matching circuit. A first matching circuit(110) performs the impedance matching of the input terminal in a low frequency region. A first transistor includes a gate connected to a first matching circuit and a drain connected to an output terminal, and performs the amplification operation of the low frequency input. A first degeneration inductor is connected between the ground and the source of the first transistor. A second matching circuit(120) performs the impedance matching of the input terminal in a high frequency region. A second transistor includes the gate connected to the second matching circuit and the drain connected to the output terminal, and performs the amplification operation of the high frequency input. A second degeneration inductor is connected between the ground and the source of the second transistor.
Abstract translation: 提供一种多频带低噪声放大器,通过共享输入端子匹配电路的无源器件来降低用于低频带中的输入端子匹配的无源器件的值。 第一匹配电路(110)在低频区域中执行输入端子的阻抗匹配。 第一晶体管包括连接到第一匹配电路的栅极和连接到输出端子的漏极,并且执行低频输入的放大操作。 第一退化电感器连接在第一晶体管的接地和源极之间。 第二匹配电路(120)在高频区域中执行输入端子的阻抗匹配。 第二晶体管包括连接到第二匹配电路的栅极和连接到输出端子的漏极,并且执行高频输入的放大操作。 第二退化电感器连接在第二晶体管的接地和源极之间。
-
公开(公告)号:KR1020090022980A
公开(公告)日:2009-03-04
申请号:KR1020070098091
申请日:2007-09-28
Applicant: 한국전자통신연구원 , 한양대학교 산학협력단
IPC: H03M1/12
CPC classification number: H03M1/0621 , H03M1/002 , H03M1/802 , H03M2201/2233 , H03M2201/2291 , H03M2201/3178 , H03M2201/64
Abstract: A digital-analog converter and an analog-digital converter using the same are provided to obtain an accurate data conversion result by removing the influence of the parasitic capacitance through a virtual ground. A digital-analog converter(1000) includes a first type capacitor array(320) and a second type capacitor array(340), and a charge re-distributor(360). The first and second type capacitor arrays have the different array configuration. The charge re-distributor resets the charge in response to the digital data set in the first and second type capacitor arrays. The charge re-distributor generates the analog voltage corresponding to the electric charge reset result. The first type capacitor array is a weighted capacitor array. The second type capacitor array is a charge sharing capacitor array.
Abstract translation: 提供数模转换器和使用该数模转换器的模数转换器,以通过去除虚拟接地的寄生电容的影响来获得精确的数据转换结果。 数模转换器(1000)包括第一类型电容器阵列(320)和第二类型电容器阵列(340)和电荷再分配器(360)。 第一和第二类型电容器阵列具有不同的阵列配置。 电荷再分配器响应于第一和第二类型电容器阵列中的数字数据而重置电荷。 充电重新分配器产生对应于电荷复位结果的模拟电压。 第一类电容器阵列是加权电容阵列。 第二类电容器阵列是电荷共享电容阵列。
-
-
-
-
-
-
-
-
-