-
-
-
-
公开(公告)号:KR101928524B1
公开(公告)日:2018-12-14
申请号:KR1020160110035
申请日:2016-08-29
Applicant: 한국전자통신연구원
IPC: G06Q50/10 , H04N5/217 , H04N21/854 , H04N21/60
Abstract: 본 발명의 일면에 따른 강의 콘텐츠 제공 장치는, 강의자의 모습을 촬영하기 위한 촬영부; 상기 강의자로부터 강의자료를 입력받는 입력부; 상기 촬영부에 의해 획득한 강의자의 모습 및 상기 강의자료를 표시하는 표시부; 상기 표시부에 표시되는 강의화면 및 강의와 관련된 자료를 저장하는 저장부; 및 상기 촬영부에 의해 획득한 상기 강의자의 모습 및 상기 강의자료를 레이어 단위로 합성하여 상기 표시부에 표시하고, 상기 저장부에 저장된 상기 강의화면 및 상기 강의와 관련된 자료들을 학습자의 장치로 전송하는 제어부를 포함하는 것을 특징으로 한다.
-
-
公开(公告)号:KR1020100070274A
公开(公告)日:2010-06-25
申请号:KR1020090030267
申请日:2009-04-08
Applicant: 한국전자통신연구원 , 충북대학교 산학협력단
Abstract: PURPOSE: A step down conversion system and a method for a step down conversing thereof are provided to reduce power consumption by reusing charge used in an upper level in low level. CONSTITUTION: A voltage regulator(120) receives a first voltage from the outside to generate a second voltage lower than a first voltage. A logic circuit(140) comprises the first voltage, a high level logic(142) driven by a second voltage, and a low level logic(144) driven by the first voltage and the ground voltage. The logic circuit controls the electrical energy consumption of the low level logic and high level logic. The logic circuit comprises the high level logic and a selection circuit(146) selecting the low level logic.
Abstract translation: 目的:提供降压转换系统和降阶转换方法,以通过重复使用在较低电平的上位电荷来降低功耗。 构成:电压调节器(120)从外部接收第一电压以产生低于第一电压的第二电压。 逻辑电路(140)包括第一电压,由第二电压驱动的高电平逻辑(142)和由第一电压和接地电压驱动的低电平逻辑(144)。 逻辑电路控制低电平逻辑和高电平逻辑的电能消耗。 逻辑电路包括高电平逻辑和选择低电平逻辑的选择电路(146)。
-
-
公开(公告)号:KR1020100070273A
公开(公告)日:2010-06-25
申请号:KR1020090028882
申请日:2009-04-03
Applicant: 한국전자통신연구원 , 충북대학교 산학협력단
IPC: G11C11/416 , G11C11/419 , G11C11/413 , G11C11/4193
CPC classification number: G11C11/419 , G11C5/063 , G11C7/06 , G11C7/1069 , G11C7/1096 , G11C7/18 , G11C11/418
Abstract: PURPOSE: An SRAM using charge recycling is provided to store data stably by using a high swing voltage in a necessary region for a wiring operation. CONSTITUTION: A write driver supplies a first swing voltage to data bus line pair. A column selection circuit(140) interlinks data bus line pair which is selected according to an input address with a selected bit line pair. A plurality of sub blocks(SB1~SBM) are connected to the selected bit line pair. Each of a plurality of sub blocks comprises a write sensor and a plurality of memory cells. The write sensor senses a first swing voltage of the selected bit line pair and amplifies it. A write sensor generates a second swing voltage. A plurality of memory cells are connected to the sub bit-line pair receiving a second swing voltage.
Abstract translation: 目的:提供使用电荷回收的SRAM,通过在布线操作的必要区域中使用高摆幅电压来稳定地存储数据。 构成:写入驱动器向数据总线线对提供第一个摆幅电压。 列选择电路(140)将根据输入地址选择的数据总线对与选择的位线对相互链接。 多个子块(SB1〜SBM)被连接到所选位线对。 多个子块中的每一个包括写入传感器和多个存储器单元。 写传感器检测所选位线对的第一摆幅电压并对其进行放大。 写入传感器产生第二摆幅电压。 多个存储单元连接到接收第二摆幅电压的子位线对。
-
9.
公开(公告)号:KR1020160117712A
公开(公告)日:2016-10-11
申请号:KR1020150044497
申请日:2015-03-30
Applicant: 한국전자통신연구원
IPC: A61N5/10
CPC classification number: A61N5/10 , A61N5/1049 , A61N5/1075 , A61N2005/1072 , A61N2005/1074 , A61N2005/1088 , G21K5/04 , H05H6/00 , H05H2245/122
Abstract: 본원발명은하전입자생성용일체형타겟구조체에관한것이다. 본발명의실시예에의한일체형타겟구조체는레이저빔의조사에대응하여하전입자들을방출하는타겟층과, 상기레이저빔 및하전입자들중 적어도하나를제어하기위한광 부품과, 상기타겟층및 광부품을하나의구조물로지지하기위한지지체를구비한다.
Abstract translation: 本文提供了一种用于产生带电粒子的集成目标结构。 根据本公开的实施例的集成目标结构包括根据激光束的照射发射带电粒子的目标层,控制激光束和带电粒子中的至少一个的光学部件以及支撑体 目标层和使用一个结构的光学部件。
-
公开(公告)号:KR1020160108811A
公开(公告)日:2016-09-20
申请号:KR1020160005586
申请日:2016-01-15
Applicant: 한국전자통신연구원
Abstract: 하전입자발생장치는집광부를통하여타겟에레이저빔을조사하는광원부, 타겟의변형을감지하는감지부, 타겟상에타겟의물질과동일한물질을적층하는타겟복원부, 및감지부가감지한타겟의변형에대한정보를이용하여, 타겟복원부가타겟의변형부분을복구하도록제어하는제어부를포함한다.
Abstract translation: 一种用于产生带电粒子的装置包括:用于通过冷凝单元用激光束照射靶的光源单元; 感测单元,用于感测目标的变形; 目标恢复单元,用于在目标上层压与目标材料相同的材料; 以及控制单元,用于通过使用由感测单元感测的目标的变形信息来控制目标恢复单元来恢复目标的变形部分。
-
-
-
-
-
-
-
-
-