고속 저잡음 링발진기용 지연셀
    1.
    发明公开
    고속 저잡음 링발진기용 지연셀 无效
    用于快速低噪声环形振荡器的延迟单元

    公开(公告)号:KR1019990025789A

    公开(公告)日:1999-04-06

    申请号:KR1019970047571

    申请日:1997-09-18

    Abstract: 본 발명은 고속 저잡음 링발진기용 지연셀에 관한 것으로서, 특히 링 구조로 된 전압제어 발진기의 단위 지연셀에 관한 것이다. 이는 링발진기에 사용되는 고속 저잡음의 지연셀 회로를 구현하는 데에 그 목적이 있다. 또한, 그 특징은 출력 스윙을 제한하기 위하여 입력단에 전압 클램핑 수단을 포함하는 차동 증폭기로 구성되는 데에 있다. 그러므로, 본 발명의 지연셀은 클럭 복원회로나 마이크로프로세서의 클럭 동기화 분야 등과 같은 응용분야에 매우 적합하다.

    연산증폭기(operational amplifier)회로
    3.
    发明公开
    연산증폭기(operational amplifier)회로 失效
    运算放大器电路

    公开(公告)号:KR1019950022044A

    公开(公告)日:1995-07-26

    申请号:KR1019930027340

    申请日:1993-12-11

    Abstract: 본 발명은 큰 슬루레이트(slew rate)를 갖는 연산 중폭기 회로에 관한 것으로, 차동입력에 응답하여 차동출력을 발생하는 주 연산증폭기(10)와, 차동입력이 소 신호 모드인지 또는 대 신호 모드인지를 모니터하는 보조 연산증폭기(20)와, 이 보조 연산증폭기(20)의 출력이 소 신호 모드를 나타내면 오프 상태로 있는 반면 대 신호 모드를 나타내면 큰 전류를 주 연산증폭기(10)로 공급하여 주 연산증폭기(10)내 커패시터(C1,C2)를 충전 및 방전시켜 회로의 슬루레이트를 증가시키는 트렌스 컨덕터(30)를 포함함으로써 회로가 고속으로 동작할 수 있게 한다.

    고속저잡음링발진기용지연셀
    4.
    发明公开
    고속저잡음링발진기용지연셀 失效
    用于快速低噪声环形振荡器的延迟单元

    公开(公告)号:KR1019990027563A

    公开(公告)日:1999-04-15

    申请号:KR1019970050031

    申请日:1997-09-30

    Abstract: 본 발명은 고속 저잡음 링발진기용 지연셀에 관한 것으로서, 특히 링 구조로 된 전압제어 발진기의 단위 지연셀에 관한 것이다. 이는 링발진기에 사용되는 고속 저잡음의 지연셀 회로를 구현하는 데에 그 목적이 있다. 또한, 그 특징은 출력 스윙을 제한하기 위하여 입력단에 전압 클램핑 수단을 포함하는 차동 증폭기로 구성되는 데에 있다. 그러므로, 본 발명의 지연셀은 클럭 복원회로나 마이크로프로세서의 클럭 동기화 분야 등과 같은 응용분야에 매우 적합하다.

    고속저잡음링발진기용지연셀
    5.
    发明授权
    고속저잡음링발진기용지연셀 失效
    延迟电池用于高速和低噪声环振荡器

    公开(公告)号:KR100274154B1

    公开(公告)日:2001-01-15

    申请号:KR1019970050031

    申请日:1997-09-30

    Abstract: PURPOSE: A delay cell for a high speed and low noise ring oscillator is provided to realize a high speed and low noise in a PLL circuit by a differential amplifier and a diode transistor. CONSTITUTION: A delay cell comprises a differential amplifier(50) and a voltage clamping circuit(40) connected to the differential amplifier. The differential amplifier amplifies a differential input to a pair of differential input transistors(51,52) according to adjustment of oscillation frequencies of a current flowing in a ring oscillator by adjusting currents flowing through PMOS and NMOS transistors(53,54,55) using control voltages(PBIAS,NBIAS) defined by a bias circuit, respectively. The voltage clamping circuit facilitates interfacing with other circuits at high frequencies by causing a predetermined number of diode transistors(41,42) not to be connected to either of power supply lines while limiting the outputs of the diode transistors within the range of power voltages.

    Abstract translation: 目的:提供高速和低噪声环形振荡器的延迟单元,以通过差分放大器和二极管晶体管实现PLL电路中的高速和低噪声。 构成:延迟单元包括差分放大器(50)和连接到差分放大器的电压钳位电路(40)。 差分放大器根据通过调节流过PMOS和NMOS晶体管的电流(53,54,55)来调节在环形振荡器中流动的电流的振荡频率,将差分输入放大到一对差分输入晶体管(51,52) 分别由偏置电路定义的控制电压(PBIAS,NBIAS)。 电压钳位电路通过使预定数量的二极管晶体管(41,42)不连接到任一电源线,同时将二极管晶体管的输出限制在电源电压范围内,从而便于与高频率的其它电路接口。

    다중궤환 루프 링발진기 및 그 지연셀
    6.
    发明公开
    다중궤환 루프 링발진기 및 그 지연셀 无效
    多反馈环形环形振荡器及其延迟单元

    公开(公告)号:KR1019990025790A

    公开(公告)日:1999-04-06

    申请号:KR1019970047572

    申请日:1997-09-18

    Abstract: 본 발명은 발진 주파수가 높은 다중궤환 루프(Multiple Feedback Loop) 링발진기(Ring Oscillator)들과 그의 지연셀(Delay Cell)들에 관한 것이다. 이는 고속의 PLL의 VCO를 위한 새로운 구조의 링발진기와 이에 알맞는 고속 저잡음의 지연셀를 구현하는 데에 그 목적이 있다. 그 특징은 링발진기의 주 루프에 보조의 링 루프를 부가하여 각 지연셀의 유효 지연시간을 줄임으로써 고속의 동작이 가능하게 했으며, 지연셀에서는 출력 스윙을 제한하기 위해 전압 클램핑 회로를 부가하며, 전압 클램핑 회로의 다이오드 트랜지스터가 전원 혹은 접지로부터 분리되어 있어서 전원 민감도가 낮고, 지연셀 회로의 동작 중에도 지연셀로 공급되는 전류가 일정하게 유지되어 전원전류의 변화가 없어서 전원잡음을 발생시키지 않는다데에 있다. 결국, 잡음특성을 개선하는 효과가 있다.

    연산증폭기(operational amplifier)회로
    7.
    发明授权
    연산증폭기(operational amplifier)회로 失效
    操作放大器电路

    公开(公告)号:KR1019960008216B1

    公开(公告)日:1996-06-20

    申请号:KR1019930027340

    申请日:1993-12-11

    Abstract: a main operational amplifier(10) for generating a differential output signal by charging and discharging two capacitors(C1, C2) of an output terminal with a supply voltage(Vdd) responding to a differential input signal; an auxiliary operational amplifier(20) for generating a monitor signal to show a operating mode of the main amplifier; and a transconductor(30) for increasing a slew rate by being turned off when the monitoring signal indicates a small signal mode, or by supplying predetermined current(I19) to the main operational amplifier when a monitoring signal indicates a large signal mode; thereby achieving a high speed operational amplifier.

    Abstract translation: 主运算放大器(10),用于通过响应于差分输入信号的电源电压(Vdd)对输出端子的两个电容器(C1,C2)进行充电和放电来产生差分输出信号; 辅助运算放大器(20),用于产生监视信号以显示主放大器的工作模式; 以及跨监视器(30),当监视信号表示小的信号模式时,通过关闭所述转换速率,或者当监控信号表示大的信号模式时,通过向主运算放大器供给预定的电流(I19) 从而实现高速运算放大器。

Patent Agency Ranking