-
公开(公告)号:KR100506351B1
公开(公告)日:2005-08-05
申请号:KR1020020078446
申请日:2002-12-10
Applicant: 한국전자통신연구원
IPC: H03G3/30
CPC classification number: H03G1/0029 , H03F1/3211 , H03F3/45188 , H03F2203/45288 , H03F2203/45398 , H03F2203/45702
Abstract: 본 발명은 CMOS 가변 이득 증폭기(variable gain amplifier)에 관한 것으로, 본 발명에 따른 가변 이득 증폭기는 제 1 및 제 2 입력 전압을 차동 입력하기 위한 제 1 수단과, 조절 전압에 따라 트랜스컨덕턴스의 크기를 조절하여 다양한 출력 전류를 발생하기 위한 제 2 수단과, 상기 조절 전압 및 바이어스 전압을 차동 입력하여 미러 형태의 전류를 발생하고, 상기 미러 전류를 이용하여 상기 제 2 수단에 안정적인 전류를 공급하기 위한 제 3 수단과, 상기 제 2 수단에 의해 발생된 출력 전류에 따라 가변 이득을 갖는 출력 전압을 발생하기 위한 제 4 수단을 포함하여 이루어져, 안정된 전류 바이어스 공급에 의한 저전압 및 고속 동작 범위에서 저왜곡, 고선형성의 이득을 조절하는 기능을 제공하며, 조절 전압에 의해서 넓은 범위에서 전압 이득을 조절할 수 있는 가변 이득 증폭기가 제시된다.
-
公开(公告)号:KR100499858B1
公开(公告)日:2005-07-08
申请号:KR1020020078447
申请日:2002-12-10
Applicant: 한국전자통신연구원
IPC: H03G3/30
CPC classification number: H03F3/45179 , H03G1/0023
Abstract: 본 발명은 CMOS 가변 이득 증폭기(variable gain amplifier; VGA)에 관한 것으로, 넓은 범위의 전압을 입력하여 전류로 변환시키기 위한 전압-전류 변환기와, 상기 전압-전류 변환기로부터의 전류를 입력하고 제 1 및 제 2 조절 전압에 따라 출력 전류의 크기를 조절하기 위한 전류 공유 회로와, 상기 전류 공유 회로로부터의 출력 전류를 입력하여 바이어스 전압에 따라 차동 전압으로 변환시켜 가변 이득을 얻기 위한 전류-전압 변환기를 포함하여 이루어져, 전류 공유 회로를 구성하는 NMOS 트랜지스터의 게이트 전압 대비 드레인단의 출력 전류의 크기를 조절하여 가변 이득을 갖는 전압 증폭기를 제공함으로써 낮은 공급 전원에서 고속으로 동작하는 집적회로(IC)형 가변 이득 증폭기가 제공된다.
-
公开(公告)号:KR100499855B1
公开(公告)日:2005-07-07
申请号:KR1020020079286
申请日:2002-12-12
Applicant: 한국전자통신연구원
IPC: H03G3/30
CPC classification number: H03G1/0023 , H03F3/4508
Abstract: 본 발명은 가변 이득 증폭기에 관한 것으로, 저전압에서 동작하고, 저왜곡(low distoration), 고선형성(high linearity), 광대역 동작특성을 얻기 위하여, 캐스코드 형태의 차동 입력단(differential pair)으로 제1 및 제2 입력신호를 입력받고, 상기 제1 및 제2 입력신호의 차신호를 증폭하여 제1 및 제2 차동신호를 출력하되, 이득조절전압 신호에 따라 상기 차신호의 가변 전압 이득을 제어하는 입력신호 인가 및 가변 이득 조절부와, 상기 입력신호 인가 및 가변 이득 조절부로부터 출력되는 상기 제1 및 제2 차동신호를 입력받고, 제1 및 제2 바이어스 전압에 따라 상기 제1 및 제2 차동신호를 전압형태의 제1 및 제2 출력전압으로 변환하여 출력하는 전류/전압 변환부를 포함하되, 상기 입력신호 인가 및 가변 이득 조절부는 상기 전류/전압 변환부로부터 부궤환(negative feedba ck) 접속과 함께 전류 또는 전압입력 형태의 구성을 갖는 것을 특징으로 하는 가변 이득 증폭기를 개시한다.
-
公开(公告)号:KR100275536B1
公开(公告)日:2001-01-15
申请号:KR1019970069576
申请日:1997-12-17
Applicant: 한국전자통신연구원
IPC: H01L27/085
Abstract: PURPOSE: A drive circuit for micro gyro is provided to maintain a desired size of reference vibration by tracking an operating point of a structure. CONSTITUTION: An inversion amplification portion(42) receives the frist control voltage. The first auxiliary amplification portion(43) receives an output of the inverse amplification portion(42) and the second control voltage and decides an operating point of the inverse amplification portion(42). A phase delay portion(44) is used for delaying a phase of the output of the inverse amplification portion(42). A non-inversion amplification portion(45) receives an output of the phase delay portion(44) and the second control voltage. An output of the non-inversion amplification portion(45) is connected with a structure. The second auxiliary amplification portion(46) receives an output of the non-inversion amplification portion(45) and the third control voltage and decides an operating point of the non-inversion amplification portion(45). An amplitude control portion(47) is used for controlling a size of a reference vibration of the structure.
Abstract translation: 目的:提供用于微型陀螺仪的驱动电路,以通过跟踪结构的操作点来保持所需尺寸的参考振动。 构成:反转放大部分(42)接收第一控制电压。 第一辅助放大部分(43)接收反向放大部分(42)的输出和第二控制电压,并且确定反向放大部分(42)的工作点。 相位延迟部分(44)用于延迟反向放大部分(42)的输出的相位。 非反转放大部分(45)接收相位延迟部分(44)的输出和第二控制电压。 非反转放大部(45)的输出与结构连接。 第二辅助放大部分(46)接收非反相放大部分(45)的输出和第三控制电压,并且确定非反相放大部分(45)的工作点。 振幅控制部(47)用于控制结构的基准振动的大小。
-
公开(公告)号:KR100274154B1
公开(公告)日:2001-01-15
申请号:KR1019970050031
申请日:1997-09-30
IPC: H03K3/03
Abstract: PURPOSE: A delay cell for a high speed and low noise ring oscillator is provided to realize a high speed and low noise in a PLL circuit by a differential amplifier and a diode transistor. CONSTITUTION: A delay cell comprises a differential amplifier(50) and a voltage clamping circuit(40) connected to the differential amplifier. The differential amplifier amplifies a differential input to a pair of differential input transistors(51,52) according to adjustment of oscillation frequencies of a current flowing in a ring oscillator by adjusting currents flowing through PMOS and NMOS transistors(53,54,55) using control voltages(PBIAS,NBIAS) defined by a bias circuit, respectively. The voltage clamping circuit facilitates interfacing with other circuits at high frequencies by causing a predetermined number of diode transistors(41,42) not to be connected to either of power supply lines while limiting the outputs of the diode transistors within the range of power voltages.
Abstract translation: 目的:提供高速和低噪声环形振荡器的延迟单元,以通过差分放大器和二极管晶体管实现PLL电路中的高速和低噪声。 构成:延迟单元包括差分放大器(50)和连接到差分放大器的电压钳位电路(40)。 差分放大器根据通过调节流过PMOS和NMOS晶体管的电流(53,54,55)来调节在环形振荡器中流动的电流的振荡频率,将差分输入放大到一对差分输入晶体管(51,52) 分别由偏置电路定义的控制电压(PBIAS,NBIAS)。 电压钳位电路通过使预定数量的二极管晶体管(41,42)不连接到任一电源线,同时将二极管晶体管的输出限制在电源电压范围内,从而便于与高频率的其它电路接口。
-
公开(公告)号:KR1019990051080A
公开(公告)日:1999-07-05
申请号:KR1019970070319
申请日:1997-12-19
Applicant: 한국전자통신연구원
IPC: G01R31/00
Abstract: 본 발명은, 각속도 검출용 마이크로 자이로 센서의 미소 정전용량 변화를 검출함에 있어서 CMOS 공정으로 IC화가 가능한 전자회로의 구조에 관한 것이다.
종래의 마이크로 자이로(gyro)에서 정전용량의 미소변화를 검출하는 기존방식은 적분기의 동작점을 잡아 주면서 교류신호 이득을 보장하기 위해 큰 저항으로 부궤환을 하였을 때 발생되는 기생 정전용량(parasitic capacitor)로 인해 검출 감도가 저하되고 또한 CMOS 공정에서 큰 저항을 만들기가 용이하지 않다는 문제점이 있다. 본 발명에서는 약반전(weak inversion) CMOS를 이용한 트랜스컨덕터 증폭기로 적분기를 부궤환하여 동작점을 잡아 준다. 약반전의 CMOS는 동작전류가 아주 작으므로 트랜스컨덕터 증폭기의 대역주파수(f
H )를 충분히 낮게 설정할 수 있다. 따라서, 마이크로 자이로의 검출 교류신호대역에서 적분기의 이득에 영향을 주지 않고 동작점을 잡을 수 있다는 장점이 있다. 또한, 적분기 구조에서는 트랜스컨덕터 증폭기의 통과대역 주파수를 검출신호에 영향을 미치지 않는 범위 내에서 최대한 높이고 적분기의 대역주파수를 낮춤으로써 기존 방식의 대역통과 필터의 기능을 함께 수행할 수 있으므로 검출회로가 보다 간단해진다.-
公开(公告)号:KR1019990025790A
公开(公告)日:1999-04-06
申请号:KR1019970047572
申请日:1997-09-18
IPC: H03B5/00
Abstract: 본 발명은 발진 주파수가 높은 다중궤환 루프(Multiple Feedback Loop) 링발진기(Ring Oscillator)들과 그의 지연셀(Delay Cell)들에 관한 것이다. 이는 고속의 PLL의 VCO를 위한 새로운 구조의 링발진기와 이에 알맞는 고속 저잡음의 지연셀를 구현하는 데에 그 목적이 있다. 그 특징은 링발진기의 주 루프에 보조의 링 루프를 부가하여 각 지연셀의 유효 지연시간을 줄임으로써 고속의 동작이 가능하게 했으며, 지연셀에서는 출력 스윙을 제한하기 위해 전압 클램핑 회로를 부가하며, 전압 클램핑 회로의 다이오드 트랜지스터가 전원 혹은 접지로부터 분리되어 있어서 전원 민감도가 낮고, 지연셀 회로의 동작 중에도 지연셀로 공급되는 전류가 일정하게 유지되어 전원전류의 변화가 없어서 전원잡음을 발생시키지 않는다데에 있다. 결국, 잡음특성을 개선하는 효과가 있다.
-
公开(公告)号:KR1020010063876A
公开(公告)日:2001-07-09
申请号:KR1019990061980
申请日:1999-12-24
Applicant: 한국전자통신연구원
IPC: H03B28/00
Abstract: PURPOSE: A low noise current controlled oscillator having wide band variation characteristic is provided to enable a wide band variation at a low voltage on maintaining a low noise characteristic that an L-C oscillator has the same characteristic by improving the oscillator structure. CONSTITUTION: The first through fourth inductors(L1 to L4) are coupled to a power source(VDD), respectively. The first and second transconductors(M1,M2) are coupled to the first and second inductors(L1,L2), respectively, while the third and fourth transconductors(M3,M4) are coupled to the third and fourth inductors(L3,L4), respectively. The fifth and sixth transconductors(M5,M6) are coupled to the third and fourth inductors(L3,L4) and the first and second transconductors(M1,M2), respectively. The seventh and eighth transconductors(M7,M8) are coupled to the first and second inductors(L1,L2) and the third and fourth transconductors(M3,M4). A main current source adjustment element(VB1) is coupled with between a node of the fifth and sixth transconductors(M5,M6) and a ground and between a node of the seventh and eighth transconductors(M7,M8) and the ground. A subsidiary current source adjustment element(VB2) is coupled with between a node of the first and second transconductors(M1,M2) and the ground and between a node of the third and fourth transconductors(M3,M4) and the ground.
Abstract translation: 目的:提供具有宽带变化特性的低噪声电流控制振荡器,以便通过改善振荡器结构来保持L-C振荡器具有相同特性的低电压宽带变化。 构成:第一至第四电感器(L1至L4)分别耦合到电源(VDD)。 第一和第二跨导体(M1,M2)分别耦合到第一和第二电感器(L1,L2),而第三和第四跨导体(M3,M4)耦合到第三和第四电感器(L3,L4) , 分别。 第五和第六跨导体(M5,M6)分别耦合到第三和第四电感器(L3,L4)和第一和第二跨导体(M1,M2)。 第七和第八跨导体(M7,M8)耦合到第一和第二电感器(L1,L2)以及第三和第四跨导体(M3,M4)。 主电流源调节元件(VB1)与第五和第六跨导体(M5,M6)的节点和地之间以及第七和第八跨导体(M7,M8)的节点和地之间耦合。 辅助电流源调节元件(VB2)与第一和第二跨导体(M1,M2)的节点和地之间以及第三和第四跨导体(M3,M4)的节点与地之间耦合。
-
公开(公告)号:KR1019950022044A
公开(公告)日:1995-07-26
申请号:KR1019930027340
申请日:1993-12-11
Applicant: 한국전자통신연구원
IPC: H03F3/183
Abstract: 본 발명은 큰 슬루레이트(slew rate)를 갖는 연산 중폭기 회로에 관한 것으로, 차동입력에 응답하여 차동출력을 발생하는 주 연산증폭기(10)와, 차동입력이 소 신호 모드인지 또는 대 신호 모드인지를 모니터하는 보조 연산증폭기(20)와, 이 보조 연산증폭기(20)의 출력이 소 신호 모드를 나타내면 오프 상태로 있는 반면 대 신호 모드를 나타내면 큰 전류를 주 연산증폭기(10)로 공급하여 주 연산증폭기(10)내 커패시터(C1,C2)를 충전 및 방전시켜 회로의 슬루레이트를 증가시키는 트렌스 컨덕터(30)를 포함함으로써 회로가 고속으로 동작할 수 있게 한다.
-
公开(公告)号:KR1020040051365A
公开(公告)日:2004-06-18
申请号:KR1020020079286
申请日:2002-12-12
Applicant: 한국전자통신연구원
IPC: H03G3/30
CPC classification number: H03G1/0023 , H03F3/4508
Abstract: PURPOSE: A variable gain amplifier is provided to supply a variable amplification function for the input signal has a wide range by the external control signal at a low supply power. CONSTITUTION: A variable gain amplifier includes an input signal application and variable gain control circuit(110) and a current/voltage converting circuit. The input signal application and variable gain control circuit(110) receives a first and a second input signal from the differential input terminal. The input signal application and variable gain control circuit(110) amplifies the first and the second differential signals by amplifying the difference between the first and the second input signals. The input signal application and variable gain control circuit(110) outputs the differential signal of the variable voltage gain in response to the gain voltage control voltage signal. The current/voltage converting circuit receives the first and the second differential signals outputted from the input signal application and variable gain control circuit(110) and outputs the signals by converting the first and the second differential signal into the first and the second output voltages in response to the first and the second bias voltages.
Abstract translation: 目的:提供可变增益放大器,为输入信号提供可变放大功能,通过外部控制信号以较低的电源供电,具有较宽的范围。 构成:可变增益放大器包括输入信号应用和可变增益控制电路(110)和电流/电压转换电路。 输入信号应用和可变增益控制电路(110)从差分输入端接收第一和第二输入信号。 输入信号应用和可变增益控制电路(110)通过放大第一和第二输入信号之间的差来放大第一和第二差分信号。 输入信号应用和可变增益控制电路(110)响应于增益电压控制电压信号输出可变电压增益的差分信号。 电流/电压转换电路接收从输入信号应用和可变增益控制电路(110)输出的第一和第二差分信号,并将第一和第二差分信号转换成第一和第二输出电压 响应于第一和第二偏置电压。
-
-
-
-
-
-
-
-
-