METHOD FOR CONTROLLING MEMORY OF COMPUTER SYSTEM, AND COMPUTER SYSTEM

    公开(公告)号:JPH10188554A

    公开(公告)日:1998-07-21

    申请号:JP30702997

    申请日:1997-11-10

    Applicant: IBM

    Abstract: PROBLEM TO BE SOLVED: To make both CBR and hidden refreshing executable on a DRAM forming a SIMM or a DIMM, by converting each one system RAS and CAS signal into a plurality of RAS and CAS signals for normal read/write operation on the DRAM. SOLUTION: An ASIC chip 78 converts a SYS-RAS signal into RAS-T or RAS-B signals by a signal of a pin A12 or an SYS-CAS signal to CAS-L or CAS-R signals using an address on a pin A10 separately. A RAS sample latch 90 determines whether the cycle corresponds to CBR or not by a signal from a receiver 80 to perform a CBR refreshing or a normal reading/writing. An RAS address latch 92 and a CAS sample latch 96 determine a hidden refreshing by signals from receivers 82 and 84 and an inverter 94 to execute. This accomplishes both of the CBR and the hidden refreshing on a DRAM.

    VERFAHREN UND VORRICHTUNG ZUM SICHERN VON SPEICHERMODULEN

    公开(公告)号:DE112021002897B4

    公开(公告)日:2025-02-27

    申请号:DE112021002897

    申请日:2021-06-01

    Applicant: IBM

    Abstract: Verfahren zum Verwalten von Daten in einem Speicherteilsystem (300), wobei das Verfahren aufweist:Bereitstellen eines Speichermoduls (325), das eine oder mehrere Speichereinheiten (330) zum Speichern von Daten und einen Spannungsregler (380) zum Steuern von Spannungswerten enthält, die der einen oder den mehreren Speichereinheiten (330) zugeführt werden, wobei der Spannungsregler (380) einen ersten Zustand, der Schreib- und Leseoperationen mit der einen oder den mehreren Speichereinheiten (330) zulässt, und einen zweiten Zustand hat, in dem der Spannungsregler (380) mindestens Leseoperationen mit der einen oder den mehreren Speichereinheiten (330) verhindert;Speichern eines Verschlüsselungsschlüsselwerts im Nur-Lese-Speicher (1010) in dem Spannungsregler (380);Kopieren des Verschlüsselungsschlüsselwerts aus dem Nur-Lese-Speicher (1010) in dem Spannungsregler (380) auf ein Spannungsreglerregister (1020);Setzen eines Spannungsregler-Verschlüsselungszeitgebers (1050) für einen Zeitraum;Empfangen, durch den Spannungsregler (380), eines Host-Verschlüsselungsschlüssels von einem System, das entfernt von dem Speichermodul (325) angeordnet ist;Vergleichen des Host-Verschlüsselungsschlüssels mit dem Verschlüsselungsschlüsselwert in dem Spannungsreglerregister;als Reaktion darauf, dass der Host-Verschlüsselungsschlüssel mit dem Verschlüsselungsschlüsselwert übereinstimmt, Zurücksetzen des Spannungsregler-Verschlüsselungszeitgebers, sodass der Spannungsregler (380) in dem ersten Zustand verbleibt;als Reaktion darauf, dass der Host-Verschlüsselungsschlüssel nicht mit dem Verschlüsselungsschlüsselwert übereinstimmt, kein Zurücksetzen des Spannungsregler-Verschlüsselungszeitgebers;Überführen des Spannungsreglers (380) in den zweiten Zustand als Reaktion darauf, dass der Zeitraum des Spannungsregler-Verschlüsselungszeitgebers abläuft; undals Reaktion auf das Überführen in den zweiten Zustand, durch den Spannungsregler (380), Ändern des Spannungswerts, der durch den Spannungsregler (380) der Mehrzahl von Speichereinheiten (330) zugeführt wird, in einen Niedrigspannungswertzustand, wodurch die Daten in der Mehrzahl von Speichereinheiten (330) und zugänglich gemacht werden.

Patent Agency Ranking