ROTATE THEN INSERT SELECTED BITS FACILITY AND INSTRUCTIONS THEREFORE
    1.
    发明申请
    ROTATE THEN INSERT SELECTED BITS FACILITY AND INSTRUCTIONS THEREFORE 审中-公开
    然后旋转,然后插入选定的位设施和说明

    公开(公告)号:WO2009087152A3

    公开(公告)日:2009-09-11

    申请号:PCT/EP2009050090

    申请日:2009-01-07

    Abstract: in a method of operating a computer, a rotate-then-insert instruction having a Z bit is fetched and executed wherein a first operand in a first register is rotated by an amount. If the Z bit is '0' the selected portion of the result of the Boolean operation is inserted into corresponding bits of a second operand of a second register. If the Z bit is '1', in addition to the inserted bits bits other than the inserted bits of the second operand are set to zeros.

    Abstract translation: 在操作计算机的方法中,获取并执行具有Z位的旋转插入指令,其中第一寄存器中的第一操作数被旋转一定量。 如果Z位为'0',则将布尔运算结果的选定部分插入到第二寄存器的第二操作数的对应位中。 如果Z位为'1',除插入的位外,第二个操作数的插入位设置为零。

    ROTATE THEN INSERT SELECTED BITS FACILITY AND INSTRUCTIONS THEREFORE
    2.
    发明申请
    ROTATE THEN INSERT SELECTED BITS FACILITY AND INSTRUCTIONS THEREFORE 审中-公开
    旋转之后会插入所选择的位置设施和说明书

    公开(公告)号:WO2009087152A4

    公开(公告)日:2009-10-22

    申请号:PCT/EP2009050090

    申请日:2009-01-07

    Abstract: in a method of operating a computer, a rotate-then-insert instruction having a Z bit is fetched and executed wherein a first operand in a first register is rotated by an amount. If the Z bit is '0' the selected portion of the result of the Boolean operation is inserted into corresponding bits of a second operand of a second register. If the Z bit is '1', in addition to the inserted bits bits other than the inserted bits of the second operand are set to zeros.

    Abstract translation: 在操作计算机的方法中,获取并执行具有Z位的旋转插入指令,其中第一寄存器中的第一操作数旋转一定量。 如果Z位为“0”,则将布尔运算结果的选定部分插入到第二个寄存器的第二个操作数的相应位中。 如果Z位为“1”,除了第二个操作数的插入位之外的插入位除外,它们都被设置为零。

    ROTATE THEN OPERATE ON SELECTED BITS FACILITY AND INSTRUCTIONS THEREFORE
    3.
    发明申请
    ROTATE THEN OPERATE ON SELECTED BITS FACILITY AND INSTRUCTIONS THEREFORE 审中-公开
    因此,此后可以选择选择的设备和操作

    公开(公告)号:WO2009087162A3

    公开(公告)日:2009-09-24

    申请号:PCT/EP2009050109

    申请日:2009-01-07

    Abstract: In a method of operating a computer, a rotate-then-operate instruction having a T bit is fetched and executed wherein a first operand in a first register is rotated byan amount and a Boolean operation is performed on a selected portion of the rotated first operand and a second operand in of a second register. If the T bit is '0' the selected portion of the result of the Boolean operation is inserted into corresponding bits of a second operand of a second register. If the T bit is '1', in addition to the inserted bits,the bits other than the selected portion of the rotated first operand are saved in the second register.

    Abstract translation: 在操作计算机的方法中,获取并执行具有T位的旋转操作指令,其中第一寄存器中的第一操作数以数量旋转,并且对旋转的第一操作数的所选部分执行布尔运算 和第二个寄存器中的第二个操作数。 如果T位为“0”,则将布尔运算结果的选定部分插入到第二寄存器的第二个操作数的相应位中。 如果T位为“1”,除了插入的位之外,所转动的第一个操作数的选定部分以外的其他位被保存在第二个寄存器中。

    Verfahren und System zur kontinuierlichen Bereitstellung eines Präzisionssystemakts

    公开(公告)号:DE102012203531A1

    公开(公告)日:2012-09-27

    申请号:DE102012203531

    申请日:2012-03-06

    Applicant: IBM

    Abstract: Die Erfindung betrifft ein Verfahren zur kontinuierlichen Bereitstellung eines Präzisionssystemtakts, der einem Prozessorkern (2) zugeordnet ist, wobei der Systemtakt ein Host-Taktregister (5) umfasst, das mithilfe eines Präzisionsoszillators aktualisiert wird, das Verfahren die Schritte des Bereitstellens eines Firmware-Taktregisters (6), des Hochzählens des Firmware-Taktregisters (6) bei jedem Hochzählen des Host-Taktregisters (5), der Überwachung von Ausfällen des Host-Taktregisters (5) und bei einem Ausfall des Host-Taktregisters (5) das kontinuierliche Hochzählen des Firmware-Taktregisters (6) mithilfe von Zeitsignalen des Prozessorkerns (2) sowie bei Empfang einer Anforderung auf Bereitstellung eines Taktwertes das Bereitstellen des Inhalts des Host-Taktregisters (5) umfasst, wenn kein Ausfall festgestellt wurde, und andernfalls den Inhalt des Firmware-Taktregisters (6).

    Verfahren und Verarbeitungseinheit zur kontinuierlichen Bereitstellung eines Präzisionssystemakts

    公开(公告)号:DE102012203531B4

    公开(公告)日:2016-02-11

    申请号:DE102012203531

    申请日:2012-03-06

    Applicant: IBM

    Abstract: Die Erfindung betrifft ein Verfahren zur kontinuierlichen Bereitstellung eines Präzisionssystemtakts, der einem Prozessorkern (2) zugeordnet ist, wobei der Systemtakt ein Host-Taktregister (5) umfasst, das mithilfe eines Präzisionsoszillators aktualisiert wird, das Verfahren die Schritte des Bereitstellens eines Firmware-Taktregisters (6), des Hochzählens des Firmware-Taktregisters (6) bei jedem Hochzählen des Host-Taktregisters (5), der Überwachung von Ausfällen des Host-Taktregisters (5) und bei einem Ausfall des Host-Taktregisters (5) das kontinuierliche Hochzählen des Firmware-Taktregisters (6) mithilfe von Zeitsignalen des Prozessorkerns (2) sowie bei Empfang einer Anforderung auf Bereitstellung eines Taktwertes das Bereitstellen des Inhalts des Host-Taktregisters (5) umfasst, wenn kein Ausfall festgestellt wurde, und andernfalls den Inhalt des Firmware-Taktregisters (6).

Patent Agency Ranking