Abstract:
Disclosed is a semiconductor chip in which the terminal contact areas (1) and a strip conductor (2) providing ESD protection are grouped together in a narrowly confined zone (3) by passing the contact wires (4) to additional terminal contact areas (5) of a housing via at least two edges of the chip so as to save on the surface required.
Abstract:
Une variation de fréquence d'horloge d'un consommateur à fonctionnement synchronisé alimenté en énergie peut être réalisée de manière rapide et efficace avec une influence aussi faible que possible de l'alimentation d'énergie alimentant le consommateur lorsque la variation de cycle d'horloge totale a lieu par une pluralité de variations de cycle d'horloge individuelles avec, chacune, des quantités de variation différentes, donc lorsque la fréquence d'horloge est modifiée de manière non linéaire.
Abstract:
The controller has a frequency indicator (16) and a clock generator (18), which is connected with a clock-operated load (12). The clock generator generates a system clock, which is necessary for operating the clock-operated load. The controller is designed to implement a total variation of actual-frequency to a reference frequency in such a manner that the total variation is obtained by number of cycle changes. The controller is designed to determine amount of changes corresponding to the actual-frequency. An independent claim is also included for a method for varying a clock frequency of a clocked operating load.
Abstract:
The arrangement has a voltage supply device (1) with an output (15) for providing a changeable supply voltage, and a supply voltage controlled clock generator (3) for providing a system clock signal with a changeable effective system clock frequency that is coupled at the output, where the clock signal is coupled to a clock input. A regulating device (2) determines and detects a supply voltage dependent supply current value, and is coupled with the supply device in such a manner that the provided voltage is regulated so that the supply current value lies within a preset current value area. An independent claim is also included for a method for regulating a supply current.
Abstract:
Integrierte Schaltung (10), die folgende Merkmale aufweist: einen zu schützenden Schaltungsteil (12); Schutzleitungen (14) auf zumindest einer Verdrahtungsebene der integrierten Schaltung (10); Logikgatter (16), die mit den Schutzleitungen (14) in einer Zone der integrierten Schaltung, die den zu schützenden Schaltungsteil (12) aufweist, gekoppelt sind, wobei infolgedessen eine Logikschaltung gebildet wird, und wobei die Logikgatter (16) eine Anzahl der Schutzleitungen (14) in der Zone der integrierten Schaltung, die den zu schützenden Schaltungsteil (12) aufweist, erhöhen; und eine Verarbeitungseinheit (19), die eine Manipulation der integrierten Schaltung (10) erfasst, durch Anlegen von Testmustern an die Logikschaltung und Verifizieren eines Logikausgangswerts der Logikschaltung ansprechend auf die Testmuster.
Abstract:
Ein Schaltkreis (100) zum Fühlen einer physikalischen Quantität gemäß einer Ausführungsform der vorliegenden Erfindung beinhaltet einen ersten Oszillatorschaltkreis (110-1), der dafür konfiguriert ist, ein erstes Taktsignal (CS1) bereitzustellen, das eine erste Frequenz beinhaltet, die von der physikalischen Quantität abhängig ist, und einen zweiten Oszillatorschaltkreis (110-2), der dafür konfiguriert ist, ein zweites Taktsignal (CS2) bereitzustellen, das eine zweite Frequenz umfasst, die von der physikalischen Quantität abhängig ist. Der Schaltkreis (100) beinhaltet außerdem einen Frequenzkomparatorschaltkreis (120), der dafür konfiguriert ist, ein Frequenzsignal bereitzustellen, das die physikalische Quantität anzeigt, wobei das Frequenzsignal auf der ersten und der zweiten Frequenz basiert, wobei der erste und der zweite Oszillatorschaltkreis (110) dafür konfiguriert sind, das erste (CS1) und das zweite (CS2) Taktsignal dergestalt bereitzustellen, dass aufgrund einer Änderung der physikalischen Quantität eine Frequenz der ersten und der zweiten Frequenz zunimmt, während die andere der ersten bzw. der zweiten Frequenz abnimmt.
Abstract:
Disclosed is a semiconductor chip in which the terminal contact areas (1) and a strip conductor (2) providing ESD protection are grouped together in a narrowly confined zone (3) by passing the contact wires (4) to additional terminal contact areas (5) of a housing via at least two edges of the chip so as to save on the surface required.
Abstract:
Une variation de fréquence d'horloge d'un consommateur à fonctionnement synchronisé alimenté en énergie peut être réalisée de manière rapide et efficace avec une influence aussi faible que possible de l'alimentation d'énergie alimentant le consommateur lorsque la variation de cycle d'horloge totale a lieu par une pluralité de variations de cycle d'horloge individuelles avec, chacune, des quantités de variation différentes, donc lorsque la fréquence d'horloge est modifiée de manière non linéaire.
Abstract:
A integrated circuit comprises a circuit part to be protected and protective lines located at least one wiring level of the integrated circuit. In addition, the integrated circuit comprises logical gates coupled to the protective lines, whereby a logic circuit is formed, and a processing unit implemented to detect a manipulation of the integrated circuit by applying test patterns to the logic circuit and verifying a logic output value of the logic circuit responsive to the test patterns.
Abstract:
The controller has a frequency indicator (16) and a clock generator (18), which is connected with a clock-operated load (12). The clock generator generates a system clock, which is necessary for operating the clock-operated load. The controller is designed to implement a total variation of actual-frequency to a reference frequency in such a manner that the total variation is obtained by number of cycle changes. The controller is designed to determine amount of changes corresponding to the actual-frequency. An independent claim is also included for a method for varying a clock frequency of a clocked operating load.