3.
    发明专利
    未知

    公开(公告)号:DE102006012654B4

    公开(公告)日:2008-02-07

    申请号:DE102006012654

    申请日:2006-03-20

    Abstract: The controller has a frequency indicator (16) and a clock generator (18), which is connected with a clock-operated load (12). The clock generator generates a system clock, which is necessary for operating the clock-operated load. The controller is designed to implement a total variation of actual-frequency to a reference frequency in such a manner that the total variation is obtained by number of cycle changes. The controller is designed to determine amount of changes corresponding to the actual-frequency. An independent claim is also included for a method for varying a clock frequency of a clocked operating load.

    Schaltkreis und Verfahren zum Fühlen einer physikalischen Quantität, Oszillatorschaltkreis, Smartcard und Temperaturfühlerschaltkreis

    公开(公告)号:DE102013101490A1

    公开(公告)日:2013-08-22

    申请号:DE102013101490

    申请日:2013-02-14

    Abstract: Ein Schaltkreis (100) zum Fühlen einer physikalischen Quantität gemäß einer Ausführungsform der vorliegenden Erfindung beinhaltet einen ersten Oszillatorschaltkreis (110-1), der dafür konfiguriert ist, ein erstes Taktsignal (CS1) bereitzustellen, das eine erste Frequenz beinhaltet, die von der physikalischen Quantität abhängig ist, und einen zweiten Oszillatorschaltkreis (110-2), der dafür konfiguriert ist, ein zweites Taktsignal (CS2) bereitzustellen, das eine zweite Frequenz umfasst, die von der physikalischen Quantität abhängig ist. Der Schaltkreis (100) beinhaltet außerdem einen Frequenzkomparatorschaltkreis (120), der dafür konfiguriert ist, ein Frequenzsignal bereitzustellen, das die physikalische Quantität anzeigt, wobei das Frequenzsignal auf der ersten und der zweiten Frequenz basiert, wobei der erste und der zweite Oszillatorschaltkreis (110) dafür konfiguriert sind, das erste (CS1) und das zweite (CS2) Taktsignal dergestalt bereitzustellen, dass aufgrund einer Änderung der physikalischen Quantität eine Frequenz der ersten und der zweiten Frequenz zunimmt, während die andere der ersten bzw. der zweiten Frequenz abnimmt.

    7.
    发明专利
    未知

    公开(公告)号:DE10331570A1

    公开(公告)日:2005-02-17

    申请号:DE10331570

    申请日:2003-07-11

    Abstract: Disclosed is a semiconductor chip in which the terminal contact areas (1) and a strip conductor (2) providing ESD protection are grouped together in a narrowly confined zone (3) by passing the contact wires (4) to additional terminal contact areas (5) of a housing via at least two edges of the chip so as to save on the surface required.

    9.
    发明专利
    未知

    公开(公告)号:DE102009025412A1

    公开(公告)日:2010-01-21

    申请号:DE102009025412

    申请日:2009-06-18

    Abstract: A integrated circuit comprises a circuit part to be protected and protective lines located at least one wiring level of the integrated circuit. In addition, the integrated circuit comprises logical gates coupled to the protective lines, whereby a logic circuit is formed, and a processing unit implemented to detect a manipulation of the integrated circuit by applying test patterns to the logic circuit and verifying a logic output value of the logic circuit responsive to the test patterns.

Patent Agency Ranking