-
公开(公告)号:DE102019129091A1
公开(公告)日:2020-04-30
申请号:DE102019129091
申请日:2019-10-28
Applicant: INFINEON TECHNOLOGIES AG
Inventor: HILSENBECK JOCHEN , ZUNDEL MARKUS , KONRATH JENS PETER , MAYERHOFER BORIS , MIESLINGER STEFAN , OSTERMANN THOMAS , SOTNIKOV ANATOLY , WESTERMEIER CHRISTIAN
IPC: H01L21/78 , H01L21/301
Abstract: Vorgesehen wird ein Halbleiter-Wafer (100), der eine Hauptoberfläche (102) und eine der Hauptoberfläche (102) entgegengesetzte rückwärtige Oberfläche (104) aufweist. Ein Schritt zur Vorbereitung einer Die-Vereinzelung wird in Schnittfugengebieten (108) des Halbleiter-Wafers (100) ausgeführt. Die Schnittfugengebiete (108) umschließen eine Vielzahl von Die-Stellen (106). Der Schritt zur Vorbereitung einer Die-Vereinzelung umfasst ein Ausbilden eines oder mehrerer vorbereitender Schnittfugengräben (112) zwischen zumindest zwei unmittelbar benachbarten Die-Stellen (106). Ferner umfasst das Verfahren ein Ausbilden aktiver Halbleitervorrichtungen in den Die-Stellen (106) und ein Vereinzeln des Halbleiter-Wafers (100) in den Schnittfugengebieten (108), wodurch aus den Die-Stellen (106) eine Vielzahl separater Halbleiter-Dies (110) gebildet wird. Der eine oder die mehreren vorbereitenden Schnittfugengräben (112) sind während des Vereinzelns nicht gefüllt, und das Vereinzeln umfasst ein Entfernen von Halbleitermaterial von einer Oberfläche des Halbleiter-Wafers (100), die zwischen gegenüberliegenden Seitenwänden des einen oder der mehreren vorbereitenden Schnittfugengräben (112) liegt.