CIRCUIT ARRANGEMENT FOR PROVIDING AN EXPONENTIAL PRE-DISTORTION FOR AN ADJUSTABLE AMPLIFIER
    1.
    发明申请
    CIRCUIT ARRANGEMENT FOR PROVIDING AN EXPONENTIAL PRE-DISTORTION FOR AN ADJUSTABLE AMPLIFIER 审中-公开
    电路,用于提供预失真指数可调放大器

    公开(公告)号:WO02071597A3

    公开(公告)日:2003-07-17

    申请号:PCT/DE0200328

    申请日:2002-01-30

    Abstract: The invention relates to a circuit for providing an exponential pre-distortion for an adjustable amplifier which comprises two parallel connected, controlled circuit paths comprising respectively a diode (D1, D2), to which a differential amplifier step (T3, T4) is series connected. The area ratio of the first diode compared to the second diode (D1, D2) is equal to the area ratio of the first transistor (T3) compared to the second transistor (T4) of the differential amplifier (T3, T4). As a result, current provided on the output side has an exponential pre-distortion in comparison with a control signal which can be applied on the input side. It is therefore possible to control a dB-linear amplifier in a linear manner. The inventive circuit can be used in high frequency techniques and allows good noise qualities in addition to a lack of sensitivity with regards to process parameters and temperature fluctuations.

    Abstract translation: 本发明提供一种电路,用于对一个可调放大器,其包括具有其中一个差分放大器级(T3,T4)的下游连接的二极管(D1,D2)包括,两个并联连接,控制电流路径,每一个都提供一个指数预加重。 第一二极管到第二二极管(D1,D2)的面积比等于所述第一晶体管(T3)的面积比到差分放大器(T3,T4)的第二晶体管(T4)。 其结果是,使输出侧提供的电流可以对输入侧的控制信号被施加具有指数预加重。 这使得有可能以控制线性放大器dB线性。 本电路适用于高频技术,并且允许良好的噪声特性和极大的不敏感的工艺参数和温度波动。

    SYSTEM UND VERFAHREN ZUM LADEN EINES PUFFERKONDENSATORS

    公开(公告)号:DE102020118112A1

    公开(公告)日:2021-01-14

    申请号:DE102020118112

    申请日:2020-07-09

    Abstract: Gemäß einer Ausführungsform beinhaltet ein Verfahren das Überwachen einer ersten Spannung über einem Pufferkondensator; das Aktivieren eines ersten Strompfads zwischen einem Leistungsversorgungsknoten und dem Pufferkondensator, wenn die überwachte erste Spannung unter einer ersten Schwellenwertspannung liegt, das Aktivieren eines zweiten Strompfads zwischen dem Leistungsversorgungsknoten und dem Pufferkondensator, wenn die überwachte erste Spannung unter einer zweiten Schwellenwertspannung liegt, sowie das Übertragen von Leistung von dem Pufferkondensator in eine über den Pufferkondensator hinweg gekoppelte Treiberschaltung.

    Schaltungsanordnung umfassend eine Halbbrücke und Schaltungsanordnung zum Ansteuern eines High-Side-Schalters

    公开(公告)号:DE102013217173B4

    公开(公告)日:2016-12-15

    申请号:DE102013217173

    申请日:2013-08-28

    Abstract: Schaltungsanordnung, die aufweist: eine Halbbrücke mit einem High-Side-Schalter (HSS) und einem Low-Side-Schalter (LSS), wobei jeder der Schalter einen Steueranschluss und eine Laststrecke aufweist, wobei die Laststrecken des High-Side-Schalters und des Low-Side-Schalters in Serie zwischen einen Anschluss für ein Versorgungspotential (VBR) und einen Anschluss für ein Referenzpotential (GND) geschaltet sind; einen High-Side-Treiber (DRVH) der dazu ausgebildet ist, ein High-Side-Treibersignal (GSH) am Steueranschluss des High-Side-Schalters (HSS) bereitzustellen, wobei der High-Side-Treiber (DRVH) Versorgungsanschlüsse umfasst; ein Ladungsspeicherelement (CBH), welches zwischen die Versorgungsanschlüsse des High-Side-Treibers (DRVH) geschaltet ist; und eine Steuerschaltung (CC), die aufweist: eine Ladeschaltung (CP) mit einem Eingangsanschluss, der mit einem Versorgungsanschluss verbunden ist, und mit einem Ausgangsanschluss zum Bereitstellen einer Ausgangsspannung; ein Schaltelement (S1), das zwischen den Ausgangsanschluss der Ladeschaltung (CP) und das Ladungsspeicherelement (CBH) geschaltet ist, und eine Treiberschaltung, die dazu ausgebildet ist, das Schaltelement (S1) in Abhängigkeit von wenigstens einem Betriebsparameter der Schaltungsanordnung einzuschalten, wobei die Steuerschaltung (CC) weiterhin ein Gleichrichterelement (D1) aufweist, welches zwischen den Eingangsanschluss und das Ladungsspeicherelement (CBH) geschaltet ist, und wobei die Treiberschaltung dazu ausgebildet ist, das Schaltelement (S1) in Abhängigkeit von einer Spannung über dem Ladungsspeicherelement (CBH), einer Laststreckenspannung des High-Side-Schalters (HSS) oder einem Treibersignal (GSH) des High-Side-Schalters (HSS) einzuschalten.

    4.
    发明专利
    未知

    公开(公告)号:DE102007027447B3

    公开(公告)日:2008-12-24

    申请号:DE102007027447

    申请日:2007-06-14

    Abstract: A circuit arrangement includes a plurality of type-identical and identically operated active components, or separate sections of an active component, and includes a branched wiring structure for the interconnection of component connections. In each case the wiring end portions lie between a branching point and an input of different components or sections, wherein the wiring end portions are formed with predetermined geometrical asymmetry with respect to one another in such a way that there is an electrical symmetry of the interconnection configuration between all the connected type-identical components or sections. More particularly, the impedance values between the branching point and the different inputs and outputs are substantially identical.

    Integrierte Schaltung und Verfahren zum Überwachen eines Schalttransistors und Motorsystem

    公开(公告)号:DE102020111743A1

    公开(公告)日:2020-11-12

    申请号:DE102020111743

    申请日:2020-04-30

    Abstract: Gemäß einer Ausführungsform beinhaltet ein Verfahren das Verwenden einer Überwachungsschaltung, die auf einer monolithischen integrierten Schaltung angeordnet ist, um ein Ausgangssignal eines ersten Schalttransistors auf einen ersten Ausgangsflankenübergang an einem Überwachungsanschluss der monolithischen integrierten Schaltung zu überwachen; das Verwenden einer auf der monolithischen integrierten Schaltung angeordneten Zeitmessschaltung, um eine erste Zeitverzögerung zwischen einem ersten Eingangsflankenübergang eines ersten Ansteuersignals und dem ersten Ausgangsflankenübergang zu messen, wobei das erste Ansteuersignal konfiguriert ist, um eine Zustandsänderung des ersten Schalttransistors zu bewirken; das Verwenden einer auf der monolithischen integrierten Schaltung angeordneten Analyseschaltung, um die gemessene erste Zeitverzögerung mit einem ersten vorbestimmten Schwellenwert zu vergleichen, um ein erstes Vergleichsergebnis zu bilden; und das Anzeigen eines ersten Fehlerzustandes basierend auf dem ersten Vergleichsergebnis.

    Integrierte Schaltungsanordnung, Verfahren und System zum Einsatz in einer sicherheitskritischen Anwendung

    公开(公告)号:DE102013004974A1

    公开(公告)日:2014-09-25

    申请号:DE102013004974

    申请日:2013-03-21

    Inventor: ZANNOTH MARKUS

    Abstract: Eine integrierte Schaltungsanordnung (100, 200, 600) weist einen ersten Schaltungsteil (102, 202, 602), dem eine erste Versorgungsspannung (106, 206, 606) zuführbar ist, und einen zweiten Schaltungsteil (104, 204, 604), dem eine zweite Versorgungsspannung (108, 208, 608) zuführbar ist, auf. Der erste Schaltungsteil und der zweite Schaltungsteil sind voneinander räumlich getrennt angeordnet. Der erste Schaltungsteil weist ein erstes Leitungselement (110, 210, 310, 410, 610) auf und der zweite Schaltungsteil weist ein zweites Leitungselement (112, 212, 312, 412, 612) auf. Die integrierte Schaltungsanordnung weist weiterhin ein drittes Leitungselement (114, 214, 314, 414, 614) auf, wobei das dritte Leitungselement derart zwischen dem ersten Leitungselement und dem zweiten Leitungselement angeordnet ist, dass das dritte Leitungselement benachbart zu dem ersten Leitungselement angeordnet ist und das dritte Leitungselement weiterhin benachbart zu dem zweiten Leitungselement angeordnet ist. Dem dritten Leitungselement ist an einem ersten Ende ein Referenzpotential (116, 216, 616) zuführbar, und das dritte Leitungselement ist an einem zweiten Ende mit einer Auswerteschaltung (118, 218, 618) verbunden zum Erkennen eines Kurzschlusses von dem ersten Leitungselement zu dem dritten Leitungselement oder von dem zweiten Leitungselement zu dem dritten Leitungselement.

    Elektronische Treiberschaltung und Verfahren

    公开(公告)号:DE102015104946B4

    公开(公告)日:2021-08-26

    申请号:DE102015104946

    申请日:2015-03-31

    Abstract: Treiberschaltung mit:einem Ausgang (OUT);einem ersten Ausgangstransistor (11) mit einem Steuerknoten (G11) und einer Laststrecke (D11-S11), wobei die Laststrecke (D11-S11) zwischen den Ausgang (OUT) und einen ersten Versorgungsknoten (11) geschaltet ist;einem Spannungsregler (3, 4), der dazu ausgebildet ist, eine Spannung (VDS11) über der Laststrecke des ersten Ausgangstransistors (11) zu regeln, wenn der erste Ausgangstransistor (11) eingeschaltet ist; undeinem ersten Treiber (21), der dazu ausgebildet ist, den ersten Ausgangstransistor (11) in Abhängigkeit von einem ersten Steuersignal (CS11) anzusteuern.

    ERKENNUNG OFFENER PINS FÜR ANALOG-DIGITAL-WANDLER

    公开(公告)号:DE102020110120A1

    公开(公告)日:2020-10-22

    申请号:DE102020110120

    申请日:2020-04-13

    Abstract: Ein Verfahren beinhaltet das Anlegen eines Stroms an einen Eingangs-Pin einer integrierten Schaltung; das Wandeln eines Analogsignals an dem Eingangs-Pin ein einen digitalen Strom unter Verwendung eines Sigma-Delta-Modulators; das Wandeln des digitalen Stroms in ein erstes digitales Ausgangssignal, das in einem ersten Eingangsbereich zwischen einem ersten Analogsignalwert und einem zweiten Analogsignalwert zu dem Analogsignal proportional ist, wobei der erste Eingangsbereich einem vorgegebenen Bereich des Analogsignals, der geringer als ein Gesamt-Eingangsbereich des Analogsignals ist, entspricht; das Wandeln des digitalen Stroms in ein zweites Ausgangssignal; das Vergleichen des zweiten Ausgangssignals mit einem ersten Schwellenwert, der einen dritten Analogsignalwert an dem Eingangs-Pin, der außerhalb des ersten Eingangsbereichs liegt, entspricht; und das Bereitstellen eines Hinweises auf einen Zustand eines offenen Schaltkreises an dem Eingangs-Pin, wenn das zweite Ausgangssignal den ersten Schwellenwert kreuzt.

Patent Agency Ranking