-
公开(公告)号:WO2011137412A3
公开(公告)日:2012-03-01
申请号:PCT/US2011034701
申请日:2011-04-30
Applicant: INTEL CORP , JARED MATTHEW A , CONNOR PATRICK
Inventor: JARED MATTHEW A , CONNOR PATRICK
Abstract: An embodiment may include circuitry to be comprised at least in part in a first host, and at least one process to be executed, at least in part, by the circutry. The circuitry may comprise a first port and a second port. The at least one process may detect, at least in part, a first bandwidth condition of the first port, and may associate, at least in part, in response at least in part to the first bandwidth condition, the first port and the second port with a port team. The second port may have been, prior to being associated, at least in part, with the port team, in a relatively lower power state compared to a relatively higher power state. The second port may be in the relatively higher power state after the second port is associated, at least in part, with the port team.
Abstract translation: 一个实施例可以包括至少部分地包括在第一主机中的电路以及至少部分由电路执行的至少一个处理。 电路可以包括第一端口和第二端口。 至少一个进程可以至少部分地检测第一端口的第一带宽条件,并且可以至少部分地至少部分地响应于第一带宽条件来响应第一端口和第二端口 与港口团队。 在相对较高的功率状态下,第二端口可能在至少部分地与端口组相关联之前处于相对较低的功率状态。 在第二端口至少部分地与端口组相关联之后,第二端口可以处于相对较高的功率状态。
-
公开(公告)号:WO2006124348A3
公开(公告)日:2007-01-25
申请号:PCT/US2006017566
申请日:2006-05-02
Applicant: INTEL CORP , CONNOR PATRICK , CORNETT LINDEN
Inventor: CONNOR PATRICK , CORNETT LINDEN
IPC: G06F12/08
CPC classification number: G06F12/0862
Abstract: In an embodiment, an apparatus and method include reordering direct cache access (DCA) and non-DCA transfers so that DCA transfers are last transactions and therefore closer to an interrupt than non-DCA transfers. Embodiments also include coordinating with interrupt processing DCA requests for DCA and non-DCA transfers.
Abstract translation: 在一个实施例中,装置和方法包括重新排序直接高速缓存访问(DCA)和非DCA传输,使得DCA传输是最后事务,因此比非DCA传输更接近于中断。 实施例还包括协调中断处理对DCA和非DCA传输的DCA请求。
-
公开(公告)号:DE112016005462T5
公开(公告)日:2018-08-09
申请号:DE112016005462
申请日:2016-09-19
Applicant: INTEL CORP
Inventor: TAMIR ELIEZER , CONNOR PATRICK
Abstract: Ausführungsformen der Offenbarung sind gerichtet auf Steuern einer Endpunktvorrichtung, eine Endpunktvorrichtung unter Verwendung eines zentralen Steuerungsservers ausführend. Der zentrale Steuerungsserver ist dazu ausgelegt, über eine mit einem abgesetzten Direktzugriffsprotokoll (RDMA) konforme Kommunikationsschnittstelle mit der Endpunktvorrichtung zu kommunizieren. Der zentrale Steuerungsserver umfasst eine RDMA-Netzwerkschnittstellensteuerung und einen Steuerungsprozess. Der Steuerungsprozess kann einen Endpunktvorrichtungsalgorithmus ausführen, um Lese- und Schreibbefehle zu identifizieren, die über die mit einem RDMA-Protokoll konforme Schnittstelle an die Endpunktvorrichtung zu senden sind. Die RDMA-Netzwerkschnittstellensteuerung kann Nachrichten in RDMA-konforme Nachrichten umwandeln, die direkte Lese- und Schreibbefehle und Speicherpositionsinformationen umfassen. Die Endpunktvorrichtung kann auch eine Netzwerkschnittstellensteuerung umfassen, die die RDMA-Nachricht verstehen, die Speicherposition aus der Nachricht identifizieren und den direkten Lese- oder Schreibbefehl ausführen kann.
-
4.
公开(公告)号:DE112016004347T5
公开(公告)日:2018-06-21
申请号:DE112016004347
申请日:2016-08-24
Applicant: INTEL CORP
Inventor: HEARN JAMES ROBERT , CONNOR PATRICK , SOOD KAPIL , DUBAL SCOTT P , HERDRICH ANDREW J
Abstract: In einer Ausführungsform umfasst ein System eine Plattformlogik, die eine Vielzahl von Prozessorkernen umfasst, und Ressourcenzuweisungslogik. Die Ressourcenzuweisungslogik kann eine Verarbeitungsanfrage empfangen und die Verarbeitungsanfrage an einen Prozessorkern aus der Vielzahl von Prozessorkernen leiten, wobei der Prozessorkern zumindest teilweise basierend auf der Plattformlogik zugeordneten Telemetriedaten ausgewählt wird, wobei die Telemetriedaten eine Topologie zumindest eines Teils der Plattformlogik anzeigen.
-
公开(公告)号:DE102015119891A1
公开(公告)日:2016-06-30
申请号:DE102015119891
申请日:2015-11-17
Applicant: INTEL CORP
Inventor: WANG REN , MACIOCCO CHRISTIAN , CONNOR PATRICK , KUMAR DINESH , JANI NRUPAL , DAHLE DANIEL , GOBRIEL SAMEH
IPC: G06F1/32 , H04L49/111
Abstract: Verschiedene Ausführungsformen sind allgemein auf eine Vorrichtung, ein Verfahren und andere Techniken gerichtet, um eine Ruheperiode für eine Verarbeitungseinheit und einen Vermittlungsschaltkreis zu erzeugen, indem ein oder mehrere Pakete in einem Puffer für einen oder mehrere Eingabe/Ausgabe-(I/O-)Ports gepuffert wird oder werden. Ausführungsformen können umfassen: Veranlassen der Verarbeitungseinheit und/oder des Vermittlungsschaltkreises, in einem niedrigeren Energiezustand während der Ruheperiode zu arbeiten, und Veranlassen der Verarbeitungseinheit und/oder des Vermittlungsschaltkreises, den niedrigeren Energiezustand zu verlassen, indem eine oder mehrere Außerbandnachrichten an die Verarbeitungseinheit und/oder den Vermittlungsschaltkreis kommuniziert wird oder werden.
-
公开(公告)号:EP2564578A4
公开(公告)日:2015-07-15
申请号:EP11775683
申请日:2011-04-30
Applicant: INTEL CORP
Inventor: JARED MATTHEW A , CONNOR PATRICK
Abstract: An embodiment may include circuitry to be comprised at least in part in a first host, and at least one process to be executed, at least in part, by the circuitry. The circuitry may comprise a first port and a second port. The at least one process may detect, at least in part, a first bandwidth condition of the first port, and may associate, at least in part, in response at least in part to the first bandwidth condition, the first port and the second port with a port team. The second port may have been, prior to being associated, at least in part, with the port team, in a relatively lower power state compared to a relatively higher power state. The second port may be in the relatively higher power state after the second port is associated, at least in part, with the port team.
Abstract translation: 实施例可以包括至少部分地包括在第一主机中的电路以及至少部分由电路执行的至少一个处理。 电路可以包括第一端口和第二端口。 至少一个进程可以至少部分地检测第一端口的第一带宽条件,并且可以至少部分地至少部分地响应于第一带宽条件来响应第一端口和第二端口 与港口小组。 在相对较高的功率状态下,第二端口可能在至少部分地与端口组相关联之前处于相对较低的功率状态。 在第二端口至少部分地与端口组相关联之后,第二端口可以处于相对较高的功率状态。
-
公开(公告)号:DE102022100111A1
公开(公告)日:2022-08-04
申请号:DE102022100111
申请日:2022-01-04
Applicant: INTEL CORP
Inventor: SOOD KAPIL , CONNOR PATRICK
Abstract: Ein Netzwerkschnittstellensteuerung (NIC) zur Interaktion mit virtuellen Umgebungen (z. B. virtuellen Maschinen, Containern), wenn sie sich in einer vertrauenswürdigen Umgebung befinden, die durch ein Kryptographieschema geschützt ist.
-
公开(公告)号:DE112004002544B4
公开(公告)日:2010-07-01
申请号:DE112004002544
申请日:2004-12-20
Applicant: INTEL CORP
Inventor: CONNOR PATRICK
-
公开(公告)号:DE112004002378T5
公开(公告)日:2006-11-16
申请号:DE112004002378
申请日:2004-12-03
Applicant: INTEL CORP
Inventor: CONNOR PATRICK
IPC: H04L29/06
Abstract: In certain embodiments, a first unit receives a plurality of packets, wherein the plurality of packets are capable of being processed according to at least a first protocol and a second protocol. The first unit sorts the plurality of packets into a first group and a second group, wherein all packets in the first group are capable of being processed according to the first protocol, and all packets in the second group are capable of being processed according to the second protocol. The first unit sends the first group and the second group to a second unit.
-
公开(公告)号:DE112004002544T5
公开(公告)日:2006-11-09
申请号:DE112004002544
申请日:2004-12-20
Applicant: INTEL CORP
Inventor: CONNOR PATRICK
-
-
-
-
-
-
-
-
-