-
公开(公告)号:DE102018125236A1
公开(公告)日:2019-05-29
申请号:DE102018125236
申请日:2018-10-12
Applicant: INTEL CORP
Inventor: SHANBHOGUE VEDVYAS , HUXEL JEFF , LI WEI , MONDAL SANJOY , RAMAN ARVIND
IPC: G06F11/22
Abstract: Bei einer Ausführungsform umfasst ein Prozessor mindestens einen Kern und eine Schnittstellenschaltung zum Verbinden des mindestens einen Kerns mit zusätzlicher Schaltung des Prozessors. Als Reaktion auf eine Anweisung zum Selbsttest vor Ort kann mindestens ein Kern einen Zustand in einem Energiesparspeicher speichern, in einen diagnostischen Ruhezustand eintreten und einen Selbsttest vor Ort im diagnostischen Ruhezustand ausführen, in dem der mindestens eine Kern inaktiv zu sein scheint. Weitere Ausführungsformen sind beschrieben und beansprucht.
-
公开(公告)号:DE112019002321T5
公开(公告)日:2021-03-18
申请号:DE112019002321
申请日:2019-06-25
Applicant: INTEL CORP
Inventor: AUGUSTINE CHARLES , KHELLAH MUHAMMAD M , RAMAN ARVIND , CHOUBAL ASHISH , AFZAL ABDULLAH , MERCHANT FEROZE , SUBRAMANIAN KARTHIK
IPC: G06F1/32
Abstract: Es wird ein Gerät bereitgestellt, welches umfasst: mehrere Vorrichtungen, die mit einer Eingangsenergieversorgungsschiene und einer Ausgangsenergieversorgungsschiene gekoppelt sind, eine erste Schaltungsanordnung, die mit den mehreren Vorrichtungen gekoppelt ist, wobei die erste Schaltungsanordnung ausgelegt ist, um eine oder mehrere der mehreren Vorrichtungen gemäß einer Steuerung einzuschalten oder auszuschalten, und eine zweite Schaltungsanordnung, die mit der ersten Schaltungsanordnung gekoppelt ist, wobei die zweite Schaltungsanordnung einen vollständig digitalen Proportional-Differential-Mechanismus umfasst, um die Steuerung gemäß einer digitalen Darstellung von Spannung an der Ausgangsenergieversorgungsschiene zu erzeugen.
-
公开(公告)号:DE112019000661T5
公开(公告)日:2020-12-03
申请号:DE112019000661
申请日:2019-02-08
Applicant: INTEL CORP
Inventor: AUGUSTINE CHARLES , KHELLAH MUHAMMAD M , RAMAN ARVIND , MERCHANT FEROZE , CHOUBAL ASHISH
IPC: H03K3/012 , G01R31/3185 , H03K3/3562
Abstract: Eine Vorrichtung, umfassend: ein Flip-Flop, umfassend eine Master-Stufe und eine Slave-Stufe, wobei die Slave-Stufe mit der Master-Stufe gekoppelt ist, wobei die Master- und Slave-Stufen mit einer ersten Stromversorgungsschiene gekoppelt sind; und eine Scanschaltungsanordnung, die mit der Slave-Stufe des Flip-Flops gekoppelt ist, wobei mindestens ein Abschnitt der Scanschaltungsanordnung mit einer zweiten Stromversorgungsschiene gekoppelt ist.
-
公开(公告)号:DE102021119048A1
公开(公告)日:2022-03-24
申请号:DE102021119048
申请日:2021-07-22
Applicant: INTEL CORP
Inventor: AUGUSTINE CHARLES , MEINERZHAGEN PASCAL , BANG SUYOUNG , AFZAL ABDULLAH , SUBRAMANIAN KARTHIK , KHELLAH MUHAMMAD , RAMAN ARVIND
IPC: G06F1/32
Abstract: Es wird ein Regler beschrieben, der ein In-situ-Zustandshalten unter Verwendung einer globalen Halteklemme mit geschlossenem Regelkreis bereitstellt. Der Regler behandelt di/dt- und Zuverlässigkeitsbeschränkungen unter Verwendung eines adaptiven Schemas, bei dem Schritte mit kleinerem Strom schnell geändert werden, während Schritte mit größerem Strom langsam geändert werden. Die Regelkreissteuerung eines Spannungsreglers wird zum Steuern nicht nur der Halte-Vmin während eines Niedrigleistungszustands (z. B. C1LP), sondern auch zum Steuern einer schnellen Reaktivierung des Niedrigleistungszustands (z. B. aus C1LP und aus C6) modifiziert.
-
-
-