解码设备和解码方法
    14.
    发明授权

    公开(公告)号:CN101414834B

    公开(公告)日:2011-10-19

    申请号:CN200810170537.7

    申请日:2008-10-17

    Inventor: 横川峰志

    Abstract: 本发明公开了一种对LDPC码进行解码的解码设备,该解码设备包括:消息计算部,用于执行对接收值进行解码的处理,其中记号F表示整数P的非1约数,并输出F个消息;移位部,被配置成对该F个消息执行F×F循环移位运算、并输出F个消息;存储部,被配置成存储F个消息并允许所存储的该F个所述消息被读出,或是存储上述F个接收值并允许所存储的该F个接收值被读出;和控制部,被配置成通过对该接收值至少执行列重排序处理或与该列重排序处理等同的处理,从而控制向消息计算部提供由F个接收值组成的单位这一操作。

    解码装置及解码方法
    15.
    发明授权

    公开(公告)号:CN1855731B

    公开(公告)日:2010-05-26

    申请号:CN200610076067.9

    申请日:2006-04-25

    Abstract: 提供一种解码装置及解码方法,抑制装置的大规模化且高精度地进行LDPC码的解码。校验节点计算器(171)进行用于LDPC码的解码的校验节点运算,该校验节点运算包含非线性函数φ(x)的运算及非线性函数的逆函数φ-1(x)的运算。变量节点计算器(103)进行用于LDPC码的解码的变量节点的变量节点运算。并且,校验节点计算器(171)及变量节点计算器(103),在作为校验节点运算及变量节点运算进行的处理中的、从运算非线性函数φ(x)后到运算逆函数φ-1(x)为止的处理中,使用表示比第1量化值精度高的数值的第2量化值,在其他处理中使用第1量化值。本发明例如能够应用于接收卫星广播的调谐器。

    帧同步器、帧同步方法及解调器

    公开(公告)号:CN101669319A

    公开(公告)日:2010-03-10

    申请号:CN200880013907.4

    申请日:2008-04-25

    CPC classification number: H04L7/08 H04H20/74 H04H40/90 H04L27/2656 H04L27/2675

    Abstract: 本发明涉及可以更确定地建立有可能具有多种帧长度的输入信号的帧同步的帧同步器、帧同步方法和解调器。差动相关检测器(151)计算与插入在输入信号中的导频信号不存在相关联的无导频差动相关值,以及与插入在输入信号中的导频信号存在相关联的具有导频的差动相关值。帧周期确认计数器(152-1,152-3)基于无导频的差动相关值执行对应于分别具有21690和32490个符号的帧长度的输入信号的帧同步控制。帧周期确认计数器(152-2,152-4)基于具有导频的差动相关值执行对应于分别具有22194和33282个符号的帧长度的输入信号的帧同步控制。本发明例如可应用于卫星广播接收机。

    编码设备和编码方法
    17.
    发明公开

    公开(公告)号:CN101164241A

    公开(公告)日:2008-04-16

    申请号:CN200680013905.6

    申请日:2006-04-20

    Abstract: 本发明涉及一种编码设备和编码方法,通过所述编码设备和编码方法,可以降低电路规模,而不改变线性码的编码操作速度。加法器13以六行为单位针对每行对从循环移位电路12提供的六位的信息字D13和与信息相对应的校验矩阵H的信息部分的乘积进行累积运算,并且将累积运算值作为和D15提供给RAM14。RAM14存储和D15。此外,RAM14依次读出已存储的两位的和D16,并且将所读出的和D16作为和D17通过交织器15提供给累加器16。累加器16对和D17进行累积运算,并且将作为累积运算结果获得的和D18作为码字c的奇偶位p通过选择器17输出。本发明可以应用于发射卫星广播的广播站的设备。

    解码方法、解码装置和程序

    公开(公告)号:CN1701515A

    公开(公告)日:2005-11-23

    申请号:CN200480000738.2

    申请日:2004-04-19

    Abstract: 本发明涉及一种能将操作频率抑制在足以实现的范围内、并在抑制电路大小的同时容易地执行存储器存取控制的解码方法、解码装置和程序。利用对LDPC(低密度奇偶校验)码的校验矩阵元素执行行置换和列置换中的一种或两种所获得的变换校验矩阵来解码LDPC码。在这种情况下,变换校验矩阵可以表示为多个构成矩阵的组合,例如,该构成矩阵是P×P单位矩阵、其中单位矩阵的一个或多个元素1变成0的准单位矩阵、其中单位矩阵或准单位矩阵被循环移位的移位矩阵、作为至少两个单位矩阵、准单位矩阵和移位矩阵的和的和矩阵、以及P×P的0矩阵。校验节点计算部件(302)同时执行p个校验节点计算。可变节点计算部件(304)同时执行p个可变节点计算。

    解码装置、解码方法及程序

    公开(公告)号:CN1698271A

    公开(公告)日:2005-11-16

    申请号:CN200480000601.7

    申请日:2004-04-19

    Abstract: 提供一种用于实现LDPC码解码的解码装置、解码方法和解码程序,其能够限制电路尺寸、将操作频率限制到足够可行的范围内、并容易地控制存储器访问。LDPC码的校验矩阵由p×p单位矩阵、一个或更多1变为0的单位矩阵、它们的循环移位、它们的和、以及p×p的0矩阵的组合组成。在可变节点计算部件(319)同时进行P个可变节点计算的同时,校验节点计算部件(313)同时进行P个校验节点计算。

    接收设备及方法
    20.
    发明授权

    公开(公告)号:CN101414835B

    公开(公告)日:2013-06-19

    申请号:CN200810170551.7

    申请日:2008-10-17

    CPC classification number: H03M13/11 H04L1/0052 H04L1/0057 H04L1/007

    Abstract: 本发明公开了一种接收设备及方法。所述接收设备包括:LDPC解码器,被配置用于对数据信号和传输控制信号进行解码;数据信号输入缓冲器和传输控制信号输入缓冲器,所述数据信号输入缓冲器被布置在所述LDPC解码器之前并被配置用于保存所接收的数据信号,所述传输控制信号输入缓冲器被布置在所述LDPC解码器之前并被配置用于保存所接收的传输控制信号;以及控制器,被配置用于选择保存在所述数据信号输入缓冲器中的所述数据信号和保存在所述传输控制信号输入缓冲器中的传输控制信号中的一个,作为有待于解码的信号,并将所选择的信号传输至所述LDPC解码器,以使所述LDPC解码器对所述有待于解码的信号进行解码,其中LDPC解码器在通过对传输控制信号进行解码所获得的序列是在传输传输控制信号的系统中未使用过的值的情况下,确定解码失败,以及其中所述传输控制信号是将已知信号添加到预定控制信息上的LDPC编码的序列。

Patent Agency Ranking