基于多站测向定位的解时差定位模糊方法、介质及装置

    公开(公告)号:CN115792802A

    公开(公告)日:2023-03-14

    申请号:CN202211382141.5

    申请日:2022-11-07

    Abstract: 本发明提供一种基于多站测向定位的解时差定位模糊方法、介质及装置,所述方法包括:中心定位站将各辅助定位站的原始数据集齐,并对原始数据进行数据分组;根据各定位站信号情况,选择基线较长的定位站进行交叉定位;以交叉定位的位置反算时差;根据各定位站部署情况和测向精度估计时差误差;根据反算时差和时差误差生成时差门限;数据分组后,时差定位支路进行逐脉冲时差配对;根据时差门限对时差配对结果进行滤波;根据滤波后的时差配对结果,进行点迹计算,关联航迹。通过本发明,在满足目标共视要求的前提条件下,时差定位的基线可进一步的延长,有利于提升时差定位精度。

    一种多通道数字同步变频方法及系统

    公开(公告)号:CN115664628A

    公开(公告)日:2023-01-31

    申请号:CN202211300853.8

    申请日:2022-10-24

    Abstract: 本发明提供一种多通道数字同步变频方法及系统,所述方法包括:S1,基于JESD204B协议的多个通道采样数据,在每个通道采样数据中保证已打入同步标记,分别通过多片FPGA接收多个通道采样数据,每片FPGA的参考时钟输入需保证同源;S2,多个通道采样数据的同步标记定时更新;S3,配置好每片FPGA的数字变频本振,并且配置参数保持一致;S4,每片FPGA对对应的通道采样数据进行解析,找出同步标记位置,以同步标记触发使能数字变频本振工作参数,对同步标记以后的数据进行同步数字变频处理。本发明实现了在多片FPGA间数字信号的同步变频,完全保留了多通道信号的同步特征,通道之间变频前的相位特性与变频后的相位特性保持一致。

    一种通道间采样时序不同步的校正方法及系统

    公开(公告)号:CN113422658A

    公开(公告)日:2021-09-21

    申请号:CN202110672024.1

    申请日:2021-06-17

    Abstract: 本发明提供了一种通道间采样时序不同步的校正方法,包括:S1、设置指定频率的射频信号,输出M路并转换为中频信号;S2、通过AD采样单元采集并存储M路中频信号,重复S1‑S2,完成多个频率的中频信号的AD数据的采样存储;S3、计算采集存储的所有频率下的其他通道与参考通道AD数据的相位差,并绘制相位差随频率变化的相位差曲线,同时绘制真实相位差变化趋势曲线;S4、根据相位差曲线判断出采样不同步的通道并对不同步的通道进行相应的校正;S5、对校正后的通道进行验证。本发明的目的是对多通道间的跨信号周期的采样时序不同步的时延差进行快速校正,同时不会引入计算误差,校正系统所需硬件简单,大大提高了同步调试效率及扩大校正方法的通用性范围。

    基于自适应校正的宽带信号生成装置及方法

    公开(公告)号:CN112073064A

    公开(公告)日:2020-12-11

    申请号:CN202010838456.0

    申请日:2020-08-19

    Abstract: 本发明公开了一种基于自适应校正的宽带信号生成装置及方法,装置包括相位累加单元模块、相位幅度转换单元模块、DAC电路模块、射频处理电路模块、ADC电路模块、信号检测与处理单元模块、杂散控制单元模块和杂散校正信号生成单元模块;方法包括在DDS信号输出端反馈进行高速采样,自适应实现宽带输出信号的杂散提取和特征分析,获取杂散信号的频率、幅度和相位信息,并在信号生成结构内增加输出N路校正信号或驱动并行DAC输出N路校正信号,产生同频、反相和基本等幅的校正信号,通过输出信号与校正信号的合成实现杂散抑制;其中,N≥1等;本发明实现杂散抑制作用,提升宽带DDS输出信号的无虚假动态范围。

Patent Agency Ranking