电压电平转换单元及包括电压电平转换单元的集成电路

    公开(公告)号:CN114978149A

    公开(公告)日:2022-08-30

    申请号:CN202210161271.X

    申请日:2022-02-22

    Abstract: 公开了一种被配置为转换多比特的输入信号的电压电平的电压电平转换单元及包括其的集成电路。电压电平转换单元包括:第一电路区域,其包括被配置为转换输入信号中的1比特第一输入信号的第一电压电平移位器;以及第二电路区域,其包括被配置为转换输入信号中的1比特第二输入信号的第二电压电平移位器,其中,第一电路区域和第二电路区域共享施加有第一电源电压的第一N阱,第一电路区域和第二电路区域共享施加有第二电源电压的第二N阱,其中,第一N阱形成为在第一方向上延伸,并且第一N阱和第二N阱布置为在与第一方向交叉的第二方向上重叠。

    半导体电路
    52.
    发明公开
    半导体电路 审中-实审

    公开(公告)号:CN114465604A

    公开(公告)日:2022-05-10

    申请号:CN202111302130.7

    申请日:2021-11-04

    Inventor: 黄铉澈 金珉修

    Abstract: 一种半导体电路,可包括:第一触发器,其被配置为响应于反相输入时钟信号输出第一输入数据作为第一输出信号;第二触发器,其被配置为响应于输入时钟信号输出第二输入数据作为第二输出信号;无毛刺电路,其被配置为接收反相输入时钟信号、输入时钟信号、第一输出信号和第二输出信号,并且基于反相输入时钟信号、输入时钟信号、第一输出信号和第二输出信号确定节点的电压电平;以及反相器,其被配置为输出通过将由无毛刺电路确定的节点的电压电平反相而获得的输出时钟信号。无毛刺电路不包括具有连接到节点的栅极的晶体管。

    混合标准单元和使用其设计集成电路的方法

    公开(公告)号:CN112786581A

    公开(公告)日:2021-05-11

    申请号:CN202010840467.2

    申请日:2020-08-19

    Abstract: 本公开涉及一种混合标准单元,该混合标准单元包括半导体衬底、第一电力轨、第二电力轨、高速晶体管区域和低功率晶体管区域。第一电力轨和第二电力轨形成在半导体衬底上方,在第一方向上延伸,并且在垂直于第一方向的第二方向上顺序地布置。高速晶体管区域和低功率晶体管区域在第一方向上彼此相邻,并且布置在第一电力轨和第二电力轨之间的行区域中。形成在高速晶体管区域中的高速晶体管的操作速度高于形成在低功率晶体管区域中的低功率晶体管的操作速度,并且低功率晶体管的功耗低于高速晶体管的功耗。

    半导体电路
    54.
    发明授权

    公开(公告)号:CN107404305B

    公开(公告)日:2021-03-12

    申请号:CN201710294806.X

    申请日:2017-04-28

    Abstract: 一种半导体电路包括第一电路、第二电路、第三电路和第四电路。第一电路基于时钟信号的电压电平、使能信号的电压电平或扫描使能信号的电压电平来确定第一节点的值。第二电路基于第一节点和时钟信号的电压电平确定第二节点的值。第三电路基于第二节点的电压电平确定第三节点的值。第四电路基于第二节点和时钟信号的电压电平确定第四节点的值。第三电路包括第一晶体管和第二晶体管,其彼此串联连接并且被选通到第二节点的电压电平以确定第三节点的值。第四电路包括第三晶体管,其被选通到时钟信号的电压电平以电连接第三节点和第四节点。

    半导体设备
    55.
    发明公开
    半导体设备 审中-公开

    公开(公告)号:CN112087220A

    公开(公告)日:2020-12-15

    申请号:CN202010497546.8

    申请日:2020-06-03

    Abstract: 这里提供一种半导体设备。该半导体设备包括:扫描输入电路,被配置为接收扫描输入信号、第一数据信号和扫描使能信号,并响应于扫描使能信号来选择第一数据信号和扫描输入信号中的任何一个以输出第一选择信号;主锁存器,被配置为锁存第一选择信号以输出第一输出信号;从锁存器,被配置为锁存第一输出信号以输出第二输出信号;第一反相器,被配置为将第二输出信号反相;以及扫描输出电路,被配置为接收从从锁存器输出的信号和外部信号以输出第一扫描输出信号。

    包括片上时钟控制器的片上系统和具有其的移动装置

    公开(公告)号:CN105717444B

    公开(公告)日:2020-04-21

    申请号:CN201510888738.0

    申请日:2015-12-07

    Inventor: 金珉修

    Abstract: 本发明提供一种包括片上时钟控制器的片上系统和具有其的移动装置。一种片上系统(SoC)包括逻辑电路,逻辑电路具有扫描触发器和片上时钟控制器。扫描触发器被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到扫描触发器。

    触发器和半导体电路
    57.
    发明授权

    公开(公告)号:CN104579298B

    公开(公告)日:2020-03-13

    申请号:CN201410548796.4

    申请日:2014-10-16

    Abstract: 提供了一种触发器和半导体电路。示例实施例公开了一种触发器,该触发器包括:第一反相器,被构造为对第一数据进行反相;第一晶体管和第二晶体管,彼此串联连接且被构造为分别接收反相的第一数据和第一时钟;第一门,被构造为对第一数据和第一时钟执行逻辑运算;第三晶体管,被构造为接收所述逻辑运算的输出。第二晶体管和第三晶体管连接到第一节点。

    多位触发器
    59.
    发明公开
    多位触发器 审中-实审

    公开(公告)号:CN107395161A

    公开(公告)日:2017-11-24

    申请号:CN201710223769.3

    申请日:2017-04-07

    CPC classification number: H03K3/037

    Abstract: 一种多位触发器包括:单个扫描输入引脚,接收扫描输入信号;多个数据输入引脚,接收第一数据输入信号和第二数据输入信号;第一扫描触发器,响应于扫描使能信号选择扫描输入信号和第一数据输入信号中的一个作为第一选择信号,并且锁存第一选择信号以提供第一输出信号;第二扫描触发器,响应于扫描使能信号选择与第一输出信号相对应的内部信号和第二数据输入信号中的一个作为第二选择信号,并且锁存第二选择信号以提供第二输出信号;以及多个输出引脚,输出第一输出信号和第二输出信号,其中,第一扫描触发器和第二扫描触发器的扫描路径连接到彼此。

    半导体电路
    60.
    发明公开

    公开(公告)号:CN106487362A

    公开(公告)日:2017-03-08

    申请号:CN201610741381.8

    申请日:2016-08-26

    Inventor: 金珉修

    Abstract: 提供了一种半导体电路。所述半导体电路包括:第一逻辑门,接收第一输入信号、时钟信号和反馈信号的输入并执行第一逻辑操作以输出第一输出信号;以及第二逻辑门,接收第一逻辑门的第一输出信号、时钟信号和第一输入信号的反相的输出信号的输入并执行第二逻辑操作以输出反馈信号。

Patent Agency Ranking