一种高可靠卫星电源控制器矩阵指令系统及其控制方法

    公开(公告)号:CN111781869B

    公开(公告)日:2021-07-09

    申请号:CN202010524348.6

    申请日:2020-06-10

    Abstract: 一种高可靠卫星电源控制器矩阵指令系统及其控制方法,指令系统包括高低位数据锁存译码电路、分区片选电路和三极管开漏输出电路。高低位数据锁存译码电路接收数据码以及分区片选电路输入的地址码,将数据码写入到地址码中,得到互为补码的两组脉冲信号输出给三极管开漏输出电路;分区片选电路将微控制器输出的地址码取反后,接入高低位数据锁存译码电路的锁存控制端;三极管开漏输出电路在两组脉冲信号作用下,获得16路矩阵指令输出。本发明高低位数据锁存译码电路2个数据锁存译码芯片互相采用补码的形式控制指令输出,在整个系统运行过程中均有效,降低了系统输出误触发指令的概率,提高了电源控制器指令单元的可靠性。

    一种锁存报警电路及电子设备

    公开(公告)号:CN111769821A

    公开(公告)日:2020-10-13

    申请号:CN202010618699.3

    申请日:2020-06-30

    Inventor: 张重阳

    Abstract: 本申请涉及一种锁存报警电路及电子设备,属于电子电路技术领域。该锁存报警电路应用于包括由主电源供电的处理器和由辅助电源供电的监控器的电子设备。该锁存报警电路包括至少一路基本电路,每路基本电路均包括RS触发器、同或门电路。RS触发器的第一输入端用于接入主电源按键信号,其输出端用于连接监控器并与第一下拉电阻连接。同或门电路的第一输入端用于接入处理器输入的报警信号,并与上拉电阻连接,其第二输入端用于接入处理器输入的系统状态指示信号,并与第二下拉电阻连接,输出端与RS触发器的第二输入端连接。通过利用RS触发器构成具备一级锁存功能的报警电路来实现对异常状态的锁存,以解决目前异常信息易丢失的问题。

    基于阻变存储器的非挥发性锁存器电路及操作方法

    公开(公告)号:CN111585546A

    公开(公告)日:2020-08-25

    申请号:CN202010274643.0

    申请日:2020-04-09

    Applicant: 北京大学

    Abstract: 本发明实施例提供基于阻变存储器的非挥发性锁存器电路及操作方法,电路包括:第一传输门TG1、第二传输门TG2、第一双稳态电路、第二双稳态电路、第一选通管T1、第二选通管T2和RRAM;TG1输入端连接数据信号,TG1输出端分别连接第一双稳态电路的输入端和TG2的输入端;TG2输出端分别连接T1的源极、RRAM的顶电极端、第二双稳态电路的输入端和第二输出端;第二双稳态电路的第一输出端分别连接T2的源极和RRAM的底电极端;T1和T2的栅极分别连接CLK,T1的漏极连接第一双稳态电路的第二输出端,T2的漏极连接第一双稳态电路的第一输出端。可解决当外接偏置电压关闭时锁存器内部电平信号会丢失的问题。

    锁存器电路
    75.
    发明公开
    锁存器电路 审中-实审

    公开(公告)号:CN110784191A

    公开(公告)日:2020-02-11

    申请号:CN201811323673.5

    申请日:2018-11-08

    Inventor: 林见儒 雷良焕

    Abstract: 一种锁存器电路,包含输入电路、输出电路和开关电路。输入电路用于接收时钟信号和数据信号。输出电路耦接于输入电路,并耦接于第一电源端和第二电源端之间,用于依据时钟信号和数据信号产生输出信号。开关电路耦接于输出电路,其中当数据信号的电压电平切换时,开关电路断开第一电源端和第二电源端之间的导电路径。

    TDICMOS成像单元的设计方法
    76.
    发明公开

    公开(公告)号:CN110034748A

    公开(公告)日:2019-07-19

    申请号:CN201910293610.8

    申请日:2019-04-12

    Abstract: TDICMOS成像单元的设计方法,涉及一种TDICMOS成像单元的设计方法,解决现有TDICMOS成像单元设计复杂,存在稳定性差的问题,包括控制器单元和探测器单元;所述控制器单元产生探测器单元所需的控制信号,并接收探测器单元输出的数字图像数据;所述探测器单元包括TDICMOS探测器、运放器、LDO、带施密特功能的驱动器和带施密特功能的电平转换器;本发明分别针对具有拉灌电流的像素部分供电、数字输入控制信号的传输、电荷转移驱动信号的产生方式、高密度区域过孔的放置方式和多层接地平面的处理进行了设计,最大限度地提高线路板的利用面积,提高控制驱动信号和电源的完整性,同时避免电压击穿和虚焊等风险。

    一种锁存器及隔离电路
    77.
    发明公开

    公开(公告)号:CN110022138A

    公开(公告)日:2019-07-16

    申请号:CN201810024553.9

    申请日:2018-01-10

    Inventor: 董志伟

    Abstract: 一种锁存器及隔离电路,锁存器包括第一级和k个第二级子结构;第一级子结构中,第一和第二负载第一端接第一端口,第一驱动电路分别接第一负载第二端和第二端口,第二驱动电路分别接第二负载第二端和第二端口;第i个第二级子结构中,第三负载第一端接第i-1个第二级子结构第四负载第二端,第三负载第二端接第三驱动电路控制端、第i-1个第二级子结构第三驱动电路第一端及第四驱动电路第一端,第四负载第一端接第i-1个第二级子结构第三负载第二端,第四负载第二端接第四驱动电路控制端、第i-1个第二级子结构第四驱动电路第一端及第三驱动电路第一端;1<i≤k。采用上述方案可降低锁存器翻转幅度。

    比较器
    78.
    发明公开

    公开(公告)号:CN109546992A

    公开(公告)日:2019-03-29

    申请号:CN201811255885.4

    申请日:2018-10-26

    Inventor: 张宁 邱雯婷

    Abstract: 本发明提供一种比较器,包括前置放大器和动态锁存器,所述动态锁存器只在锁存时产生功耗,执行锁存时所述动态锁存器第一连接端电压等于电源电压本发明通过加入输出与输入隔离的电路来减少其回踢效应(kickback)能够优化比较器性能。本发明电路采用了电流比较形式,通过加入两对电流镜,将输出端输入端隔离。本发明比较器牺牲了放大器处的静态功耗,固定了电流,使得输入对管之间的失配误差得以控制,降低了电流偏差对于失配的影响。

Patent Agency Ranking