一种高速高精度ADC动态输入输出特性曲线快速测试方法

    公开(公告)号:CN107809247A

    公开(公告)日:2018-03-16

    申请号:CN201710902634.X

    申请日:2017-09-29

    CPC classification number: H03M1/1095 H03M2201/657

    Abstract: 本发明公开了一种高速高精度ADC动态输入输出特性曲线的快速测试方法。针对高速高精度ADC,本测试方法首先同时采用第一类和第二类切比雪夫多项式对其动态输入输出特性曲线建模,并由此得到输出码值与模拟输入值的关系。随后基于该模型利用高频正弦信号输入下采集的ADC输出数字码和已知的激励信号信息建立一组矩阵方程,并利用最小二乘拟合方法进行求解,最后快速获得拟合的动态输入输出特性曲线及对应的动态INL估算结果。该测试方法避免了传统改进直方图采样点数多和相关频域估算ADC动态输入输出特性曲线测试方法中严格相干采样条件等问题,这些成果对于实现高速高精度ADC快速测试和验证具有十分重要的实用价值。

    一种基于优化的UKF算法的双通道组合定姿算法的实现方法

    公开(公告)号:CN108519090A

    公开(公告)日:2018-09-11

    申请号:CN201810256124.4

    申请日:2018-03-27

    Inventor: 刘昊 黄成

    Abstract: 本发明提供了一种基于优化的UKF算法的双通道组合定姿算法的实现方法,包括步骤:步骤1:用加速度计与磁力计分别与陀螺仪组成滤波系统;通过MEMS九轴传感器采集九轴数据,并传输至主机端;步骤2:主机端通过UKF算法分别对陀螺仪/加速度计通道及陀螺仪/磁力计通道进行姿态解算,分别得到定姿系统的横滚角和俯仰角以及航向角;步骤3:将步骤2得到的定姿系统的横滚角和俯仰角以及航向角进行数据融合得到最终姿态。本发明针对常规的姿态解算系统,成功解决了速度、精度、稳定性之间的制约关系,在尽可能减少计算量的同时,提高了精度和系统稳定性。本发明提出的算法,使用全数字实现,且与平台无关,方式较为简单实用。

    一种基于参数提取的快速ADC测试方法

    公开(公告)号:CN107800434A

    公开(公告)日:2018-03-13

    申请号:CN201710902624.6

    申请日:2017-09-29

    CPC classification number: H03M1/1071 H03M2201/657

    Abstract: 本发明公开了一种基于参数提取的快速ADC测试方法,即利用静态码值,提取得到用来进行频谱分析的少量静态码值,经过增益误差消除处理后,通过频谱分析估算得到动态参数值;在参数提取测试算法基础之上,重新优化了ADC测试结构,即采用优化的直方图与参数提取测试算法相结合的测试架构;改进的直方图测试方法即利用移动平均滤波器法,通过使用与传统测试相比更少的采样点数得到同样精度的静态参数。与传统ADC测试方法相比,本发明所提ADC测试架构,即利用一次测试采集的静态码值,同时用于通过优化直方图方法计算静态参数和利用参数提取算法估算动态参数,能够在确保计算精度的前提下,大大优化测试时间。

    一种基于DMA的序列波形合成方法

    公开(公告)号:CN106227673B

    公开(公告)日:2019-05-17

    申请号:CN201610592779.X

    申请日:2016-07-25

    Abstract: 本发明公开了一种基于DMA的序列波形合成算法,采用Altera公司的SG‑DMA,序列波形合成算法的关键在于波形序列地址的产生,该算法利用SG‑DMA内部的描述字处理器,根据不同序列对段个数、段重复次数以及循环模式的要求,设置由多个描述字组成的描述字链,在嵌入式开发过程中依次完成对各个描述字所携带的数据传输基本参数的配置过程。此过程根据每个描述字指向的数据源确定最终序列地址的产生,多个不同的描述字以链表形式顺序相连且指向同一数据源完成单个序列的重复,反之指向不同数据源完成不同序列之间的跳转。对比传统的在FPGA内部通过Verilog编程实现的序列地址产生方式,本发明所采用的基于DMA的序列波形合成算法,设计简单,逻辑复杂度低且灵活性高。

    一种基于积分判定的低功耗蓝牙系统接收机自动增益控制方法

    公开(公告)号:CN106533463B

    公开(公告)日:2018-12-04

    申请号:CN201610836356.8

    申请日:2016-09-20

    Abstract: 本发明公开了一种基于积分判定的低功耗蓝牙系统接收机自动增益控制方法,该方法对接收转换后的信号按设定周期进行能量积分,当检测到信号的能量积分值增大时,就判定这段能量积分值增大的信号之后,即将接收到低功耗蓝牙系统数据包的前导码序列;从数据包的前导码序列开始对信号进行能量计算;将计算出的能量值与理想值比较得出差值,进而通过差值补偿来调节可变增益放大器VGA的增益值,实现低功耗蓝牙系统接收机的自动增益控制。该方法具有计算低延迟、消耗资源少、抗干扰能力强、易实现、精度高等优点,适用于低功耗蓝牙系统中前导码比较短的情况,且过程简单,开发成本低。

    一种基于总线分割的数字ΣΔ调制器

    公开(公告)号:CN107623523B

    公开(公告)日:2020-11-17

    申请号:CN201710822019.8

    申请日:2017-09-13

    Abstract: 本发明公开了一种基于总线分割的数字ΣΔ调制器,包括一阶误差反馈调制器和三阶MASH结构调制器;输入信号总线Xin(z)分割为高M位XM(z)和低L位XL(z)两部分,低位XL(z)输入一阶调制器,其输出同高位XM(z)相加作为三阶调制器的输入,三阶MASH结构调制器将前一级量化噪声信号和输出信号均传递给后一级,等效为在MASH结构的第二级和第三极的输入端添加最低位一比特抖动信号,打破原有的周期性,以此增长输出序列周期,同时在保证输入信号位宽一定情况下,降低了整体电路的硬件开销和功耗。

    一种基于总线分割的数字ΣΔ调制器

    公开(公告)号:CN107623523A

    公开(公告)日:2018-01-23

    申请号:CN201710822019.8

    申请日:2017-09-13

    Abstract: 本发明公开了一种基于总线分割的数字ΣΔ调制器,包括一阶误差反馈调制器和三阶MASH结构调制器;输入信号总线Xin(z)分割为高M位XM(z)和低L位XL(z)两部分,低位XL(z)输入一阶调制器,其输出同高位XM(z)相加作为三阶调制器的输入,三阶MASH结构调制器将前一级量化噪声信号和输出信号均传递给后一级,等效为在MASH结构的第二级和第三极的输入端添加最低位一比特抖动信号,打破原有的周期性,以此增长输出序列周期,同时在保证输入信号位宽一定情况下,降低了整体电路的硬件开销和功耗。

Patent Agency Ranking