-
公开(公告)号:CN105849910A
公开(公告)日:2016-08-10
申请号:CN201480071339.9
申请日:2014-08-04
Applicant: 丰田自动车株式会社
CPC classification number: H01L29/7813 , H01L21/76237 , H01L29/0619 , H01L29/0623 , H01L29/0649 , H01L29/105 , H01L29/16 , H01L29/1608 , H01L29/167 , H01L29/42368 , H01L29/7395 , H01L29/7397 , H01L29/7811
Abstract: 本发明提供一种通过使耗尽层在外周区内更高速地伸展,从而能够实现更高的耐压的技术。半导体装置具有形成有绝缘栅型开关元件的元件区和外周区。在外周区内的半导体基板的表面上,形成有第一沟槽和以与第一沟槽隔开间隔的方式配置的第二沟槽。在第一沟槽和第二沟槽内形成有绝缘膜。形成有以从第一沟槽的底面跨及第二沟槽的底面的方式延伸的第二导电型的第四区域。在第四区域的下侧形成有从第三区域连续的第一导电型的第五区域。
-
公开(公告)号:CN106463523B
公开(公告)日:2019-05-10
申请号:CN201580018795.1
申请日:2015-02-10
Applicant: 丰田自动车株式会社
Abstract: 本发明涉及一种绝缘栅型半导体装置,其具有半导体基板、表面电极、以及背面电极,并且对表面电极与背面电极之间进行开关,且该绝缘栅型半导体装置具有:第一外周沟槽,其被形成在半导体基板的表面上;第二外周沟槽,其被形成在半导体基板的表面上,并与第一外周沟槽相比而较深;第二导电型的第五区域,其露出于第一外周沟槽的底面上;第二导电型的第六区域,其露出于第二外周沟槽的底面上,且表面侧的端部与第五区域的背面侧的端部相比而位于背面侧;第一导电型的第七区域,其使第五区域与第六区域分离。
-
公开(公告)号:CN106165103A
公开(公告)日:2016-11-23
申请号:CN201580018706.3
申请日:2015-02-10
IPC: H01L29/78 , H01L21/336 , H01L29/06 , H01L29/12
CPC classification number: H01L29/7811 , H01L21/761 , H01L29/06 , H01L29/0619 , H01L29/0623 , H01L29/0649 , H01L29/0661 , H01L29/0696 , H01L29/1095 , H01L29/12 , H01L29/408 , H01L29/4236 , H01L29/66734 , H01L29/7397 , H01L29/7813
Abstract: 提供一种能实现更高耐压的半导体器件及其制造方法。所提供的半导体器件具有:p型的第四区,其与栅极沟槽的下端相接;终端沟槽,其在第二区的外侧形成于半导体基板的表面;p型的下端p型区,其与终端沟槽的下端相接;p型的侧面p型区,其与终端沟槽的外周侧的侧面相接,且与下端p型区相连,并在半导体基板的表面露出;p型的多个保护环区,其形成于比侧面p型区靠外周侧处,且在表面露出。
-
公开(公告)号:CN105874577A
公开(公告)日:2016-08-17
申请号:CN201480071099.2
申请日:2014-08-04
Applicant: 丰田自动车株式会社
IPC: H01L21/336 , H01L21/265 , H01L29/06 , H01L29/12 , H01L29/78
CPC classification number: H01L29/7811 , H01L21/046 , H01L21/761 , H01L21/76237 , H01L29/0615 , H01L29/0619 , H01L29/0623 , H01L29/0649 , H01L29/0661 , H01L29/1608 , H01L29/42368 , H01L29/66068 , H01L29/7397 , H01L29/7813
Abstract: 使绝缘栅型半导体装置高耐压化。一种制造在表面电极和背面电极之间进行开关的绝缘栅型半导体装置的方法,具有:向栅极沟槽的底面注入第一第二导电型杂质并使注入的第一第二导电型杂质扩散的工序、以及向外周沟槽的底面注入第二第二导电型杂质并使注入的第二第二导电型杂质扩散的工序。
-
公开(公告)号:CN105580139A
公开(公告)日:2016-05-11
申请号:CN201480052481.9
申请日:2014-09-22
IPC: H01L29/06 , H01L29/78 , H01L29/739
CPC classification number: H01L29/0634 , H01L29/0623 , H01L29/0661 , H01L29/1095 , H01L29/4236 , H01L29/42368 , H01L29/7397 , H01L29/7811 , H01L29/7813
Abstract: 一种半导体装置(10),包括半导体基板(11)。该半导体基板的元件区域(12)包括具有第一导电类型的第一体区域(36a),具有第二导电类型的第一漂移区(32a),以及多个第一浮动区域(34),各所述第一浮动区域具有所述第一导电类型。终端区域包括具有所述第二导电类型的第二漂移区(32b),以及多个第二浮动区域(37),各所述第二浮动区域具有所述第一导电类型。各所述第二浮动区域被所述第二漂移区所围绕。当第一漂移区的中心的深度被看作参考深度时,至少一个第二浮动区域被配置成比每个第一浮动区域更接近于所述参考深度。
-
公开(公告)号:CN103975440A
公开(公告)日:2014-08-06
申请号:CN201280060472.5
申请日:2012-12-06
CPC classification number: H01L29/7813 , H01L29/1095 , H01L29/42368 , H01L29/512 , H01L29/513
Abstract: 一种垂直MOSFET,其包括:半导体衬底,所述半导体衬底包括漏极层、漂移层、主体层和源极层;以及沟槽栅极,其从所述半导体衬底的上表面穿透所述源极层和所述主体层并且到达所述漂移层。所述沟槽栅极包括栅电极;第一绝缘膜,其布置于形成在所述半导体衬底中的沟槽的底表面上;第二绝缘膜,其至少布置在所述沟槽的侧表面上,并且与所述主体层接触;以及第三绝缘膜,其布置在所述栅电极和所述第二绝缘膜之间,并且由介电常数比所述第二绝缘膜的介电常数高的材料形成。
-
公开(公告)号:CN105874577B
公开(公告)日:2019-04-02
申请号:CN201480071099.2
申请日:2014-08-04
Applicant: 丰田自动车株式会社
IPC: H01L21/336 , H01L21/265 , H01L29/06 , H01L29/12 , H01L29/78
Abstract: 使绝缘栅型半导体装置高耐压化。一种制造在表面电极和背面电极之间进行开关的绝缘栅型半导体装置的方法,具有:向栅极沟槽的底面注入第一第二导电型杂质并使注入的第一第二导电型杂质扩散的工序、以及向外周沟槽的底面注入第二第二导电型杂质并使注入的第二第二导电型杂质扩散的工序。
-
公开(公告)号:CN105849909A
公开(公告)日:2016-08-10
申请号:CN201480071046.0
申请日:2014-08-04
Applicant: 丰田自动车株式会社
IPC: H01L29/06 , H01L21/265 , H01L21/266 , H01L21/336 , H01L29/12 , H01L29/78
CPC classification number: H01L29/7811 , H01L21/047 , H01L21/26586 , H01L29/0623 , H01L29/063 , H01L29/0696 , H01L29/1095 , H01L29/1608 , H01L29/408 , H01L29/66068 , H01L29/7813
Abstract: 本发明提供一种能够使耗尽层在外周区域内更加高速地伸展,从而实现较高的耐压的技术。半导体装置具有元件区域和与元件区域邻接的外周区域,所述元件区域具有绝缘栅型开关元件。在外周区域内形成有第一沟槽与第二沟槽。在第一沟槽与第二沟槽之间形成有第二导电型的表面区域。在第一沟槽的底面上形成有第二导电型的第一底面区域。在第二沟槽的底面上形成有第二导电型的第二底面区域。沿着第一沟槽的侧面而形成有对表面区域和第一底面区域进行连接的第二导电型的第一侧面区域。沿着第二沟槽的侧面而形成有对表面区域和第二底面区域进行连接的第二导电型的第二侧面区域。在第一侧面区域以及第二侧面区域的至少一部分中形成有低面密度区域。
-
公开(公告)号:CN103460388A
公开(公告)日:2013-12-18
申请号:CN201280016150.0
申请日:2012-09-04
IPC: H01L29/12 , H01L21/336 , H01L29/78
CPC classification number: H01L29/66666 , H01L21/3065 , H01L29/1608 , H01L29/34 , H01L29/4236 , H01L29/66068 , H01L29/7813
Abstract: 一种碳化硅半导体器件的制造方法,包括:在碳化硅衬底(1)上形成漂移层(2);在所述漂移层(2)的表面部分上或表面部分中形成基极层(3);在所述基极层(3)的表面部分中形成源极区(4);形成沟槽(6),以穿透所述基极层(3)并且到达所述漂移层(2);在所述沟槽(6)中的所述栅极绝缘膜(7)上形成栅极电极(8);形成电连接至所述源极区(4)和所述基极层(3)的源极电极(9);以及在所述衬底(1)的背侧表面上形成漏极电极(11)。形成所述沟槽(6)包括:对衬底表面进行平坦化,并且在平坦化之后蚀刻以形成所述沟槽(6)。
-
公开(公告)号:CN106165103B
公开(公告)日:2019-07-16
申请号:CN201580018706.3
申请日:2015-02-10
IPC: H01L29/78 , H01L21/336 , H01L29/06 , H01L29/12
CPC classification number: H01L29/7811 , H01L21/761 , H01L29/06 , H01L29/0619 , H01L29/0623 , H01L29/0649 , H01L29/0661 , H01L29/0696 , H01L29/1095 , H01L29/12 , H01L29/408 , H01L29/4236 , H01L29/66734 , H01L29/7397 , H01L29/7813
Abstract: 提供一种能实现更高耐压的半导体器件及其制造方法。所提供的半导体器件具有:p型的第四区,其与栅极沟槽的下端相接;终端沟槽,其在第二区的外侧形成于半导体基板的表面;p型的下端p型区,其与终端沟槽的下端相接;p型的侧面p型区,其与终端沟槽的外周侧的侧面相接,且与下端p型区相连,并在半导体基板的表面露出;p型的多个保护环区,其形成于比侧面p型区靠外周侧处,且在表面露出。
-
-
-
-
-
-
-
-
-