-
公开(公告)号:CN101467460B
公开(公告)日:2016-03-23
申请号:CN200780022237.8
申请日:2007-06-18
Applicant: 卡西欧计算机株式会社 , 瑞萨电子株式会社
IPC: H04N19/00 , H04N19/587
CPC classification number: H04N7/50 , H04N19/107 , H04N19/132 , H04N19/159 , H04N19/172 , H04N19/176 , H04N19/31 , H04N19/436 , H04N19/44 , H04N19/46 , H04N19/587 , H04N19/61 , H04N19/70
Abstract: 本发明公开一种编解码器(CODEC)5,其对在MPEG格式下以240Q)S的高速帧率捕获的运动图像进行压缩和编码。所述CODEC 5将每帧中的图像划分为I图像、主帧P图像(P4,P8,P12)和其它子帧P图像(pi,p2,p3,…)。在对主帧P图像进行编码时,该CODEC 5使用在时间轴上紧邻的I图像或其它主帧的P图像作为基准图像。使用具有60fps运动图像重放性能的重放设备,为了执行重放时间等于图像捕获时间的实际速度重放,仅对主帧进行重放,在这种情况下,不需要对子帧的P图像进行解码处理。
-
公开(公告)号:CN101467460A
公开(公告)日:2009-06-24
申请号:CN200780022237.8
申请日:2007-06-18
Applicant: 卡西欧计算机株式会社 , 株式会社瑞萨科技
CPC classification number: H04N7/50 , H04N19/107 , H04N19/132 , H04N19/159 , H04N19/172 , H04N19/176 , H04N19/31 , H04N19/436 , H04N19/44 , H04N19/46 , H04N19/587 , H04N19/61 , H04N19/70
Abstract: 本发明公开一种编解码器(CODEC)5,其对在MPEG格式下以240Q)S的高速帧率捕获的运动图像进行压缩和编码。所述CODEC 5将每帧中的图像划分为I图像、主帧P图像(P4,P8,P12)和其它子帧P图像(pi,p2,p3,…)。在对主帧P图像进行编码时,该CODEC 5使用在时间轴上紧邻的I图像或其它主帧的P图像作为基准图像。使用具有60fps运动图像重放性能的重放设备,为了执行重放时间等于图像捕获时间的实际速度重放,仅对主帧进行重放,在这种情况下,不需要对子帧的P图像进行解码处理。
-
公开(公告)号:CN105391972B
公开(公告)日:2021-01-05
申请号:CN201510524774.9
申请日:2015-08-25
Applicant: 瑞萨电子株式会社
Abstract: 本发明涉及图像通信设备、图像发送设备和图像接收设备。包括编码部分、解码部分和图像识别部分。编码部分基于计算的编码模式对要输入的视频信号执行编码处理,并且发送编码流。解码部分对接收的编码流执行解码处理,并且输出解码图像。图像识别部分对解码图像执行图像识别处理。编码部分基于代表图像识别部分中的识别结果的确定性的识别准确性信息调整编码模式。
-
公开(公告)号:CN101547358B
公开(公告)日:2014-01-15
申请号:CN200910005428.4
申请日:2009-01-20
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/86 , H04N19/103 , H04N19/124 , H04N19/17 , H04N19/176 , H04N19/436 , H04N19/61
Abstract: 本发明提供了一种图像编码设备,在不形成条带的情况下,其不需要在跨过并行处理区域边界的连续宏块之间的量化参数的引用。图像编码设备从并行处理区域的顶部顺序地通过并行处理对编码目标图像的宏块进行编码,并且该图像编码设备具有用于每个并行处理区域的编码元件。当并行处理区域的顶部宏块的所有量化正交变换系数为零时,编码元件将非零系数添加到部分系数,使得系数为非零。因此,抑制在每个并行处理区域的顶部宏块中生成跳过宏块。由于没有必要形成条带,因此在并行处理区域边界上应用预测,因而编码效率提高。在解码时不会产生错误,并且解码图像质量不会劣化。
-
公开(公告)号:CN103329534B
公开(公告)日:2017-03-08
申请号:CN201180065477.2
申请日:2011-12-06
Applicant: 瑞萨电子株式会社
IPC: H04N19/105 , H04N19/50 , H04N19/70
CPC classification number: H04N19/159 , H04N19/105 , H04N19/11 , H04N19/119 , H04N19/176 , H04N19/50 , H04N19/593 , H04N19/70
Abstract: 在传递编码方法方面,确保通过使用了矢量信息的帧内预测编码而被编码的信息的解码。求出成为图像的预测编码对象的被分割的图像的信息与预测信息的误差并进行预测编码,根据该预测编码的处理序列,按对所述被分割的图像的信息进行的每次处理来生成将确定预测方法的信息和通过该方法被预测编码的信息排列而成的数据流。此时,在所述预测方法为使用矢量的帧内预测编码的情况下,所述数据流作为被预测编码的信息,按对所述被分割的图像的信息进行的每次处理而具有成对的矢量信息和所述误差的信息。
-
公开(公告)号:CN103329534A
公开(公告)日:2013-09-25
申请号:CN201180065477.2
申请日:2011-12-06
Applicant: 瑞萨电子株式会社
IPC: H04N7/32
CPC classification number: H04N19/159 , H04N19/105 , H04N19/11 , H04N19/119 , H04N19/176 , H04N19/50 , H04N19/593 , H04N19/70
Abstract: 在传递编码方法方面,确保通过使用了矢量信息的帧内预测编码而被编码的信息的解码。求出成为图像的预测编码对象的被分割的图像的信息与预测信息的误差并进行预测编码,根据该预测编码的处理序列,按对所述被分割的图像的信息进行的每次处理来生成将确定预测方法的信息和通过该方法被预测编码的信息排列而成的数据流。此时,在所述预测方法为使用矢量的帧内预测编码的情况下,所述数据流作为被预测编码的信息,按对所述被分割的图像的信息进行的每次处理而具有成对的矢量信息和所述误差的信息。
-
公开(公告)号:CN105379284B
公开(公告)日:2020-02-21
申请号:CN201380078187.0
申请日:2013-07-22
Applicant: 瑞萨电子株式会社
Abstract: 动态图像编码装置(1)执行与应该进行编码的动态图像信号(VS)相关的语法元素的动态图像编码处理来形成编码比特流(CVBS)。在动态图像编码处理之前执行对动态图像信号(VS)追加填充处理数据(PD)的填充处理,被追加了填充处理数据的追加动态图像信号的横和纵的尺寸被设定为动态图像编码处理的编码块尺寸的整数倍。判定语法元素的编码块属于动态图像信号(VS)和填充处理数据(PD)中的哪一个。在编码块属于前者的情况下,形成具有大的码量的编码比特流。在编码块属于后者的情况下,形成具有小的码量的编码比特流。能够减轻在填充处理时编码比特流的码量的增加。
-
公开(公告)号:CN104519367B
公开(公告)日:2019-06-11
申请号:CN201410515393.X
申请日:2014-09-29
Applicant: 瑞萨电子株式会社
IPC: H04N19/61 , H04N19/176 , H04N19/124 , H04N19/96
CPC classification number: H04N19/44 , H04N19/436 , H04N19/61
Abstract: 本发明涉及视频解码处理装置及其操作方法。公开了一种视频解码处理装置,其能降低开始并行解码处理的开销。该视频解码处理装置包括解析单元,以及第一和第二视频处理单元。包括分别具有预定像素大小的最大编码单元的信息的编码比特流被供应到解析单元的输入端子。解析单元执行编码比特流的语法的解析,由此由最大编码单元生成可并行处理的第一和第二中间流。第一视频处理单元和第二视频处理单元并行处理由解析单元生成的第一和第二中间流。
-
公开(公告)号:CN105391972A
公开(公告)日:2016-03-09
申请号:CN201510524774.9
申请日:2015-08-25
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/124 , G06K9/4614 , G06K9/6257 , H04N19/103 , H04N19/115 , H04N19/117 , H04N19/136 , H04N19/154 , H04N19/46 , H04N19/54 , H04N19/61
Abstract: 本发明涉及图像通信设备、图像发送设备和图像接收设备。包括编码部分、解码部分和图像识别部分。编码部分基于计算的编码模式对要输入的视频信号执行编码处理,并且发送编码流。解码部分对接收的编码流执行解码处理,并且输出解码图像。图像识别部分对解码图像执行图像识别处理。编码部分基于代表图像识别部分中的识别结果的确定性的识别准确性信息调整编码模式。
-
公开(公告)号:CN105245899A
公开(公告)日:2016-01-13
申请号:CN201510393593.7
申请日:2015-07-07
Applicant: 瑞萨电子株式会社
IPC: H04N19/423 , H04N19/433 , H04N19/176
CPC classification number: H04N19/159 , H04N19/105 , H04N19/12 , H04N19/16 , H04N19/176 , H04N19/433 , H04N19/436 , H04N19/597
Abstract: 本发明涉及图片编码设备、图片解码设备和图片通信系统。在图片编码设备和图片解码设备中,对参考帧存储器的访问被抑制。图片编码设备由用于图片内编码的第一编码器、用于图片间编码的第二编码器和中间缓冲器组成。由第一编码器生成的本地解码图片作为参考图片被存储在中间缓冲器中,并且第二编码器的图片间编码通过参考中间缓冲器中的本地解码图片执行。图片解码设备由用于图片内解码的第一解码器、用于图片间解码的第二解码器和中间缓冲器组成。由第一解码器生成的本地解码图片作为参考图片被存储在中间缓冲器中,并且第二解码器的图片间解码通过参考中间缓冲器中的本地解码图片执行。
-
-
-
-
-
-
-
-
-