一种提供加速度计量的方法、装置和系统

    公开(公告)号:CN104641242B

    公开(公告)日:2017-04-12

    申请号:CN201380004606.6

    申请日:2013-06-20

    Abstract: 本发明提供测量加速度的技术和机制。在一个实施例中,一个微机电加速计包括磁体、质量块和用于悬挂质量块的第一支撑梁部分和第二支撑梁部分。基于磁体和第一支撑梁部分和第二支撑梁部分传导的电流,第一支撑梁部分和第二支撑梁部分的谐振频率特性指示了质量块的加速度。在另一实施例中,微机电加速计进一步包括第一导线部分和第二导线部分。第一导线部分和第二导线部分均耦合到质量块,并进一步耦合到各自的锚,以用于第一导线部分和第二导线部分间的信号交换。第一导线部分和第二导线部分提供了质量块的偏移。

    用于后段工艺(BEOL)互连制造的表面对准光刻图案化方式

    公开(公告)号:CN109952637B

    公开(公告)日:2023-10-20

    申请号:CN201680090571.6

    申请日:2016-12-02

    Abstract: 描述了用于后段工艺(BEOL)互连制造的表面对准光刻图案化方式和所得的结构。在示例中,一种集成电路结构包括衬底。多条交替的第一和第二导电线沿着衬底上方的第一层间电介质(ILD)层中的后段工艺(BEOL)金属化层的第一方向。导电过孔在多条交替的第一和第二导电线中的导电线之一上并与其电耦合,导电过孔在所述导电线之一之上居中。第二ILD层在多条交替的第一和第二导电线上方并在横向上与导电过孔相邻。第二ILD层具有与导电过孔的平坦顶表面基本共面的最上表面。

    用于调制电桶敏感度的差异化硬掩模

    公开(公告)号:CN109997219B

    公开(公告)日:2023-08-04

    申请号:CN201680091058.9

    申请日:2016-12-23

    Abstract: 描述了基于用于调制针对半导体结构制造的电桶敏感度的差异化硬掩模的方法,以及所得到的结构。在一个示例中,一种制造用于集成电路的互连结构的方法包括在形成于衬底上方的层间电介质(ILD)层上方形成硬掩模层。在所述硬掩模层上形成多个电介质间隔体。所述硬掩模层被构图为形成多个第一硬掩模部分。与第一硬掩模部分交替地形成多个第二硬掩模部分。在交替的所述第一硬掩模部分和所述第二硬掩模部分上以及在多个电介质隔离物之间的开口中形成多个电桶。多个电桶中的选定电桶被暴露于光刻曝光并去除以限定过孔位置的集合。

    用于交错互连线的过孔连接
    4.
    发明公开

    公开(公告)号:CN114256197A

    公开(公告)日:2022-03-29

    申请号:CN202110972819.4

    申请日:2021-08-24

    Abstract: 公开了用于交错互连线的过孔连接。一种互连结构包括第一多个互连以及第二多个互连,其中,第一多个互连和第二多个互连交错,使得第二多个互连中的单个互连相对于第一多个互连中的单个互连横向偏移。互连结构还包括将第一多个互连中的单个互连耦合到第二多个互连中的单个互连的过孔。

    用于集成电路结构的多高度多宽度互连线金属化部

    公开(公告)号:CN113851452A

    公开(公告)日:2021-12-28

    申请号:CN202011545573.4

    申请日:2020-12-24

    Inventor: H·J·允 K·L·林

    Abstract: 公开了一种集成电路金属化线,其具有平坦顶表面但不同的垂直高度,例如,以控制集成电路互连的层内电阻/电容。可以在通孔金属化部上方的两个厚度的电介质材料之间插入硬掩模材料层。在沉积硬掩模材料层之后,可以穿过硬掩模层图案化沟槽开口,以限定线金属化部在哪里将具有更大高度。在硬掩模材料层上方沉积一定厚度的电介质材料之后,可以穿过最上方厚度的电介质材料蚀刻沟槽图案,在沟槽不和硬掩模材料层中的开口重合的任何地方暴露硬掩模材料层。在硬掩模材料层被暴露的地方,沟槽蚀刻可能被延迟,从而获得不同深度的沟槽。可以利用金属化部填充不同深度的沟槽,然后进行平面化。

Patent Agency Ranking