Abstract:
본 발명은 무선 환경에서 고속 전송시 요구되는 주파수 선택적 레일레이 페이딩(Frequency Selectiv Rayleigh Fading: 무선 이동통신 환경하에서 지연퍼짐에 의해 발생하게 되는 페이딩)에 대한 보상 및 심볼간 간섭(ISI) 제거를 위한 주파수 선택적 레일레이 페이딩(Frequency Selectiv Rayleigh Fading) 보상 시스템에 관한 것이다.
Abstract:
본 발명은 ATM 망에서의 가상 채널을 이용한 고속 리라우팅(Rerouting) 방법에 관한 것으로, 특히 장애가 발생하면 채널장애인지 판단하는 제 1단계(501,502): 상기 제 1단계에서 채널장애가 아니면 경로장애인지 판단하는 제 2단계(504): 상기 제 2단계에서 경로장애가 아니면 다른 화이버를 통한 백업 알고리즘을 수행하고, 경로장애이면 백업 경로대역이 존재하는지 판단하는 제 3단계(510): 상기 제 3단계에서 백업 경로대역이 존재하면 VPI/VCI를 백업 VPI/VCI로 대체하고, 채널대역이 존재하지 않으면 다른 화이버를 통한 백업 알고리즘을 수행하는 제 4단계(511,512): 상기 제 1단계에서 채널장애이면 백업 채널대역이 존재하는지 판단하는 제 5단계(507): 및 상기 제 5단계에서 백업 채널대역이 존재하면 VPI/VCI를백업 VPI/VCI로 대체하고, 백업 채널대역이 존재하지 않으면 제 3단계를 수행하는 제 6단계(508,509)를 포함하여, 망의 체증을 제어할 수 있을 뿐만 아니라 망에 장애가 발생했을 때 신속한 복구 조치를 취할 수 있어 실시간 서비스를 지원할 수 있다.
Abstract:
PURPOSE: A maximum repetitive decoding number adaptive setting apparatus of an LDPC(Low Density Parity Check) decoding apparatus by SNR(Signal to Noise Ratio) estimation and method thereof, and a LDPC decoding method and apparatus including the same are provided, which reduces calculation and delay efficiently by reducing an average repetitive decoding number. CONSTITUTION: According to the maximum repetitive decoding number adaptive setting apparatus decoding a signal encoded by LDPC(Low Density Parity Check), a signal to noise ration estimation part(110) estimates a signal to noise ratio corresponding to the received LDPC encoding signal, and a maximum repetitive decoding number setting part(130) sets a maximum repetitive decoding number corresponding to the estimated signal to noise ratio adaptively on the basis of a storing part where the maximum repetitive decoding number corresponding to a random signal to noise ratio is stored.
Abstract:
PURPOSE: A boundary router assuring method for assuring a differentiated service is provided to reflect a service quality to the full requested by a far-end regardless of a traffic processing provided from each transmission network by using a per hop behavior class buffer using a traffic control unit of a boundary router. CONSTITUTION: A boundary router classifies a class for a packet inputted through a traffic control unit(S301) and checks the type of the classified class(S302). If the classified class is EF, the boundary router checks whether there is a space in an EF buffer(S303). If there is a space in the EF buffer, the boundary router assigns the classified class to the EF buffer, and if the EF buffer is full, the boundary router checks whether there is a space in a DE buffer(S306). If there is a space in the DE buffer, the boundary router assigns a portion of the DE buffer to an EF class with a high priority(S307,S308), and transmits an EF packet(S309). If the DE buffer is full, the boundary router checks whether there is a space in an AF buffer(S311). If the AF buffer is full, the boundary router discards the packet(S312). If there is a space in the AF buffer, the boundary router assigns a portion of the AF buffer to the EF class(S313,S314), and transmits the EF packet(S315). If the classified class is AF, the boundary router checks whether there is a space in the AF buffer(S317). If there is a space in the AF buffer, the boundary router assigns the AF packet(S318), and if there is no space in the AF buffer, the boundary router checks whether there is a space in the DE buffer(S319). If the DE buffer is full, the boundary router discards the corresponding packet(S320). If there is a space in the DE buffer, the boundary router assigns a portion of the DE buffer to the AF class(S322,S323), and transmits the EF packet(S333).
Abstract:
본 발명은 무선 환경에서 고속 전송시 요구되는 주파수 선택적 레일레이 페이딩(Frequency Selectiv Rayleigh Fading : 무선 이동 통신 환경 하에서 지연퍼짐에 의해 발생하게 되는 페이딩)에 대한 보상 및 심볼간 간섭(ISI) 제거를 위한 주파수 선택적 레일레이 페이딩(Frequency Selectiv Rayleigh Fading) 보상 시스템에 관한 것이다.
Abstract:
An apparatus and a method for generating jacket LDPC(Low Density Parity Check) codes of a Richardson type are provided to constitute an encoder with simple hardware by reducing the complexity of calculating the LDPC codes. An apparatus for generating jacket LDPC codes of a Richardson type includes a jacket pattern generating unit(400), an encoding-rate/encoding-length control unit(410), a zero padding/canceling unit(430), a CPM(Circulant Permutation Matrix) inserting unit(420), and an H matrix generating unit(440). The jacket pattern generating unit(400) generates a jacket matrix based on a jacket pattern in which an inverse matrix of a square matrix is represented as the inverse of each element. The encoding-rate/encoding-length control unit(410) outputs a prime number, which determines the size of CPM based on the size of the jacket matrix generated in the jacket pattern generating unit(400), to satisfy a requested encoding rate. The zero padding/canceling unit(430) inserts zero into the jacket matrix generated in the jacket pattern matrix, and generates a non-square matrix. The CPM inserting unit(420) generates a first CPM of a unit matrix which only has diagonal factors based on the prime number outputted in the encoding-rate/encoding-length control unit(410), and generates all second CPMs by shifting the first CPM corresponding to each factor of the jacket matrix. The H matrix generating unit(440) generates an H matrix of a Richardson type based on the non-square jacket matrix and the second CPM.
Abstract:
본 발명은 확률값 재조정을 위한 궤환 동작없이 예측기를 구비하여 확률값의 논-제로(non-zero) 비트를 검출하여 바로 출력 비트의 수와 확률값 재조정을 위한 채우기 비트의 수를 한번의 계산으로 구현할 수 있는 효율적인 문맥기반 산술부호 장치를 제공하기 위한 것으로, 이를 위해 본 발명은 현재 픽셀을 부호화 하기 위해 인접한 경계 픽셀의 비트값을 입력받아 다수 비트의 인덱스를 생성하는 문맥 생성 수단; 상기 문맥 생성 수단으로부터 출력되는 상기 인덱스에 응답하여 해당 번지의 심볼 확률값을 출력하는 심볼 확률값 출력 수단; 상기 확률 테이블로부터 출력되는 상기 심볼 확률값 및 천이 확률값을 입력받아 곱셈 동작하여 누적 확률값을 출력하는 심볼 산술 부호 수단; 상기 심볼 산술 부호 수단으로부터 출력되는 상기 누적 확률값을 입력받아 상기 누적 확률값의 비트 이동을 위한 천이 비트 및 제1 출력 비트 생성을 위한 채우기 비트를 계산하여 상기 천이 확률값 및 상기 제1 출력 비트를 출력하는 예측 수단; 상기 심볼 산술 부호 수단으로부터 마지막 픽셀의 누적 확률값을 입력받아 제2 출력 비트를 생성하는 부호 종료 수단; 및 상기 제1 출력 비트 및 상기 제2 출력 비트를 입력받아 차례로 저장하여 일정 크기의 비트열이 형성되면 부호화된 비트 출력으로 내보내는 출력 수단을 포함한다.
Abstract:
PURPOSE: A context based arithmetic encoder capable of simultaneously calculating the number of outputs and the number of filling bits by detecting a non-zero bit of a probability value is provided. CONSTITUTION: A context based arithmetic encoder comprising: a context producing section(10) for receiving a bit value of an adjacent boundary pixel and an index of a plurality of bits; a symbol probability value output section for outputting a symbol probability value of a corresponding address in response to the index from the context producing section(10); a symbol arithmetic encoder(30) for multiplying the symbol probability value from the symbol probability value output section by a transition probability value and outputting an accumulating probability value; an estimator(90) for calculating a transition bit and a filling bit based on the accumulating probability value from the symbol arithmetic encoder(30) and outputting the transition probability value and a first output bit; a code ending section for producing a second output bit based on an accumulating probability value of a final pixel from the symbol arithmetic encoder(30); and an output section for sequentially receiving and storing the first and second bits and outputting coded bits.
Abstract:
1. 청구 범위에 기재된 발명이 속한 기술분야 본 발명은 소비전력 감소를 위한 데이터 할당 방법에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은, 대규모직접회로(VLSI)의 레지스터에 데이터를 할당하는 기술을 구현할 때 매 클럭마다 레지스터의 데이터가 변화하는 것을 줄임으로써 전력 소모를 줄이고, 역방향 연결선을 없애 설계 면적을 줄일 수 있는 데이터 할당 방법을 제공하고자 함. 3. 발명의 해결방법의 요지 본 발명은, 입력 레지스터의 갯수를 선택할 수 있으므로 효율적인 데이터 할당이 가능하고, 레지스터에 저장되는 데이터 값 변화(클럭의 스위칭)를 줄임으로써 전력 소모를 최소화하며, 순방향만으로 연산이 진행되기 때문에 역방향 연결선을 사용할 필요가 없고, 동일 집단내의 레지스터로만 데이터를 이동시키기 때문에 연결선의 복잡도를 줄일 수 있다. 4. 발명의 중요한 용도 본 발명은 레지스터에 데이터를 할당하는데 이용됨.