적층 세라믹 커패시터 및 그 제조방법

    公开(公告)号:KR101060824B1

    公开(公告)日:2011-08-30

    申请号:KR1020090129304

    申请日:2009-12-22

    Abstract: 본 발명에 의한 적층 세라믹 커패시터는, 내부전극 형성 물질을 포함하는 내부전극 및 유전체층이 교대로 적층된 적층 세라믹 커패시터 및 상기 적층 세라믹 커패시터의 외부 표면에 형성되어 상기 내부전극과 전기적으로 연결되며, 외부전극 형성 물질을 포함하는 외부전극을 포함하며, 상기 내부전극은 상기 외부전극 형성 물질을 2vol% 내지 20vol% 포함하는 비확산층 및 상기 비확산층의 양쪽 단부 중 적어도 하나의 상기 단부에 상기 외부전극 형성 물질의 확산층을 구비한다.
    본 발명의 실시예에 따르면, 안정적으로 정전용량을 확보하면서 전극 물질 확산에 따른 크랙을 방지할 수 있는 적층 세라믹 커패시터 및 그 제조방법을 제공할 수 있다.
    적층 세라믹 커패시터, 크랙, 확산층, 접촉성

    세라믹 전자부품
    152.
    发明授权
    세라믹 전자부품 有权
    陶瓷电子元件

    公开(公告)号:KR101053329B1

    公开(公告)日:2011-08-01

    申请号:KR1020090062591

    申请日:2009-07-09

    CPC classification number: H01G4/30 H01G4/232

    Abstract: 본 발명은 세라믹 전자부품에 관한 것으로, 본 발명에 따른 세라믹 전자부품은 상면 및 하면과 상기 상면 및 하면을 연결하는 적어도 2개의 측면을 갖는 세라믹 소체; 상기 세라믹 소체 내부에 형성된 내부 도전층: 및 상기 내부 도전층과 전기적으로 연결된 외부전극을 포함하고, 상기 외부전극은 상기 세라믹 소체의 일 측면으로부터 상기 상면 및 하면의 일부까지 연장되어 형성된 제1 전극층과, 상기 제1 전극층을 덮도록 형성된 도전성 수지층 및 상기 도전성 수지층을 덮도록 형성되되 상기 세라믹 소체의 일 측면으로부터 상기 상면 및 하면의 일부까지 연장되어 형성된 제1 전극층의 길이보다 더 길게 연장된 길이를 갖는 제2 전극층을 구비하며, 상기 세라믹 소체의 상면 또는 하면으로부터 상기 내부 도전층까지의 최단 거리는 상기 제1 전극층의 길이보다 크거나 같은 것을 특징으로 한다.
    세라믹 전자부품, 세라믹 유전체층, 내부전극, 외부전극

    Abstract translation: 本发明是一种具有至少两侧的陶瓷体,它涉及一种陶瓷电子部件中,陶瓷电子部件,根据本发明连接的顶部和底部表面,并且所述顶面和底面; 该陶瓷体内形成内部导电层:和第一电极层和包括所述内导电层和电连接到所述外部电极上的外部电极形成为从上表面和下表面的一部分延伸从陶瓷体的一个侧面和 中,第一电极层覆盖,以便形成导电性树脂层和被形成为覆盖导电层的数量扩展到从陶瓷体的一个侧面更长的延伸比的长度形成的第一电极层的长度的上表面和下表面的一部分 其中,从陶瓷体的上表面或下表面到内导电层的最短距离大于或等于第一电极层的长度。

    적층형 칩 커패시터
    153.
    发明公开
    적층형 칩 커패시터 有权
    多层芯片电容器

    公开(公告)号:KR1020110039130A

    公开(公告)日:2011-04-15

    申请号:KR1020090096429

    申请日:2009-10-09

    CPC classification number: H01G4/005

    Abstract: PURPOSE: A multilayer chip capacitor is provided to reduce ESL(equivalent serial inductance) while maintaining ESR(equivalent serial resistance). CONSTITUTION: In a multilayer chip capacitor, a capacitor main body has first and the second sides. A capacitor main body is comprised of a ceramic sintered body. A plurality of inner electrodes have two leads. A plurality of outer electrodes(131,132,133,134) are formed in the first and second sided of the capacitor main body.

    Abstract translation: 目的:提供多层片式电容器,以降低ESL(等效串联电感),同时保持ESR(等效串联电阻)。 构成:在多层片状电容器中,电容器主体具有第一和第二面。 电容器主体由陶瓷烧结体构成。 多个内部电极具有两个引线。 多个外电极(131,132,133,134)形成在电容器主体的第一和第二侧。

    세라믹 전자부품
    154.
    发明公开
    세라믹 전자부품 有权
    陶瓷电子元件

    公开(公告)号:KR1020110005072A

    公开(公告)日:2011-01-17

    申请号:KR1020090062591

    申请日:2009-07-09

    CPC classification number: H01G4/30 H01G4/232

    Abstract: PURPOSE: A ceramic electronic component is provided to prevent a crack due to thermal impact and bending strength by increasing an area for conductive resin layer. CONSTITUTION: A ceramic electronic component comprises a ceramic body(10), an inner electrode(20), and an external electrode(30). The ceramic body has top surface, bottom surface, and at least two sides. The inner electrode is formed inside the ceramic body. The external electrode is electrically connected to the inner electrode. The external electrode comprises a first electrode layer, a conductive resin layer, and a second electrode layer. A conductive resin layer covers the first electrode layer. The second electrode layer covers the conductive resin layer.

    Abstract translation: 目的:提供陶瓷电子部件,通过增加导电树脂层的面积来防止由于热冲击和弯曲强度而引起的裂纹。 构成:陶瓷电子部件包括陶瓷体(10),内部电极(20)和外部电极(30)。 陶瓷体具有顶表面,底表面和至少两侧。 内部电极形成在陶瓷体的内部。 外部电极电连接到内部电极。 外部电极包括第一电极层,导电树脂层和第二电极层。 导电树脂层覆盖第一电极层。 第二电极层覆盖导电树脂层。

    저온 소결용 유리 조성물과 이를 이용한 유리 프릿, 유전체조성물, 적층 세라믹 커패시터
    156.
    发明授权
    저온 소결용 유리 조성물과 이를 이용한 유리 프릿, 유전체조성물, 적층 세라믹 커패시터 失效
    用于低温烧结的玻璃组合物,玻璃纤维,电介质组合物和使用其的多层陶瓷电容器

    公开(公告)号:KR100790682B1

    公开(公告)日:2008-01-02

    申请号:KR1020060088926

    申请日:2006-09-14

    CPC classification number: C03C8/14 C03C3/076 C03C8/02 C03C8/24 H01B3/10 H01B3/12

    Abstract: A glass composition for low temperature sintering, a glass frit, a dielectric composition comprising the glass composition and a multilayer ceramic capacitor comprising the dielectric composition are provided to sinter BaTiO3 dielectric layer at low temperature for minimizing short-cut generating rate and for maximizing stability sufficient for satisfying X5R dielectric property by decreasing the difference of sinter shrinking between inner electrode layer and dielectric layer. The glass composition for low temperature sintering consists of aR2O-bMO-cMF2-dB2O3-eSiO2, wherein a, b, c, d and e satisfy the relations of 2

    Abstract translation: 提供一种用于低温烧结的玻璃组合物,玻璃料,包含玻璃组合物的电介质组合物和包含电介质组合物的多层陶瓷电容器,以在低温下烧结BaTiO 3电介质层,以使短切产生速率最小化并使最大化稳定性足够 通过减少内部电极层和电介质层之间的烧结收缩的差异来满足X5R介电性能。 用于低温烧结的玻璃组合物由R 2 O-bMO-cMF 2 -dB 2 O 3 -eSiO 2组成,其中a,b,c,d和e满足2 <= a <= 10,0 <= b <= 30,1 <= c <= 5,10 <= d <= 30,50 <= e <= 80和a + b + c + d + e = 100mol%,R2O为选自Li2O和K2O中的至少一种,MO为 至少一种选自CaO和BaO,MF2为选自CaF 2和BaF 2中的至少一种。 包含玻璃组合物的低温烧结玻璃料是球形的,玻璃料的平均粒度为100-200nm。 电介质组合物包含1.0-3.0摩尔的玻璃组合物以及辅助成分,其含有0.5-2.0摩尔的MgO,0.1-2.0摩尔的稀土元素的氧化物(选自Y 2 O 3,Ho 2 O 3和 Dy2O3),0.05-0.5摩尔MnO和0.05-0.5摩尔V2O5相对于100摩尔BaTiO 3。 多层陶瓷电容器包括多个电介质层,介电层之间的内部电极和与电极连接到内部电极的外部电极,其中介电层由电介质组合物组成。

    세라믹 그린시트 절단용 기구와 이 기구를 포함한 세라믹그린시트의 적층장치 및 세라믹 그린시트의 박리방법
    157.
    发明授权
    세라믹 그린시트 절단용 기구와 이 기구를 포함한 세라믹그린시트의 적층장치 및 세라믹 그린시트의 박리방법 失效
    세라믹그린시트절단용기구와이기구를포함한세라믹그린시트의적층장치및세라믹그린시트의박리방

    公开(公告)号:KR100631135B1

    公开(公告)日:2006-10-02

    申请号:KR1020050049419

    申请日:2005-06-09

    Abstract: A ceramic green sheet cutter, an apparatus for depositing a ceramic green sheet including the same, and a method of delaminating a ceramic green sheet are provided to improve productivity of MLCC and reduce manufacturing cost. A ceramic green sheet cutter includes a delamination head(54), and a cutting device(55). The delamination head has a plurality of vacuum holes at its lower surface in order to delaminate a ceramic green sheet from a carrier film. The cutting device is movable in a vertical direction in order to cut the green sheet spaced apart from the separation head in a horizontal direction, and movable in a horizontal direction in order to preliminarily delaminate the cut ceramic green sheet.

    Abstract translation: 提供一种陶瓷生片切割器,用于沉积包含陶瓷生片的陶瓷生片的设备以及用于剥离陶瓷生片的方法,以提高MLCC的生产率并降低制造成本。 陶瓷生片切割器包括分层头(54)和切割装置(55)。 分层头在其下表面具有多个真空孔,以便将陶瓷生片从载体膜上剥离下来。 切割装置可以在竖直方向上移动,以便沿水平方向切割与分离头间隔开的生片,并且可以在水平方向上移动以便预先使切割的陶瓷生片分层。

    페로브스카이트 구조를 갖는 유전체용 산화물 분말의제조방법 및 적층 세라믹 콘덴서
    158.
    发明授权
    페로브스카이트 구조를 갖는 유전체용 산화물 분말의제조방법 및 적층 세라믹 콘덴서 失效
    使用材料制造钙钛矿结构氧化物粉末以制造电介质和多层陶瓷电容器的方法

    公开(公告)号:KR100616541B1

    公开(公告)日:2006-08-29

    申请号:KR1020040022411

    申请日:2004-03-31

    Abstract: 본 발명은 유전체용 산화물 분말을 제조하는 방법 및 이 방법에 의하여 제조된 산화물 분말을 사용하여 제조된 유전체를 포함하는 적층 세라믹 콘덴서에 관한 것으로서, 고상 합성법에 의하여 입도분포가 좁은 범위를 갖고, OH
    - 기의 함량이 낮고, C/A 축 비가 크고, 그리고 페로브스카이트 구조를 갖는 미립의 유전체용 산화물 분말 및 적층 세라믹 콘덴서를 제공하고자 하는데, 그 목적이 있는 것이다.
    본 발명은 ABO
    3 (A는 원자가가 2인 원소 및 희토류 원소중에서 선택된 1종 또는 2종이상이고, B는 Ti 임) 페로브스카이트 구조의 산화물 분말을 제조하는 방법에 있어서, 상기 A 자리 원소가 1종 또는 2종 이상이 용해된 화합물과 TiO
    2 원료를 습식혼합하여 TiO
    2 슬러리를 제조하고, 건조한 후, 250∼600℃의 온도범위에서 열처리하여 상기 A 자리 원소 함유 산화물이 TiO
    2 입자 표면에 코팅되도록 한 다음, A 자리 원소/Ti 비가 1.000이 되도록 A 자리 원소 함유 산화물을 첨가하여 습식혼합한 후, 건조 및 분쇄한 후, 700∼1200℃의 온도에서 열처리하여 페로브스카이트 구조를 갖는 유전체용 산화물 분말을 제조하는 방법 및 이 방법에 의하여 제조된 산화물 분말을 사용하여 제조된 유전체를 포함하는 적층 세라믹 콘덴서를 그 요지로 한다.
    적층, 세라믹, 콘덴서, 유전체, 페로브스카이트, 고상합성, 산화물

    칩 부품 단자 전극의 도금액 침투 검사 방법
    159.
    发明授权
    칩 부품 단자 전극의 도금액 침투 검사 방법 失效
    镀层溶液渗透到芯片终端电极的测试方法

    公开(公告)号:KR100576859B1

    公开(公告)日:2006-05-10

    申请号:KR1020040001402

    申请日:2004-01-09

    Abstract: 본 발명은 칩 부품 등의 단자 전극 내부로의 도금액 침투를 검사하는 방법에 관한 것이다.
    본 발명은, 단자 전극 및 상기 단자 전극의 외부면에 도금층이 형성된 칩 부품을 마련하는 단계와, 상기 단자 전극의 단면을 노출시키는 단계와, 상기 단자 전극을 구성하는 성분을 선택적으로 에칭하여 제거하는 단계 및 상기 단자 전극을 구성하는 성분이 제거되고 남은 부분을 검사하는 단계를 포함하는 칩 부품 단자 전극의 도금액 침투 검사 방법을 제공한다.
    본 발명에 따르면, 짧은 시간 동안 저렴하면서도 정확하게 단자 전극 내의 도금액 침투 여부 및 침투 정도를 판별할 수 있는 장점이 있다.
    칩 부품, 단자 전극, 도금층, 도금액 침투, 기공

    세라믹 후막의 제조방법
    160.
    发明授权
    세라믹 후막의 제조방법 失效
    陶瓷厚膜的制造方法

    公开(公告)号:KR100533623B1

    公开(公告)日:2006-01-27

    申请号:KR1019980031298

    申请日:1998-07-31

    Inventor: 허강헌 조영진

    Abstract: 본 발명은 세라믹후막의 제조방법에 관한 것이며; 그 목적하는 바는 알콕사이드 용액에 세라믹파우더를 혼합한 후 이를 세라믹후막으로 제조함으로써, 낮은 온도에서 소성을 행하면서도 치밀하고 두꺼운 세라믹막을 얻고자 하는데 있다.
    상기 목적을 달성하기 위한 본 발명은 세라믹막을 제조하는 방법에 있어서, 단독 또는 혼합알콕사이드 용액에, 상기 알콕사이드의 금속원소를 포함하는 세라믹파우더를 혼합하여 슬러리로 제조하는 단계; 상기 슬러리를 가수분해하여 이를 기판 또는 기존의 막위에 일정 형태의 막으로 형성하는 단계; 건조하는 단계; 및 소성하는 단계를 포함하는 세라믹후막의 제조방법에 관한 것을 그 요지로 한다.

Patent Agency Ranking