-
公开(公告)号:KR1019940015787A
公开(公告)日:1994-07-21
申请号:KR1019920026634
申请日:1992-12-30
Applicant: 한국전자통신연구원
IPC: G06F17/00
Abstract: 본 발명은 실시간에 영상신호를 주파수신호로 변환할 수 있는 Discrete Cosine Transform회로를 효율적으로 구현할 수 있는 방법을 제시한다.
본 발명은 분산산술처리(Distributed Arithmetic)방식을 이용하여 Discrete Cosine Transform을 구현하는데 있어, 기존의 방법보다 RAC(ROM and Accumulator in Cascade)의 수를 줄이고 ROM(Read Only memory)의 크기를 줄임으로서 보다 경제적으로 Discrete Cosine Transform회로를 구현할 수 있게 한다.-
公开(公告)号:KR100875995B1
公开(公告)日:2008-12-24
申请号:KR1020070047275
申请日:2007-05-15
Applicant: 한국전자통신연구원 , 서울시립대학교 산학협력단
IPC: G06T1/00
Abstract: A method for creating a pixel block and a buffering apparatus and method using the same are provided to create data blocks by unit to create block information, and determine whether to transmit pixel data using the created block information, thereby reducing the amount of data transmission and performing buffering without unnecessary operation. A method for creating a pixel block comprises the following steps of: storing the number of pixels included into a block and the shape information of the block(701); creating pixel blocks based on the reference information(702); generating block information about the block and transmitting the generated block information to a z-buffering apparatus(703); checking whether the z-buffering apparatus requests the transmission stoppage of pixel depth values(704); transmitting the pixel depth values of the block in order if the transmission stoppage of the pixel depth values is not requested(705); and closing the pixel block generation if there is a residual block(706); and selecting a next block if there is the residual block(707).
Abstract translation: 提供了一种用于创建像素块的方法以及使用该方法的缓冲设备和方法,以通过单元创建数据块以创建块信息,并且使用所创建的块信息来确定是否传输像素数据,从而减少了数据传输量并且 执行缓冲而无需不必要的操作。 一种用于创建像素块的方法包括以下步骤:存储包括在块中的像素的数量和块的形状信息(701); 基于参考信息创建像素块(702); 产生关于所述块的块信息并将所产生的块信息发送到z缓冲设备(703); 检查z缓冲设备是否请求传输像素深度值的停止(704); 如果没有请求传输像素深度值的停止,则依次发送该块的像素深度值(705); 如果存在残余块,则关闭像素块生成(706); 如果存在残留块,则选择下一个块(707)。
-
公开(公告)号:KR100617292B1
公开(公告)日:2006-08-30
申请号:KR1020030080542
申请日:2003-11-14
Applicant: 한국전자통신연구원
IPC: G06K9/00
CPC classification number: G06K9/00087
Abstract: 본 발명에 의한 지문 인식 방법 및 그 장치는 등록하고자 하는 제1사용자의 지문영상에서 n개(n은 양의 정수)의 특징점을 추출하여 상기 특징점들중에서 하나의 특징점을 기준점으로 선정하고 나머지 특징점들을 상기 기준점으로 선정된 특징점의 각도만큼 회전시켜 발생하는 기하학적 변화를 기초로 얻어지는 상기 제1사용자의 지문정보를 포함하는 제1사용자테이블을 생성한 후 데이터베이스화하는 등록단계; 및 인식하고자 하는 제2사용자의 지문영상에서 m개(m은 양의 정수)의 특징점을 추출하여 상기 특징점들중에서 하나의 특징점을 기준점으로 선정하고 나머지 특징점들을 상기 기준점으로 선정된 특징점의 각도만큼 회전시켜 발생하는 기하학적 변화를 기초로 얻어지는 상기 제2사용자의 지문정보를 포함하는 제2사용자테이블을 생성하여, 상기 제1사용자테이블과 정합을 수행함으로써 유사후보자 명단을 선정하는 인식단계;를 포함하는 것을 특징으로 하며 양자화 및 기하학적 해싱을 이용하여 등록 사용자의 증가에 따라 많은 저장 공간을 요구하지 않고 중앙 데이터베이스를 작은 용량의 메모리로 구현 가능하며, 정확하게 사용자를 인식 할 수 있을 뿐만 아니라, 기하학적 해싱 및 병렬처리기법을 이용함으로써 실시간 사용자 인식 및 검색이 가능하게 된다
-
公开(公告)号:KR100314656B1
公开(公告)日:2001-11-15
申请号:KR1019990056804
申请日:1999-12-11
IPC: H04L12/28
Abstract: 본발명은지능형정보제공시스템에음성인식기능을구현하기위해필요한전화음성데이터베이스를효과적으로구축하기위한전화음성데이터베이스자동구축장치및 방법에관한것이다. 본발명은퍼스널컴퓨터(Personal Computer) 내에각각전화국, 근거리통신망및 지능형정보제공시스템과의접속을제공하는아날로그가입자보드, LAN 보드, E1 중계선보드와전화음성데이터베이스구축을위한응용프로그램및 조용한환경에서녹음하여구축한음성데이터베이스를구비하는전화음성데이터베이스자동구축장치를구성하고, 차세대지능망응용프로토콜(INAP: Intelligent Network Application Protocol)의안내방송(PA: Play Announcement) 오퍼레이션과메시지녹음(PRM: Prompt and Receive Message) 오퍼레이션을이용하여지능형정보제공시스템에자동으로전화음성데이터베이스를구축한다. 본발명을이용하면전화음성데이터베이스를구축하는데요구되는운용자및 사용자의작업시간및 비용을없앨수 있으며, 기존음성데이터와전화음성데이터간의인식성능을비교하여전화채널및 지능형정보제공시스템이인식성능에미치는영향분석이가능하다. 그리고많은음성데이터를단시간내에전화음성으로자동변환이가능하다.
-
公开(公告)号:KR100236972B1
公开(公告)日:2000-01-15
申请号:KR1019960069809
申请日:1996-12-21
Applicant: 한국전자통신연구원
IPC: G06F7/00
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
저전송율 압축/복원을 위한 이차원 이산 여현 변환기.
2. 발명이 해결하려고 하는 기술적 과제
적은 소자로 구성하여 회로 비용을 감소시키고, 정방향/역방향 이산 여현 변환기의 지연 시간을 줄이고자 함.
3. 발명의 해결방법의 요지
외부로부터 입력된 직렬 데이타와 2차 이산 여현 변환된 데이타중 하나를 선택하는 제1 선택수단; 상기 제1 선택수단으로부터 입력된 데이타에 따라 직/병렬 또는 병/직렬 변환하는 수단; 상기 직/병렬 변환수단으로부터 입력된 병렬 데이타와 1차 이산여현 변환된 데이타 중 하나를 선택하는 제2 선택수단; 상기 제2 선택수단으로부터 입력된 데이타를 일차원 이산여현 변환하는 수단; 및 상기 이산여현 변환수단으로부터 입력된 데이타의 형태에 따라 열우선순위 또는 행우선순위의 병렬 데이타로 변환시켜 출력하는 저장수단을 구비함.
4. 발명의 중요한 용도.
영상 데이타의 압축/복원 장치에 이용됨.-
-
公开(公告)号:KR100951847B1
公开(公告)日:2010-04-12
申请号:KR1020080015685
申请日:2008-02-21
Applicant: 한국전자통신연구원
Abstract: 본 발명은 가변 블록 움직임 추정을 위한 SAD 계산 방법 및 장치에 관한 것으로 한번에 복수개의 현재 프레임 매크로 블록에 대한 SAD를 구할 수 있는 방법 및 장치에 관한 것이다.
본 발명은 적어도 하나의 PE가 행렬 형태로 배열되고 상기 행렬은 연속된 복수의 현재 프레임 매크로 블록에 포함되는 적어도 하나의 픽셀의 SAD 값을 동시에 계산하는 PE 배열부, 현재 프레임 매크로 블록 데이터, 참조 프레임 매크로 블록 데이터 및 참조 프레임 검색 영역 데이터를 포함하고 상기 PE 배열부에 포함되는 각 PE로 상기 데이터들을 전송하는 로컬 메모리 및 상기 로컬 메모리에 포함된 상기 데이터들을 상기 PE 배열부에 포함되는 각 PE가 연산하는 적어도 하나의 픽셀에 상응하여 전송하도록 명령하는 제어부를 포함한다.
H.264, PE, SAD-
公开(公告)号:KR1020080102947A
公开(公告)日:2008-11-26
申请号:KR1020080015685
申请日:2008-02-21
Applicant: 한국전자통신연구원
CPC classification number: H04N19/43 , H04N19/176 , H04N19/57
Abstract: An SAD calculation method and apparatus for estimating variable block movement are provided to detect a moving vector with regard to a size of a variable block and process operations of SAD effectively and rapidly in parallel. A PE array unit(401) simultaneously calculates an SAD value of at least one pixel. At least one PE(Processing Element) is arranged in at least one pixel in a matrix form. And a matrix in at least one pixel is included in continuous current frame macro blocks. A local memory, current frame macro block data, reference frame macro block data and reference frame search area data are included. The local memory transmits data to each PE included in a PE array unit.
Abstract translation: 提供了一种用于估计可变块移动的SAD计算方法和装置,用于相对于可变块的大小和SAD的处理操作并行地有效且快速地检测移动向量。 PE阵列单元(401)同时计算至少一个像素的SAD值。 至少一个PE(处理元件)以矩阵形式布置在至少一个像素中。 并且至少一个像素中的矩阵包括在连续的当前帧宏块中。 包括本地存储器,当前帧宏块数据,参考帧宏块数据和参考帧搜索区域数据。 本地存储器向包括在PE阵列单元中的每个PE发送数据。
-
公开(公告)号:KR100834412B1
公开(公告)日:2008-06-04
申请号:KR1020070050015
申请日:2007-05-23
Applicant: 한국전자통신연구원
CPC classification number: G06F15/8007
Abstract: A parallel processor for processing a mobile multimedia operation efficiently is provided to reduce a hardware cost and power consumption while providing a flexible structure for easily developing a parallel algorithm related to the multimedia operation, connect with a memory directly, include additional support for a floating point operation, and realize an operation feature of a partitioned SIMD(Single Instruction Multiple Data) and condition execution. A processor array(120) comprises a plurality of PEs(Processing Element). A local memory(110) is directly connected to the processor array. A floating point accumulator array(130) comprises a plurality of accumulators for accelerating floating point addition by connecting to the processor array. A control unit(140) broadcasts an instruction to all PEs of the processor array by reading the instruction from an external memory, and applies an address to the local memory when the PE communicates with the local memory. The PE includes an I/O(Input/Output) port exchanging data with the neighboring PEs, a function unit performing arithmetic/logical operations, a register file storing an operator inputted to the function unit and storing an operation result of the function unit, and an instruction decoder controlling each component by interpreting the instruction received from the control unit.
Abstract translation: 提供了一种用于有效处理移动多媒体操作的并行处理器,以降低硬件成本和功耗,同时提供一种灵活的结构,便于开发与多媒体操作相关的并行算法,直接与存储器连接,包括对浮点的附加支持 操作,实现分区SIMD(单指令多数据)和条件执行的操作特性。 处理器阵列(120)包括多个PE(处理元件)。 本地存储器(110)直接连接到处理器阵列。 浮点累加器阵列(130)包括用于通过连接到处理器阵列来加速浮点加法的多个累加器。 控制单元(140)通过读取来自外部存储器的指令向处理器阵列的所有PE广播指令,并且当PE与本地存储器通信时,向本地存储器应用地址。 PE包括与相邻PE交换数据的I / O(输入/输出)端口,执行算术/逻辑操作的功能单元,存储输入到功能单元的操作者的存储器文件,并存储功能单元的操作结果, 以及通过解释从控制单元接收的指令来控制每个组件的指令解码器。
-
公开(公告)号:KR100316240B1
公开(公告)日:2001-12-12
申请号:KR1020000004114
申请日:2000-01-28
Applicant: 한국전자통신연구원
IPC: G06F17/14
Abstract: 본 발명은 512포인트 FFT 회로를 구현하는데 있어서 512포인트 FFT 회로는 제 1단계의 64포인트 FFT 와 제 2단계의8포인트 FFT로 분할되어 구성되며, 제 1단계의 64포인트 FFT는 2 개의 8포인트 FFT로 분할되어 구성되고, 이 때 제 1단계의 64포인트 FFT와 제 2단계의 8포인트 FFT사이에서 제 1단계의 64포인트 FFT에서 행 단위로 출력되는 변환의 결과를 저장하며, 저장된 행 단위 변환의 결과를 열 단위로 제 2단계의 8포인트 FFT에 공급하는 기능을 수행하는 셔플메모리 SM2, 최초 입력 샘플을 행 단위로 저장하고 동시에 제 1단계의 64포인트 FFT에 열 단위로 데이터를 공급하는 셔플메모리 SM1, 제 2단계의 8포인트 FFT의 출력을 행 단위로 저장하고 동시에 열 단위로 512포인트 FFT의 최종 결과를 출력하는 셔플메모리 SM3로 구성되는 고성능 512포인트 FFT회로에 관한 것이다.
-
-
-
-
-
-
-
-
-