차량 충돌 방지 장치 및 방법
    2.
    发明申请
    차량 충돌 방지 장치 및 방법 审中-公开
    车辆防撞装置和方法

    公开(公告)号:WO2012081915A1

    公开(公告)日:2012-06-21

    申请号:PCT/KR2011/009668

    申请日:2011-12-15

    Abstract: 본 발명은 차량 충돌 방지 장치에 관한 것이다. 본 발명의 차량 충돌 방지 장치는 차량의 전방 영상을 촬영하는 카메라부, 전방 영상의 영상 처리를 통해 차량의 전방에 위치한 전방 차량의 번호판으로부터 전방 차량 번호를 인식하는 영상 인식부, 전방 차량과의 통신을 통해 전방 차량 식별자와 전방 차량 속도를 포함한 충돌 방지 정보를 수신하는 무선 통신부, 차량의 차량 속도를 감지하는 속도 감지부, 및 전방 차량 번호와 전방 차량 식별자의 매칭을 통해 전방 차량을 식별하고, 차량 속도와 전방 차량 속도의 비교를 통해 전방 차량과의 충돌 방지를 위한 제어 신호를 발생하는 판단 제어부를 포함한다.

    Abstract translation: 车辆碰撞防止装置技术领域本发明涉及车辆防撞装置。 本发明的车辆碰撞防止装置包括:拍摄前视图的摄像机单元; 图像识别单元,从车辆前方行驶的车辆的车牌处理前视图的图像,以检测在配备有本发明的装置的车辆前方行驶的车辆的登记号码; 无线通信单元,其通过与在车辆前方的车辆通信的通信而接收包含车辆前方的车辆驾驶的标识符和速度的防碰撞信息; 感测装备有本发明的装置的车辆的速度的速度检测单元; 以及确定和控制单元,其通过匹配在车辆前方驾驶的车辆的登记号码和标识符来识别车辆前方的车辆驾驶,并通过比较车辆的速度来生成用于防止车辆碰撞的控制信号 并且车辆在车辆前方行驶。

    WPAN 통신 시스템에서의 통신 방법 및 장치
    4.
    发明公开
    WPAN 통신 시스템에서의 통신 방법 및 장치 审中-实审
    无线个人网络通信系统中通信的WPAN方法与装置

    公开(公告)号:KR1020170007096A

    公开(公告)日:2017-01-18

    申请号:KR1020160048319

    申请日:2016-04-20

    Abstract: 복수의 PHY 모드를가진 WPAN을통한통신을위한비콘전송방법이개시된다. 무선통신방법은제1 PHY 모드를이용하여제1 비콘을브로드캐스트하는단계와제2 PHY 모드를이용하여제2 비콘을브로드캐스트하는단계를포함할수 있다. 여기서, 제1 비콘및 제2 비콘중 어느하나에기초하여제2 무선통신장치와의연결이완료된경우, 제2 무선통신장치와의연결에이용되지않은 PHY 모드의이용은중단될수 있다.

    버스 브리지 장치
    5.
    发明公开
    버스 브리지 장치 有权
    BUS BRIDGE APPARATUS

    公开(公告)号:KR1020130071782A

    公开(公告)日:2013-07-01

    申请号:KR1020110139202

    申请日:2011-12-21

    Abstract: PURPOSE: A bus bridge apparatus is provided to maximize data transmission performance among interconnections, by transmitting and receiving data by considering characteristics among different interconnections. CONSTITUTION: A slave port (210) performs interface with a master device of a bus based interconnection (110), and receives read and write transmission command, address data and write data from the master device, and transmits read data to the master device. A command controller (220) receives the transmission command, and an address buffer (230) stores the address data. A write data buffer (240) stores the write data, and a read data buffer (270) stores the read data. A protocol converter (260) outputs the write data of the master device to the slave device, by using the address and write data in case of the write transmission command. [Reference numerals] (200) Bus bridge apparatus; (210) Slave port; (220) Bus based interconnection; (230) Address buffer; (240) Write data buffer; (250) Transmission mode controller; (260) Protocol converter; (270) Read data buffer; (AA) Bus based interconnection; (BB) Network based interconnection

    Abstract translation: 目的:提供一种总线桥接装置,通过考虑不同互连之间的特性,通过发送和接收数据来最大化互连之间的数据传输性能。 构成:从端口(210)与基于总线的互连(110)的主设备进行接口,并且从主设备接收读写传输命令,地址数据和写数据,并将读数据发送到主设备。 命令控制器(220)接收发送命令,地址缓冲器(230)存储地址数据。 写数据缓冲器(240)存储写数据,读数据缓冲器(270)存储读数据。 在写入发送命令的情况下,协议转换器(260)通过使用地址和写入数据将主设备的写入数据输出到从设备。 (附图标记)(200)总线桥装置; (210)从站端口; (220)总线互连; (230)地址缓冲区; (240)写入数据缓冲区; (250)传输模式控制器; (260)协议转换器; (270)读数据缓冲; (AA)总线互连; (BB)基于网络的互连

    보행자 검출기의 보행자 검출 방법
    6.
    发明公开
    보행자 검출기의 보행자 검출 방법 无效
    PEDESTRIAN检测装置的PEDESTRIAN检测方法

    公开(公告)号:KR1020130058286A

    公开(公告)日:2013-06-04

    申请号:KR1020110124209

    申请日:2011-11-25

    CPC classification number: G06K9/00369 G06K9/6269

    Abstract: PURPOSE: A pedestrian detection method of a pedestrian detection device is provided to perform pedestrian detection on a search window using a second classifier with high accuracy after reducing the number of search windows, thereby performing highly accurate detection of an object while reducing the complexity of detection procedure and power consumption. CONSTITUTION: A pedestrian detection device obtains an image from a digital image device and performs blocking of search windows(210,220). The pedestrian detection device selects a specific block from blocks determined by a pre-learned classifier(230) and produces a specific vector of HOG features from the selected block(240,250). The pedestrian detection device calculates a SVM(Support Vector Machine) response value using the produced feature vector, and performs a first object detection by applying the response value to an AdaBoost Classifier(260,270). If a pedestrian is detected at the first object detection, the pedestrian detection device performs a second object detection to the search window(280). [Reference numerals] (210) Obtain an image; (220) Performs blocking of search windows; (230) Pre-learned classifier; (240) Select a specific block; (250) Produce a specific vector; (260) Calculates a SVM response value; (270) Perform a first object detection; (280) Perform a second object detection; (290) Output decision; (AA) No; (BB) Yes

    Abstract translation: 目的:提供一种行人检测装置的行人检测方法,在减少搜索窗口数量之后,使用第二分类器在搜索窗口上进行行人检测,从而对目标进行高精度的检测,同时降低检测的复杂度 程序和功耗。 规定:行人检测装置从数字图像装置获取图像并执行搜索窗口的封锁(210,220)。 行人检测装置从预先学习的分类器(230)确定的块中选择特定的块,并从所选择的块(240,250)生成特定的HOG特征向量。 行人检测装置使用所产生的特征向量来计算SVM(Support Vector Machine)响应值,并通过将响应值应用于AdaBoost分类器(260,270)来执行第一对象检测。 如果在第一物体检测中检测到行人,则行人检测装置对搜索窗口进行第二物体检测(280)。 (附图标记)(210)获取图像; (220)执行搜索窗口的阻止; (230)预先学习分类器; (240)选择一个特定块; (250)生成特定载体; (260)计算SVM响应值; (270)执行第一个对象检测; (280)执行第二对象检测; (290)产出决定; (AA)否 (BB)是的

    위치 정보 기반 영상 인식 장치 및 방법
    7.
    发明授权
    위치 정보 기반 영상 인식 장치 및 방법 有权
    基于位置信息的图像识别方法和装置

    公开(公告)号:KR101228017B1

    公开(公告)日:2013-02-01

    申请号:KR1020090121888

    申请日:2009-12-09

    CPC classification number: G06K9/00664 G06K9/00791 G06K9/6807

    Abstract: 본 발명은 영상 인식 장치 및 방법에 관한 것으로, 본 발명의 일 실시 예에 따른 위치 정보 기반 영상 인식 장치는, 현재 위치 정보를 수신하는 GPS 수신부; 주변 영상을 촬영하여 주변 영상 데이터를 취득하는 주변 영상 정보 취득부; 각각의 영상 인식 대상에 대한 영상 인식 학습 정보를 저장하는 영상 인식 학습 정보 데이터 베이스; 상기 수신된 현재 위치 정보를 기반으로 현재 위치의 지리적 특성에 연관된 영상 인식 학습 정보를 상기 영상 인식 학습 정보 데이터 베이스로부터 선택하는 영상 인식 학습 정보 선택부; 및 상기 선택된 영상 인식 학습 정보에 기반하여 상기 취득된 주변 영상 데이터의 영상 인식을 수행하는 영상 인식 처리부를 포함한다.
    상술한 바와 같은 본 발명은, 현재 위치의 지리적 특성에서 나타날 수 있는 대상에 대한 영상 인식 학습 정보만을 추출하여, 이를 주변 영상 정보와 비교함으로써 영상 인식 처리에 소모되는 연산량을 줄일 수 있는 이점이 있다.
    영상 인식, 위치 정보, 지리적 특성

    복수의 DMA 채널을 갖는 메모리 시스템 및 복수의 DMA 채널에 대한 통합 관리 방법
    8.
    发明公开
    복수의 DMA 채널을 갖는 메모리 시스템 및 복수의 DMA 채널에 대한 통합 관리 방법 有权
    包含多通道DMA通道的存储系统和多通道DMA通道的交错管理方法

    公开(公告)号:KR1020110073173A

    公开(公告)日:2011-06-29

    申请号:KR1020100028448

    申请日:2010-03-30

    Abstract: PURPOSE: A memory system comprising a plurality of DMA channels and an integrating management method for a plurality of DMA channels are provided to improve data transmission efficiency of a memory controller by the integrated management of multichannel memory controller and connected multiple DMA channels. CONSTITUTION: A memory controller(200) performs data transceiving operation with a memory(100). The memory controller comprises multiple channels which are physically separated each other. A DMA controller (300) is connected to the multiple channels of the memory controller and includes multiple DMA channels which are physically separated each other. The DMA controller performs data transceiving operation with the memory through the multiple DMA channels and the memory controller. An access module(400) connects the channels of the memory controller with the DMA channels each other.

    Abstract translation: 目的:提供包括多个DMA通道的存储系统和用于多个DMA通道的集成管理方法,以通过多通道存储器控制器和连接的多个DMA通道的集成管理来提高存储器控制器的数据传输效率。 构成:存储器控制器(200)用存储器(100)执行数据收发操作。 存储器控制器包括物理上彼此分离的多个通道。 DMA控制器(300)连接到存储器控制器的多个通道,并且包括物理上彼此分离的多个DMA通道。 DMA控制器通过多个DMA通道和存储器控制器与存储器执行数据收发操作。 访问模块(400)将存储器控制器的通道与DMA通道相互连接。

    절대차 연산 장치
    9.
    发明公开
    절대차 연산 장치 有权
    计算绝对差异的装置

    公开(公告)号:KR1020110011533A

    公开(公告)日:2011-02-08

    申请号:KR1020100056982

    申请日:2010-06-16

    Abstract: PURPOSE: An absolute difference operation device is provided to use one adder and one comparator, thereby performing absolute difference operation with a low logic surface load. CONSTITUTION: A comparator(410) compares the size between two integers. According to the comparing result, the first and the second selectors(420,430) respectively select/output one among two integers. An inverter(440) mending-process a selection result value of the second selector. An adder(450) adds 1 and a value which is mending-processes by the inverter and the selection result value of the first selector.

    Abstract translation: 目的:提供绝对差分运算器件,使用一个加法器和一个比较器,从而在低逻辑表面负载下执行绝对差运算。 构成:比较器(410)比较两个整数之间的大小。 根据比较结果,第一和第二选择器(420,430)分别选择/输出两个整数之一。 逆变器(440)对第二选择器的选择结果值进行修补处理。 加法器(450)将反相器进行修补处理的值和第一选择器的选择结果值相加1。

    인터럽트 제어 프로세서를 구비한 DMA 제어기
    10.
    发明公开
    인터럽트 제어 프로세서를 구비한 DMA 제어기 失效
    具有中断控制处理器的DMA控制器

    公开(公告)号:KR1020110011528A

    公开(公告)日:2011-02-08

    申请号:KR1020100052154

    申请日:2010-06-03

    Abstract: PURPOSE: A DMA controller with an interrupt control processor is provided to reduce interrupt control load of a main processors. CONSTITUTION: A DMA(Direct Memory Access) channel register bank(240) stores a DMA channel operation request and a DMA set point. An interrupt control processor(250) performs a control program stored in a program memory(220). A DMA channel control module(270) controls operation of a DMA channel(150) according to the DMA set value by responding to a DMA channel activation command. An interrupt/DMA request and cancel module(260) generates a release signal about an interrupt processed by the interrupt control processor.

    Abstract translation: 目的:提供具有中断控制处理器的DMA控制器,以减少主处理器的中断控制负载。 构成:DMA(直接存储器访问)通道寄存器组(240)存储DMA通道操作请求和DMA设定点。 中断控制处理器(250)执行存储在程序存储器(220)中的控制程序。 DMA通道控制模块(270)通过响应DMA通道激活命令,根据DMA设定值来控制DMA通道(150)的操作。 中断/ DMA请求和取消模块(260)产生关于由中断控制处理器处理的中断的释放信号。

Patent Agency Ranking