Abstract:
프론트홀 인터페이스를 사용하는 통신을 위한 방법 및 장치가 개시된다. O-RU의 동작 방법은, 통지 간격에 따른 하나의 통지 구간에서 제1 측정 대상에 대한 측정 동작을 수행함으로써 복수의 제1 측정 결과들을 생성하는 단계, 상기 복수의 제1 측정 결과들을 포함하는 제1 측정 결과 리스트를 생성하는 단계, 및 상기 제1 측정 결과 리스트를 포함하는 메시지를 O-DU에 전송하는 단계를 포함한다.
Abstract:
본 발명은 차량 충돌 방지 장치에 관한 것이다. 본 발명의 차량 충돌 방지 장치는 차량의 전방 영상을 촬영하는 카메라부, 전방 영상의 영상 처리를 통해 차량의 전방에 위치한 전방 차량의 번호판으로부터 전방 차량 번호를 인식하는 영상 인식부, 전방 차량과의 통신을 통해 전방 차량 식별자와 전방 차량 속도를 포함한 충돌 방지 정보를 수신하는 무선 통신부, 차량의 차량 속도를 감지하는 속도 감지부, 및 전방 차량 번호와 전방 차량 식별자의 매칭을 통해 전방 차량을 식별하고, 차량 속도와 전방 차량 속도의 비교를 통해 전방 차량과의 충돌 방지를 위한 제어 신호를 발생하는 판단 제어부를 포함한다.
Abstract:
복수의 PHY 모드를가진 WPAN을통한통신을위한비콘전송방법이개시된다. 무선통신방법은제1 PHY 모드를이용하여제1 비콘을브로드캐스트하는단계와제2 PHY 모드를이용하여제2 비콘을브로드캐스트하는단계를포함할수 있다. 여기서, 제1 비콘및 제2 비콘중 어느하나에기초하여제2 무선통신장치와의연결이완료된경우, 제2 무선통신장치와의연결에이용되지않은 PHY 모드의이용은중단될수 있다.
Abstract:
PURPOSE: A bus bridge apparatus is provided to maximize data transmission performance among interconnections, by transmitting and receiving data by considering characteristics among different interconnections. CONSTITUTION: A slave port (210) performs interface with a master device of a bus based interconnection (110), and receives read and write transmission command, address data and write data from the master device, and transmits read data to the master device. A command controller (220) receives the transmission command, and an address buffer (230) stores the address data. A write data buffer (240) stores the write data, and a read data buffer (270) stores the read data. A protocol converter (260) outputs the write data of the master device to the slave device, by using the address and write data in case of the write transmission command. [Reference numerals] (200) Bus bridge apparatus; (210) Slave port; (220) Bus based interconnection; (230) Address buffer; (240) Write data buffer; (250) Transmission mode controller; (260) Protocol converter; (270) Read data buffer; (AA) Bus based interconnection; (BB) Network based interconnection
Abstract:
PURPOSE: A pedestrian detection method of a pedestrian detection device is provided to perform pedestrian detection on a search window using a second classifier with high accuracy after reducing the number of search windows, thereby performing highly accurate detection of an object while reducing the complexity of detection procedure and power consumption. CONSTITUTION: A pedestrian detection device obtains an image from a digital image device and performs blocking of search windows(210,220). The pedestrian detection device selects a specific block from blocks determined by a pre-learned classifier(230) and produces a specific vector of HOG features from the selected block(240,250). The pedestrian detection device calculates a SVM(Support Vector Machine) response value using the produced feature vector, and performs a first object detection by applying the response value to an AdaBoost Classifier(260,270). If a pedestrian is detected at the first object detection, the pedestrian detection device performs a second object detection to the search window(280). [Reference numerals] (210) Obtain an image; (220) Performs blocking of search windows; (230) Pre-learned classifier; (240) Select a specific block; (250) Produce a specific vector; (260) Calculates a SVM response value; (270) Perform a first object detection; (280) Perform a second object detection; (290) Output decision; (AA) No; (BB) Yes
Abstract:
본 발명은 영상 인식 장치 및 방법에 관한 것으로, 본 발명의 일 실시 예에 따른 위치 정보 기반 영상 인식 장치는, 현재 위치 정보를 수신하는 GPS 수신부; 주변 영상을 촬영하여 주변 영상 데이터를 취득하는 주변 영상 정보 취득부; 각각의 영상 인식 대상에 대한 영상 인식 학습 정보를 저장하는 영상 인식 학습 정보 데이터 베이스; 상기 수신된 현재 위치 정보를 기반으로 현재 위치의 지리적 특성에 연관된 영상 인식 학습 정보를 상기 영상 인식 학습 정보 데이터 베이스로부터 선택하는 영상 인식 학습 정보 선택부; 및 상기 선택된 영상 인식 학습 정보에 기반하여 상기 취득된 주변 영상 데이터의 영상 인식을 수행하는 영상 인식 처리부를 포함한다. 상술한 바와 같은 본 발명은, 현재 위치의 지리적 특성에서 나타날 수 있는 대상에 대한 영상 인식 학습 정보만을 추출하여, 이를 주변 영상 정보와 비교함으로써 영상 인식 처리에 소모되는 연산량을 줄일 수 있는 이점이 있다. 영상 인식, 위치 정보, 지리적 특성
Abstract:
PURPOSE: A memory system comprising a plurality of DMA channels and an integrating management method for a plurality of DMA channels are provided to improve data transmission efficiency of a memory controller by the integrated management of multichannel memory controller and connected multiple DMA channels. CONSTITUTION: A memory controller(200) performs data transceiving operation with a memory(100). The memory controller comprises multiple channels which are physically separated each other. A DMA controller (300) is connected to the multiple channels of the memory controller and includes multiple DMA channels which are physically separated each other. The DMA controller performs data transceiving operation with the memory through the multiple DMA channels and the memory controller. An access module(400) connects the channels of the memory controller with the DMA channels each other.
Abstract:
PURPOSE: An absolute difference operation device is provided to use one adder and one comparator, thereby performing absolute difference operation with a low logic surface load. CONSTITUTION: A comparator(410) compares the size between two integers. According to the comparing result, the first and the second selectors(420,430) respectively select/output one among two integers. An inverter(440) mending-process a selection result value of the second selector. An adder(450) adds 1 and a value which is mending-processes by the inverter and the selection result value of the first selector.
Abstract:
PURPOSE: A DMA controller with an interrupt control processor is provided to reduce interrupt control load of a main processors. CONSTITUTION: A DMA(Direct Memory Access) channel register bank(240) stores a DMA channel operation request and a DMA set point. An interrupt control processor(250) performs a control program stored in a program memory(220). A DMA channel control module(270) controls operation of a DMA channel(150) according to the DMA set value by responding to a DMA channel activation command. An interrupt/DMA request and cancel module(260) generates a release signal about an interrupt processed by the interrupt control processor.