다중-루프를 갖는 위상 고정 루프 회로

    公开(公告)号:KR101720135B1

    公开(公告)日:2017-03-27

    申请号:KR1020100125786

    申请日:2010-12-09

    Abstract: 본발명은다중-루프로구성되는위상고정루프회로에관한것이다. 본발명에따른위상고정루프회로는주파수검출기, 위상검출기, 제 1 및제 2 전하펌프, 루프필터및 전압제어발진기를포함한다. 상기주파수검출기는기준신호및 발진신호에대한분주신호의주파수차이를검출하고, 상기주파수차이에따른제 1 차동제어신호를출력한다. 상기위상검출기는상기기준신호및 상기발진신호에대한필터링신호의위상차이를샘플링동작을통해검출하고, 상기위상차이에따른제 2 차동제어신호를출력한다. 상기제 1 전하펌프는상기제 1 차동제어신호에따라조절되는제 1 전하를출력하고, 상기제 2 전하펌프는상기제 2 차동제어신호에따라조절되는제 2 전하를출력한다. 상기루프필터는상기제 1 및제 2 전하의합에대응하는전압을필터링하여제어전압을출력한다. 상기전압제어발진기는상기제어전압에응답하여상기발진신호를출력한다.

    발진 회로 및 그것을 포함하는 송신기
    12.
    发明公开
    발진 회로 및 그것을 포함하는 송신기 审中-实审
    振荡电路及其发送器

    公开(公告)号:KR1020160045240A

    公开(公告)日:2016-04-27

    申请号:KR1020140140444

    申请日:2014-10-17

    Abstract: 본발명의실시예에따른발진회로는디지털신호에따라전원전압의크기를조절하는전압조정기, 제1 노드와제2 노드사이에연결되고, 상기크기를조절한전원전압을기준으로공진신호를발생하는 LC탱크회로및 상기공진신호를발진또는발진상태를변형시켜상기제1노드와제2 노드각각에제1 및제2 출력전압신호를출력하는차동증폭회로를포함한다.

    Abstract translation: 本发明提供一种发射机,包括以低功率高速运行的振荡电路。 根据本发明的实施例的振荡电路包括:电压调节器,其根据数字信号调节电源电压的大小; LC电路,连接在第一节点和第二节点之间,并根据具有调整幅值的电源电压产生谐振信号; 以及差分放大电路,其使谐振信号振荡或使振荡状态变形,并将第一和第二输出电压信号分别输出到第一节点和第二节点。

    전동기 제어 장치 및 그것의 제어 방법
    13.
    发明公开
    전동기 제어 장치 및 그것의 제어 방법 有权
    电机控制装置及其控制方法

    公开(公告)号:KR1020120118672A

    公开(公告)日:2012-10-29

    申请号:KR1020110036187

    申请日:2011-04-19

    Abstract: PURPOSE: A motor control apparatus and a control method thereof are provided to reduce the operation quantity of a digital processor and to reduce the torque ripple of an electric motor. CONSTITUTION: A preprocessing unit(200) calculates counter-electromotive force from a three phase current signal or a three phase voltage signal. A control unit(300) drives the electric motor with reference to the counter-electromotive force. An offset compensating unit receives the current signal. The offset compensating unit compensates the offset of the received current signal. [Reference numerals] (100) Motor; (200) Preprocessing unit; (300) Control unit; (AA) Three-phase electric current signal; (BB) Three-phase voltage signal; (CC) Three-phase reverse electromotive force; (DD) Three-phase driving current; (EE) Motor control unit

    Abstract translation: 目的:提供电动机控制装置及其控制方法,以减少数字处理器的操作量并减小电动机的转矩波动。 构成:预处理单元(200)从三相电流信号或三相电压信号计算反电动势。 控制单元(300)参照反电动势来驱动电动机。 偏移补偿单元接收电流信号。 偏移补偿单元补偿接收的电流信号的偏移。 (附图标记)(100)电机; (200)预处理单元; (300)控制单元; (AA)三相电流信号; (BB)三相电压信号; (CC)三相反向电动势; (DD)三相驱动电流; (EE)电机控制单元

    저전압 LC 전압제어 발진기
    14.
    发明公开
    저전압 LC 전압제어 발진기 有权
    低电压LC电压控制振荡器

    公开(公告)号:KR1020110073170A

    公开(公告)日:2011-06-29

    申请号:KR1020100027689

    申请日:2010-03-29

    Abstract: PURPOSE: A low voltage LC voltage controlled oscillator(VCO) is provided to overcome the entire phase noise problems by eliminating a current source and minimizing 1/f noises. CONSTITUTION: An LC resonance circuit(310) includes an inductor(L1), and a capacitor(C1). The inductor is in connection with a power terminal(VDD), and the capacitor is in parallel with the inductor. Both end parts of the inductor and the capacitor are in connection with output nodes. An amplifying circuit(320) includes a pair of transistors(M1, M2). The gate nodes of the transistors are in connection with a bias voltage through resistors(R1, R2). A bias voltage supplying circuit(330) includes a transistor(M3) in connection with a source node through a capacitor(C2).

    Abstract translation: 目的:提供低压LC压控振荡器(VCO),通过消除电流源和最小化1 / f噪声来克服整个相位噪声问题。 构成:LC谐振电路(310)包括电感器(L1)和电容器(C1)。 电感器与电源端子(VDD)连接,电容器与电感器并联。 电感器和电容器的两端都与输出节点连接。 放大电路(320)包括一对晶体管(M1,M2)。 晶体管的栅极节点与通过电阻(R1,R2)的偏置电压相连。 偏置电压供给电路(330)包括通过电容器(C2)与源极节点连接的晶体管(M3)。

    락 검출 회로 및 락 검출 방법
    15.
    发明公开
    락 검출 회로 및 락 검출 방법 有权
    锁定检测电路和锁定检测方法

    公开(公告)号:KR1020100028341A

    公开(公告)日:2010-03-12

    申请号:KR1020080087332

    申请日:2008-09-04

    CPC classification number: H03L7/095

    Abstract: PURPOSE: A circuit and a method for detecting a lock are provided to reduce power consumption by minimizing the entire structure of a lock detection circuit. CONSTITUTION: A lock detection circuit(400) includes a front lock detector(400A). The front lock detector receives an up signal and a down signal according to phase difference between a reference signal and a feedback signal. The front lock detector outputs a preliminary lock detection signal which shows the lock status of the feedback signal and the reference signal according to the up signal and the down signal. First and second delay devices delay the up signal and the down signal for a preset time. A first D-flip flop outputs the delayed up signal in response to the down signal. A second D-flip flop outputs the delayed down signal in response to the up signal. A NOR gate outputs high or low preliminary lock signals according to the output signals of the first and second D-flip flops.

    Abstract translation: 目的:提供用于检测锁定的电路和方法,以通过最小化锁定检测电路的整体结构来降低功耗。 构成:锁定检测电路(400)包括前锁定检测器(400A)。 前锁定检测器根据参考信号和反馈信号之间的相位差接收上行信号和下降信号。 前置锁定检测器根据向上信号和下降信号输出预示锁定检测信号,该信号显示反馈信号和参考信号的锁定状态。 第一和第二延迟装置将上升信号和下降信号延迟预设时间。 第一D触发器响应于下降信号输出延迟上升信号。 第二D触发器响应于上升信号输出延迟下降信号。 根据第一和第二D触发器的输出信号,或非门输出高或低的初步锁定信号。

    넓은 발진 주파수 범위와 선형 특성을 갖는 전압 제어발진기
    16.
    发明授权
    넓은 발진 주파수 범위와 선형 특성을 갖는 전압 제어발진기 有权
    一种压控振荡器,频率范围宽,控制电压和振荡频率之间呈线性关系

    公开(公告)号:KR100937402B1

    公开(公告)日:2010-01-18

    申请号:KR1020070095432

    申请日:2007-09-19

    CPC classification number: H03B5/1215 H03B5/1253 H03B5/1256 H03B5/1293

    Abstract: 본 발명은 넓은 발진 주파수 범위와 선형 특성을 갖는 전압 제어 발진기에 관한 것으로, LC 공진 회로에 추가로 연결된 다수개의 MOS 트랜지스터에 의해 가변 커패시턴스 범위가 증가되어 제어전압에 대한 발진 주파수를 선형적으로 변화시킬 수 있으며, 상기 MOS 트랜지스터 개수, 폭과 길이 및 동작 영역을 조절하여 발진 주파수의 범위를 넓히거나 좁힐 수 있는 것을 특징으로 한다. 따라서, 본 발명에 따르면 스위칭 소자를 사용하지 않고도 넓은 발진 주파수 범위와 선형적인 제어전압-발진 주파수의 특성을 갖는 전압 제어 발진기를 구현할 수 있다.
    전압 제어 발진기, 버랙터 다이오드, 커패시턴스, MOSFET, 차동방식

    신호의 듀티비 조절 장치
    20.
    发明公开
    신호의 듀티비 조절 장치 审中-实审
    用于结合信号的占空比的装置

    公开(公告)号:KR1020140055322A

    公开(公告)日:2014-05-09

    申请号:KR1020120121973

    申请日:2012-10-31

    CPC classification number: H03K3/017 H03K5/1565

    Abstract: Disclosed is a device for controlling a duty ratio of a signal. The device for controlling a duty ratio of a signal includes a clock control unit for generating a plurality of control signals for controlling a duty ratio based on an input signal; a half-period generating unit for generating first and second dividing signals which are reversed to each other by dividing a multiplied signal generated by using a delay signal generated by delaying an input signal in response to an input signal delay control signal; a comparing unit for comparing pulse widths of the first and second dividing signals based on a control signal provided from the clock control unit with each other to generate a delay control signal corresponding to the comparison result; a control voltage generating unit for outputting a delay control voltage corresponding to the delay control signal. Thus, a desired duty ratio of a signal may be set rapidly and exactly.

    Abstract translation: 公开了一种用于控制信号占空比的装置。 用于控制信号的占空比的装置包括时钟控制单元,用于产生用于基于输入信号控制占空比的多个控制信号; 半周期生成单元,用于通过对通过对输入信号延迟控制信号进行延迟输入信号而产生的延迟信号而产生的相乘信号进行分割来产生彼此相反的第一和第二分割信号; 比较单元,用于根据从时钟控制单元提供的控制信号彼此比较第一和第二分频信号的脉冲宽度,以产生对应于比较结果的延迟控制信号; 控制电压产生单元,用于输出对应于延迟控制信号的延迟控制电压。 因此,可以快速且精确地设置信号的期望占空比。

Patent Agency Ranking