Zeitmessung eines taktbasierten Signals

    公开(公告)号:DE102020123859A1

    公开(公告)日:2022-03-17

    申请号:DE102020123859

    申请日:2020-09-14

    Abstract: Eine Vorrichtung zur Zeitmessung eines taktbasierten Signals wird bereitgestellt, die eine Abtaststufe umfasst, die eine Schaltvorrichtung, die durch ein Steuersignal angesteuert wird, und eine Kapazität (Cs) umfasst, wobei die Abtaststufe zum Transformieren eines analogen Eingangssignals in ein analoges Ausgangssignal eingerichtet ist, wobei die Vorrichtung ferner einen Analog-Digital-Wandler zum Umwandeln des analogen Ausgangssignals in ein digitales Ausgangssignal umfasst, wobei das Eingangssignal, das auf die Abtaststufe angewandt wird, ein Referenzsignal ist, und wobei das taktbasierte Signal auf das Steuersignal angewandt wird. Außerdem ist ein entsprechendes Verfahren vorgeschlagen.

    Verfahren, Gerät und Vorrichtung zur Datenverarbeitung

    公开(公告)号:DE102014118512B4

    公开(公告)日:2019-11-21

    申请号:DE102014118512

    申请日:2014-12-12

    Abstract: Verfahren zur Datenverarbeitung, wobei das Verfahren umfasst:- ein Bestimmen einer elektrischen Variablen für jede Zelle eines Datenbits, wobei jedes Datenbit von einer Gruppe aus zumindest zwei Speicherzellen dargestellt wird, wobei die zumindest zwei Speicherzellen dieser Gruppe eine wahre Zelle und eine komplementäre Zelle sind;- ein Umwandeln jeder elektrischen Variablen in die Zeitdomäne, wobei ein Strom der wahren Zelle in eine Spannung der wahren Zelle und einen Strom der komplementären Zelle in eine Spannung der komplementären Zelle umgewandelt werden, wobei die Spannung der wahren Zelle in ein Zeitdomänensignal der wahren Zelle und die Spannung der komplementären Zelle in ein Zeitdomänensignal der komplementären Zelle umgewandelt werden; und- ein Bestimmen eines Leerzustands für zumindest ein Datenbit basierend auf einem Vergleich der umgewandelten elektrischen Variablen, indem das Zeitdomänensignal der wahren Zelle mit dem Zeitdomänensignal der komplementären Zelle verglichen wird.

    System zum Bereitstellen eines Spannungsversorgungsschutzes in einer Speichervorrichtung

    公开(公告)号:DE102013014393B4

    公开(公告)日:2017-07-06

    申请号:DE102013014393

    申请日:2013-08-28

    Abstract: System zum Bereitstellen eines Spannungsversorgungsschutzes in einer Speichervorrichtung (1), mit: einem Speicher-Array mit einer Vielzahl von Speicherzellen, die in einer Vielzahl von Speicherzellengruppen (2, 3) angeordnet sind, einer Vielzahl von Strombegrenzungselementen, wobei jede Speicherzellengruppe (2, 3) mit wenigstens einem Strombegrenzungselement verknüpft ist, mindestens einer Überwachungsvorrichtung (32, 33), die einen Parameter überwacht, der einen Defekt in einer der Speicherzellengruppen (2, 3) anzeigt, und einer Steuerlogik (50), die dafür eingerichtet ist, Signale von der Überwachungsvorrichtung (32, 33) zu empfangen und die Strombegrenzungselemente so zu steuern, dass eine defekte Speicherzellengruppe (2, 3) von einer Spannungsversorgung (10) getrennt wird.

    Eigengetaktetes, Pegel- und Steilheitserkennung einsetzendes Stromintegrationsschema

    公开(公告)号:DE102011118792A1

    公开(公告)日:2012-07-12

    申请号:DE102011118792

    申请日:2011-11-17

    Abstract: Einige erfindungsgemäße Ausführungsbeispiele betreffen einen Leseverstärker, der so konfiguriert ist, dass er die Steilheit einer Bitleitungs-Ladespannung bestimmt und die bestimmte Steilheit in Kombination mit einem Spannungspegel-Leseschema nutzt, um das Lesen von Daten aus einer der Bitleitung zugeordneten Speicherzelle zu unterstützen. Insbesondere ist eine Leseverstärkerschaltung so konfiguriert, dass sie eine Steilheit einer Bitleitungs-Ladespannung bestimmt und auf der Grundlage der bestimmten Steilheit die Steilheit der einem Leseverstärker bereitgestellten Bitleitungsspannung anpasst (zum Beispiel mittels Addierens eines dynamischen, steilheitsabhängigen Stroms zu einem Speicherzellenstrom, der so konfiguriert ist, dass er die Bitleitung lädt). Durch Anpassen der Steilheit der Bitleitungsspannung kann die Ladegeschwindigkeit von Speicherzellen, die sich in einem niederohmigen Zustand befinden (zum Beispiel mit einem hohen Zellenstrom und daher einem guten Signal/Rausch-Verhältnis) erhöht werden.

    ELEKTRONISCHE VORRICHTUNG
    16.
    发明专利

    公开(公告)号:DE102021115021B3

    公开(公告)日:2022-07-07

    申请号:DE102021115021

    申请日:2021-06-10

    Abstract: Gemäß einem Ausführungsbeispiel wird eine elektronische Vorrichtung beschreiben aufweisend eine zu versorgende Komponente, eine Versorgungsleitung, die eine Versorgungsspannung bereitstellt, einen Transistor mit einem Steuereingang, dem die Versorgungsspannung von der Versorgungsleitung zugeführt wird und der eingerichtet ist, in Abhängigkeit von seinem Steuereingang eine Ausgangsspannung zur Versorgung der zu versorgenden Komponente auszugeben, eine lineare erste Regelschleife, die einen Delta-Sigma-Analog-Digital-Wandler, der eingerichtet ist, die den analogen Pegel der Ausgangsspannung in ein digitales Messsignal umzuwandeln, einen Regler, der eingerichtet ist, abhängig von dem digitalen Messsignal ein digitales Stellsignal für den Transistor zu erzeugen, und einen Delta-Sigma-Digital-Analog-Wandler aufweist, der eingerichtet ist, das digitale Stellsignal in ein erstes analoges Stellsignal umzuwandeln und dem Steuereingang des Transistors zuzuführen und eine nichtlineare zweite Regelschleife, die eingerichtet ist, abhängig von dem analogen Pegel der Ausgangsspannung ein zweites analoges Stellsignal zu erzeugen und dem Steuereingang des Transistors überlagert mit dem ersten analogen Stellsignal zuzuführen.

    RESOLVER-SIGNALVERARBEITUNG
    17.
    发明专利

    公开(公告)号:DE102021127838A1

    公开(公告)日:2022-04-28

    申请号:DE102021127838

    申请日:2021-10-26

    Abstract: Das Verarbeiten eines Resolver-Signals von einem Mikrocontroller (100) umfasst das: Erzeugen eines Trägersignals (CS) von einem Trägersignal-Generator (110) zur Ausgabe an einen Resolver (10); Empfangen modulierter Trägersignale von einem Resolver (10) über Hardware (20), die außerhalb des Mikrocontrollers (100) angeordnet ist; Integrieren korrespondierender Integrator-Eingangssignale, die auf den modulierten Trägersignalen basieren, von einem Integrator (140), um jeweilige Hüllkurvensignale zu erzeugen, wobei ein Start eines Integrationsfensters des Integrators (140) in Bezug auf einen Start des Trägersignals (CS) eingestellt wird; und Ermitteln einer vom Resolver (10) erfassten Winkelposition basierend auf den Hüllkurvensignalen

    Symmetrisches differentielles Leseverfahren und Lesesystem für ein STT-MRAM

    公开(公告)号:DE102013013928B4

    公开(公告)日:2020-07-16

    申请号:DE102013013928

    申请日:2013-08-21

    Abstract: Verfahren zum Lesen einer Speicherzelle, wobei das Verfahren die folgenden Schritte umfasst:Bereitstellen eines ersten Abtastelements;Bereitstellen eines zweiten Abtastelements;wobei zunächst ein Referenzstrom so geschaltet wird, dass er durch das erste Abtastelement fließt, um den Referenzstrom abzutasten, und ein Zellenstrom von der Speicherzelle so geschaltet wird, dass er durch das zweite Abtastelement fließt, um den Zellenstrom abzutasten; undwobei der Referenzstrom und der Zellenstrom nachfolgend derart umgeschaltet werden, dass der Referenzstrom statt durch das erste Abtastelement dann durch das zweite Abtastelement fließt, und der Zellenstrom statt durch das zweite Abtastelement dann durch das erste Abtastelement fließt.

    Ermitteln eines Zustands einer Speicherzelle

    公开(公告)号:DE102016110049A1

    公开(公告)日:2017-11-30

    申请号:DE102016110049

    申请日:2016-05-31

    Abstract: Es wird ein Verfahren zum Ermitteln eines Zustands einer Speicherzelle mithilfe eines Erfassungsverstärkers vorgeschlagen, wobei das Verfahren umfasst: Anlegen eines ersten Signals an den Erfassungsverstärker; Erfassen einer ersten Antwort; Ermitteln eines Bezugssignals aufgrund des ersten Signals; Erfassen einer zweiten Antwort aufgrund eines zweiten Signals, das aufgrund des ersten Signals ermittelt wird; und Ermitteln des Zustands der Speicherzelle aufgrund der zweiten Antwort und des Bezugssignals. Es wird auch eine Speichervorrichtung bereitgestellt, die in der Lage ist, den Zustand der Speicherzelle zu ermitteln.

    Speicher-Zeitgabeschaltung
    20.
    发明专利

    公开(公告)号:DE102015105413A1

    公开(公告)日:2015-10-15

    申请号:DE102015105413

    申请日:2015-04-09

    Abstract: Ein Speicherschaltkreis, der eine Speicherzelle beinhaltet, ist dazu konfiguriert, eine Ladung, Spannung oder einen Strom an einer zugeordneten Bitleitung bereitzustellen; ein Leseverstärker ist dazu konfiguriert, die Ladung, Spannung oder den Strom auf der Bitleitung zu lesen; ein Wortleitungsschaltkreis ist dazu konfiguriert, eine Wortleitung der Speicherzelle zu steuern; und ein Nachverfolgungsschaltkreises dazu konfiguriert, eine oder mehrere Bedingungen des Speicherschaltkreises nachzuverfolgen und ein Zeitgabe-Steuerungssignal an einem Ausgang bereitzustellen, das betriebsfähig ist, den Wortleitungsschaltkreis adaptiv zu steuern.

Patent Agency Ranking