Codage d’un flux de données
    11.
    发明专利

    公开(公告)号:FR3111455A1

    公开(公告)日:2021-12-17

    申请号:FR2006279

    申请日:2020-06-16

    Abstract: Codage d’un flux de données La présente description concerne un procédé (400) de codage d’un flux de données comprenant : recevoir (405), par un premier neurone impulsionnel, le flux de données ; transmettre (409), par le premier neurone impulsionnel, à un deuxième neurone impulsionnel, un signal de détection d’évènement indiquant un instant de détection d’un évènement du flux de données ; et générer (417), par le deuxième neurone impulsionnel, un signal codé, le signal codé comprenant une impulsion retardée, par rapport à l’instant de détection de l’évènement, en fonction d’une amplitude de l’évènement. Figure pour l'abrégé : Fig. 4

    POINT MEMOIRE
    13.
    发明专利

    公开(公告)号:FR3087290B1

    公开(公告)日:2020-11-06

    申请号:FR1859560

    申请日:2018-10-16

    Abstract: La présente description concerne un transistor MOS (10) dans lequel la résistivité de la région de source et/ou de drain (12) est apte à être augmentée de façon irréversible par application d'un courant électrique entre deux contacts (12C-A, 12C-B) de ladite région (12).

    DISPOSITIF ELECTRONIQUE INTEGRE DESTINE A FONCTIONNER DANS DES ENVIRONNEMENTS A TEMPERATURE VARIABLE

    公开(公告)号:FR3082052B1

    公开(公告)日:2020-06-26

    申请号:FR1854829

    申请日:2018-06-04

    Abstract: Dispositif électronique intégré, comprenant un substrat de type silicium sur isolant et au moins un transistor MOS (TR) réalisé dans et sur ledit substrat, et comprenant une région de grille (G) configurée pour recevoir une tension de commande, une grille arrière (BG) configurée pour recevoir une tension d'ajustement, et dans lequel la région source (S) comporte une première borne (B1) destinée à être reliée à une tension de référence et une deuxième borne (B2) réalisées de part et d'autre d'une portion résistive (Rs) de la région de source (S), la première borne (B1) étant configurée pour délivrer une tension dont la valeur est représentative de la température du dispositif (DIS), le dispositif (DIS) comportant des moyens d'ajustement (MA) configurés pour délivrer sur la grille arrière (BG), une tension d'ajustement dont la valeur dépend de la valeur de la tension de commande et de la valeur de la tension délivrée par la première borne (B1).

    LIAISON SERIE A HAUT DEBIT
    15.
    发明专利

    公开(公告)号:FR3024930B1

    公开(公告)日:2019-08-09

    申请号:FR1457764

    申请日:2014-08-12

    Inventor: GALY PHILIPPE

    Abstract: L'invention concerne un circuit de transmission de données pour transmettre un signal de données sur une ligne de transmission (202), ce circuit comprenant un convertisseur numérique-analogique , DAC, (212) capable de générer 2N niveaux de tension continue différents, dans lequel le DAC (212) est adapté à recevoir des valeurs numériques de N bits, et pour chaque valeur numérique, à sélectionner, en se basant sur les valeurs numériques, l'un des 2N niveaux de tension continue et à appliquer le niveau de tension continue sélectionné sur la ligne de transmission (202).

    DISPOSITIF DE PROTECTION CONTRE LES DECHARGES ELECTROSTATIQUES AVEC CIRCUIT DE DECLENCHEMENT DISTRIBUE

    公开(公告)号:FR3057394B1

    公开(公告)日:2019-05-03

    申请号:FR1661085

    申请日:2016-11-16

    Abstract: Le dispositif de protection est réalisé dans et sur un film semi-conducteur (1) situé sur une couche isolante enterrée (2) elle-même située au-dessus d'un caisson semi-conducteur (3). Il comprend une première borne (B1) et une deuxième borne (B2), au moins un module (MD1) comportant au moins un transistor MOS (TR) connecté entre la première borne (B1) et la deuxième borne (B2) et ayant sa région de grille (G), son substrat (B) et ledit caisson (3) électriquement couplés, au moins un circuit résistif-capacitif (RC) configuré pour rendre passant le transistor MOS (TR) lors de l'apparition d'une décharge électrostatique sur la première borne (B1) ou sur la deuxième borne (B2), ledit au moins un circuit résistif-capacitif (RC) possédant une partie commune avec l'une au moins des régions de source, de grille et de drain du transistor et comportant un élément capacitif et un élément résistif, une première électrode de l'élément capacitif comportant l'élément résistif et une deuxième électrode de l'élément capacitif comportant au moins une portion du film semi-conducteur (1).

    DISPOSITIF INTEGRE DE NEURONE ARTIFICIEL

    公开(公告)号:FR3064383A1

    公开(公告)日:2018-09-28

    申请号:FR1752383

    申请日:2017-03-23

    Abstract: Dispositif intégré de neurone artificiel, comportant une borne d'entrée (BE), une borne de sortie (BS), une borne de référence (BR) destinée à délivrer au moins un signal de référence, un bloc intégrateur (1) configuré pour recevoir et intégrer au moins un signal d'entrée et délivrer un signal intégré, un bloc générateur (2) configuré pour recevoir le signal intégré et, lorsque le signal intégré dépasse un seuil, délivrer le signal de sortie, dans lequel le bloc intégrateur (1) comporte un condensateur principal (C1) couplé entre la borne d'entrée (BE) et la borne de référence (BR), le bloc générateur (2) comporte un transistor MOS principal (TR 1) couplé entre la borne d'entrée (E) et la borne de sortie (S), et dont la grille (g 1) est couplée à la borne de sortie (BS), ledit transistor principal (TR 1) ayant en outre son substrat (sb 1) et sa grille (g 1) mutuellement couplés.

Patent Agency Ranking