-
公开(公告)号:FR2975247B1
公开(公告)日:2013-06-07
申请号:FR1154070
申请日:2011-05-11
Applicant: ST MICROELECTRONICS SA
Inventor: LE TUAL STEPHANE , SINGH PRATAP NARAYAN
-
公开(公告)号:FR2911454B1
公开(公告)日:2009-06-26
申请号:FR0850115
申请日:2008-01-09
Applicant: ST MICROELECTRONICS SA
Inventor: JOET LOIC , LE TUAL STEPHANE
Abstract: The method involves developing an intermediate signal from an incident signal, and delivering the intermediate signal to a filtering and analog-digital conversion device (CFCANI). Elementary circuits (CI1, CI2, CI3) are configured in filtering state, analog/digital conversion states and a reference state. Elementary capacitors (CE1-CE4) are linked to input capacitive units (MCEI) in the filtering state. The capacitors present a reference capacitive load in the reference state. A sample of bits of an output digital signal corresponding to intermediate signal is delivered in device outputs. An independent claim is also included for a device for processing an incident radiofrequency signal.
-
公开(公告)号:FR3098363A1
公开(公告)日:2021-01-08
申请号:FR1907471
申请日:2019-07-04
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS ALPS SAS
Inventor: LE TUAL STEPHANE , DUPERRAY DAVID , BLANC JEAN-PIERRE
IPC: H03K17/16 , H01L29/772 , H03K17/687
Abstract: Circuit échantillonneur La présente description concerne un circuit échantillonneur comportant au moins un transistor (300) MOS comprenant, entre une première métallisation (317) reliée à une région de source (303) du transistor et une deuxième métallisation (321) reliée à une région de drain (305) du transistor, une troisième métallisation (323) recevant une tension de référence. Figure pour l'abrégé : Fig. 4
-
公开(公告)号:FR3059439B1
公开(公告)日:2019-08-09
申请号:FR1661725
申请日:2016-11-30
Applicant: ST MICROELECTRONICS SA
Inventor: ZEGMOUT HANAE , PACHE DENIS , LE TUAL STEPHANE
IPC: G06F1/04
Abstract: L'invention concerne un dispositif de conversion d'une impulsion optique en impulsion électronique comprenant une photorésistance (302) ayant des première et deuxième bornes et étant adaptée à recevoir un signal laser pulsé (204) en provenance d'une source laser (202) à modes bloqués, dans lequel : la première borne est reliée à un noeud d'application d'un potentiel de référence (GND) par un élément résistif (214) et un élément capacitif (304) reliés en parallèle ; et la deuxième borne est connectée à un noeud (210) d'application d'un potentiel d'alimentation (VDC).
-
公开(公告)号:FR3048317B1
公开(公告)日:2019-06-28
申请号:FR1651640
申请日:2016-02-26
Applicant: ST MICROELECTRONICS SA
Inventor: BOULEMNAKHER MOUNIR , LE TUAL STEPHANE
IPC: H03M1/16
Abstract: L'invention concerne un convertisseur numérique-analogique multiplicateur (MDAC) comprenant : des première et deuxième entrées (210, 240) pour recevoir des premier et deuxième signaux d'entrée différentielle (Vinp, Vinn) ; un amplificateur différentiel (202) comportant des premier et deuxième noeuds d'entrée différentielle (204, 234) et des premier et deuxième noeuds de sortie différentielle (VOUT+, VOUT-) ; un premier condensateur (205) ayant l'un de ses noeuds couplé au premier noeud d'entrée différentielle (204) et son autre noeud couplé à la première entrée (210) par l'intermédiaire d'un premier commutateur (208) et à au moins un noeud de tension d'alimentation de référence par l'intermédiaire d'un ou plusieurs autres commutateurs (402) ; et des deuxième et troisième condensateurs (406, 408), chacun ayant l'un de ses noeuds couplé : soit au premier noeud d'entrée différentielle (204) ; soit au premier noeud de sortie différentielle (VOUT-) ; soit à la première entrée (210).
-
公开(公告)号:FR3059439A1
公开(公告)日:2018-06-01
申请号:FR1661725
申请日:2016-11-30
Applicant: ST MICROELECTRONICS SA
Inventor: ZEGMOUT HANAE , PACHE DENIS , LE TUAL STEPHANE
IPC: G06F1/04
Abstract: L'invention concerne un dispositif de conversion d'une impulsion optique en impulsion électronique comprenant une photorésistance (302) ayant des première et deuxième bornes et étant adaptée à recevoir un signal laser pulsé (204) en provenance d'une source laser (202) à modes bloqués, dans lequel : la première borne est reliée à un noeud d'application d'un potentiel de référence (GND) par un élément résistif (214) et un élément capacitif (304) reliés en parallèle ; et la deuxième borne est connectée à un noeud (210) d'application d'un potentiel d'alimentation (VDC).
-
公开(公告)号:FR3048317A1
公开(公告)日:2017-09-01
申请号:FR1651640
申请日:2016-02-26
Applicant: ST MICROELECTRONICS SA
Inventor: BOULEMNAKHER MOUNIR , LE TUAL STEPHANE
IPC: H03M1/16
Abstract: L'invention concerne un convertisseur numérique-analogique multiplicateur (MDAC) comprenant : des première et deuxième entrées (210, 240) pour recevoir des premier et deuxième signaux d'entrée différentielle (Vinp, Vinn) ; un amplificateur différentiel (202) comportant des premier et deuxième noeuds d'entrée différentielle (204, 234) et des premier et deuxième noeuds de sortie différentielle (VOUT+, VOUT-) ; un premier condensateur (205) ayant l'un de ses noeuds couplé au premier noeud d'entrée différentielle (204) et son autre noeud couplé à la première entrée (210) par l'intermédiaire d'un premier commutateur (208) et à au moins un noeud de tension d'alimentation de référence par l'intermédiaire d'un ou plusieurs autres commutateurs (402) ; et des deuxième et troisième condensateurs (406, 408), chacun ayant l'un de ses noeuds couplé : soit au premier noeud d'entrée différentielle (204) ; soit au premier noeud de sortie différentielle (VOUT-) ; soit à la première entrée (210).
-
公开(公告)号:FR2975247A1
公开(公告)日:2012-11-16
申请号:FR1154070
申请日:2011-05-11
Applicant: ST MICROELECTRONICS SA
Inventor: LE TUAL STEPHANE , SINGH PRATAP NARAYAN
Abstract: L'invention concerne un circuit comprenant : un premier bloc de circuit (302) adapté à recevoir un premier signal d'horloge (CLK1) et à fournir un premier signal de données de sortie à un instant déterminé par le premier signal d'horloge ; un deuxième bloc de circuit (304) adapté à recevoir un deuxième signal d'horloge (CLK2) et à fournir un deuxième signal de données de sortie à un instant déterminé par le deuxième signal d'horloge ; un bus d'horloge (314) couplé aux sorties correspondantes des premier et deuxième blocs de circuit pour recevoir un troisième signal d'horloge (BCLK) basé sur les premier et deuxième signaux d'horloge ; et une unité de synchronisation (312) couplée au bus d'horloge et adaptée à échantillonner les premier et deuxième signaux de données de sortie sur la base du troisième signal d'horloge.
-
公开(公告)号:FR2965427B1
公开(公告)日:2013-06-21
申请号:FR1057815
申请日:2010-09-28
Applicant: ST MICROELECTRONICS SA
Inventor: LE TUAL STEPHANE , BOULEMNAKHER MOUNIR , SINGH PRATAP NARAYAN
-
公开(公告)号:FR2965427A1
公开(公告)日:2012-03-30
申请号:FR1057815
申请日:2010-09-28
Applicant: ST MICROELECTRONICS SA
Inventor: LE TUAL STEPHANE , BOULEMNAKHER MOUNIR , SINGH PRATAP NARAYAN
Abstract: La présente invention concerne un procédé de conversion analogique-numérique à approximations successives comprenant : pendant une phase d'échantillonnage, coupler un signal d'entrée (Vin) à une pluralité de paires de condensateurs , les premier et second condensateurs de chaque paire étant couplés à une première entrée d'un comparateur (306) ; et pendant une phase de conversion, coupler le premier condensateur de chaque paire à une première tension d'alimentation et le second condensateur de chaque paire à une seconde tension d alimentation
-
-
-
-
-
-
-
-
-