12.
    发明专利
    未知

    公开(公告)号:DE60227212D1

    公开(公告)日:2008-08-07

    申请号:DE60227212

    申请日:2002-04-02

    Abstract: The integrated circuit (CIC) has a comparator (SCOMP) which receives an incoming (RFI) selection code (MV) from a shift register (SREG) and register loading means (CNTR). The comparator also receives the integrated circuit identification (ID) from a series memory (SMEM) and if the two are compatible data in the shift register after shifting (CNTR) are sent to a communication interface (ADC,RFI) at a determined time Independent claims are also included for the following: Smartcard or portable electronic label equipped to execute selective identification request. Method for executing in integrated circuit a selective identification request accompanied by a selection code

    DIVISEUR DE FREQUENCE BINAIRE
    13.
    发明专利

    公开(公告)号:FR2895601A1

    公开(公告)日:2007-06-29

    申请号:FR0513121

    申请日:2005-12-22

    Abstract: L'invention concerne un diviseur de fréquence binaire (DIVF2) comprenant un compteur (CMPT) cadencé par un signal d'entrée (CK1), des moyens (CP1, CP2) pour comparer un valeur de comptage (VAL) à des première et seconde valeurs de seuil (B2/2, B2/4) et fournir des premier et deuxième signaux de contrôle (DET1, DET2) synchronisés avec des fronts de variation d'un premier type du signal d'entrée (CK1). Selon l'invention, le diviseur comprend des moyens (FFB) pour fournir au moins un troisième signal de contrôle (SDET1, SDET2) décalé d'une demi-période du signal d'entrée (CK1) par rapport à l'un des premier ou second signaux de contrôle (DET1, DET2), et des moyens de contrôle (ALCT) pour générer le signal de sortie (CK2) à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit (b1,b0) de plus faible poids de la consigne de division. Application notamment aux transpondeurs UHF.

    PROCEDE DE GENERATION D'UN SIGNAL D'HORLOGE

    公开(公告)号:FR2890465A1

    公开(公告)日:2007-03-09

    申请号:FR0509082

    申请日:2005-09-06

    Abstract: L'invention concerne un procédé de génération d'un signal d'horloge comprenant des étapes de : mesure à l'aide d'un premier signal d'horloge (SFo) d'une caractéristique d'un événement de référence (EVT1) dans un signal reçu (RS) ; déterminer à l'aide du premier signal d'horloge, une variation d'une caractéristique d'un second événement (EVT2, D0) dans un signal reçu (RS) ; corriger la mesure (NEVT1, NFC) en fonction de la variation de la caractéristique du second événement ; et générer un second signal d'horloge (SFC) à partir du premier signal d'horloge en fonction de la mesure corrigée (NFC). Application aux circuits d'émission et de réception d'une puce sans contact.

    PROCEDE DE CONFIGURATION D'UN ESPACE MEMOIRE DIVISE EN ZONES MEMOIRE

    公开(公告)号:FR2890200A1

    公开(公告)日:2007-03-02

    申请号:FR0508729

    申请日:2005-08-25

    Abstract: L'invention concerne un procédé de configuration d'un espace mémoire (MEM), comprenant des étapes de : lecture dans l'espace mémoire (MEM) d'une information de configuration (SZ3), détermination d'une division d'au moins une partie de l'espace mémoire en zones mémoire (Z1-Z4) en fonction de l'information de configuration lue ; et d'attribution à chacune des zones mémoire d'un numéro d'accès (NBK) à utiliser pour accéder à un emplacement de donnée dans la zone mémoire, en combinaison avec une adresse logique de l'emplacement dans la zone mémoire. Application de l'invention aux puces RFID.

    18.
    发明专利
    未知

    公开(公告)号:FR2833781B1

    公开(公告)日:2004-03-12

    申请号:FR0116066

    申请日:2001-12-13

    Abstract: A contactless integrated circuit receiving an RF signal comprises a clock-signal generator to produce a clock signal from a first half wave and a second half wave representing the received RF signal. Also disclosed is a method for the generation of a clock signal in which the first half wave and the second half wave are compared to produce the clock signal. The invention is adapated for use in contactless cards, transponders, and the like.

    20.
    发明专利
    未知

    公开(公告)号:FR2833781A1

    公开(公告)日:2003-06-20

    申请号:FR0116066

    申请日:2001-12-13

    Abstract: The invention relates to a contactless integrated circuit which receives a radio frequency signal. According to the invention, the circuit comprises a clock generator, said generator being used to produce a clock signal (CLK) from a first alternation (AC0) and a second alternation (AC1) which are representative of the radio frequency signal received. The invention also relates to a method of generating a clock signal, during which the first and the second alternations are compared in order to produce the clock signal. The invention is suitable for contactless cards, transponders, etc.

Patent Agency Ranking