-
公开(公告)号:FR2796226A1
公开(公告)日:2001-01-12
申请号:FR9909051
申请日:1999-07-09
Applicant: ST MICROELECTRONICS SA
Inventor: KARI AHMED , TIWARI VINEET
IPC: G06K7/00 , H03K9/04 , H03M7/00 , G06K19/073 , H03K7/04
Abstract: Control circuit (40) includes first flip-flop (47) which outputs validation signal when first low pulse appears on the binary signal to be decrypted. It also includes second flip-flop (48) which outputs memorized signal when second low pulse appears on the binary signal to be decrypted. A logic gate (50) supplies zero reset signal to the RST terminals of the flip-flops when the control circuit is energized or when the counter reaches a maximum number of counted pulses. Decoder for binary signals transmitted to a smart card by pulse position modulation. The binary signals represent at least a binary number of 2(n + 2) coded by pulse position corresponding to a binary number N of n bits, n being a whole number. The decoder includes: (a) a counting circuit (10) which counts the pulses of s clock signal and provides the binary number N; a memory circuit (20) which stores the binary number N, and; a control circuit (40) which receives the binary signal to be decrypted and which provides a validation signal to start the counting circuit (10) and a memorized signal to effect the transfer of the number N from the counting circuit to the memory circuit.
-
公开(公告)号:DE60227212D1
公开(公告)日:2008-08-07
申请号:DE60227212
申请日:2002-04-02
Applicant: ST MICROELECTRONICS SA
Inventor: KARI AHMED , MOREAUX CHRISTOPHE
Abstract: The integrated circuit (CIC) has a comparator (SCOMP) which receives an incoming (RFI) selection code (MV) from a shift register (SREG) and register loading means (CNTR). The comparator also receives the integrated circuit identification (ID) from a series memory (SMEM) and if the two are compatible data in the shift register after shifting (CNTR) are sent to a communication interface (ADC,RFI) at a determined time Independent claims are also included for the following: Smartcard or portable electronic label equipped to execute selective identification request. Method for executing in integrated circuit a selective identification request accompanied by a selection code
-
公开(公告)号:FR2895601A1
公开(公告)日:2007-06-29
申请号:FR0513121
申请日:2005-12-22
Applicant: ST MICROELECTRONICS SA
Inventor: MOREAUX CHRISTOPHE , KARI AHMED , NAURA DAVID , RIZZO PIERRE
Abstract: L'invention concerne un diviseur de fréquence binaire (DIVF2) comprenant un compteur (CMPT) cadencé par un signal d'entrée (CK1), des moyens (CP1, CP2) pour comparer un valeur de comptage (VAL) à des première et seconde valeurs de seuil (B2/2, B2/4) et fournir des premier et deuxième signaux de contrôle (DET1, DET2) synchronisés avec des fronts de variation d'un premier type du signal d'entrée (CK1). Selon l'invention, le diviseur comprend des moyens (FFB) pour fournir au moins un troisième signal de contrôle (SDET1, SDET2) décalé d'une demi-période du signal d'entrée (CK1) par rapport à l'un des premier ou second signaux de contrôle (DET1, DET2), et des moyens de contrôle (ALCT) pour générer le signal de sortie (CK2) à partir de signaux de contrôle choisis en fonction de la valeur d'au moins un bit (b1,b0) de plus faible poids de la consigne de division. Application notamment aux transpondeurs UHF.
-
公开(公告)号:FR2890484A1
公开(公告)日:2007-03-09
申请号:FR0509081
申请日:2005-09-06
Applicant: ST MICROELECTRONICS SA
Inventor: NAURA DAVID , MOREAUX CHRISTOPHE , KARI AHMED , RIZZO PIERRE
Abstract: L'invention concerne un circuit intégré passif sans contact (IC2) comprenant une mémoire de données non volatile (MEM) programmable électriquement, un circuit survolteur à accumulation de charges (HVCT, PMP, HGEN) pour fournir une haute tension (Vhv) nécessaire à l'écriture de données (DTW) dans la mémoire. Selon l'invention, le circuit intégré comprend un point mémoire volatile (FF1) pour mémoriser un drapeau indicateur (THR2), et des moyens (THDET, THR1, FF1) pour modifier la valeur du drapeau indicateur (THR2) lorsque la haute tension (Vhv) atteint la première fois un seuil critique (Vc) après activation du circuit survolteur.
-
公开(公告)号:FR2890465A1
公开(公告)日:2007-03-09
申请号:FR0509082
申请日:2005-09-06
Applicant: ST MICROELECTRONICS SA
Inventor: MOREAUX CHRISTOPHE , KARI AHMED , NAURA DAVID , RIZZO PIERRE
Abstract: L'invention concerne un procédé de génération d'un signal d'horloge comprenant des étapes de : mesure à l'aide d'un premier signal d'horloge (SFo) d'une caractéristique d'un événement de référence (EVT1) dans un signal reçu (RS) ; déterminer à l'aide du premier signal d'horloge, une variation d'une caractéristique d'un second événement (EVT2, D0) dans un signal reçu (RS) ; corriger la mesure (NEVT1, NFC) en fonction de la variation de la caractéristique du second événement ; et générer un second signal d'horloge (SFC) à partir du premier signal d'horloge en fonction de la mesure corrigée (NFC). Application aux circuits d'émission et de réception d'une puce sans contact.
-
公开(公告)号:FR2890200A1
公开(公告)日:2007-03-02
申请号:FR0508729
申请日:2005-08-25
Applicant: ST MICROELECTRONICS SA
Inventor: MOREAUX CHRISTOPHE , KARI AHMED , NAURA DAVID , RIZZO PIERRE
IPC: G06F12/02 , G06K19/073 , G11C8/10
Abstract: L'invention concerne un procédé de configuration d'un espace mémoire (MEM), comprenant des étapes de : lecture dans l'espace mémoire (MEM) d'une information de configuration (SZ3), détermination d'une division d'au moins une partie de l'espace mémoire en zones mémoire (Z1-Z4) en fonction de l'information de configuration lue ; et d'attribution à chacune des zones mémoire d'un numéro d'accès (NBK) à utiliser pour accéder à un emplacement de donnée dans la zone mémoire, en combinaison avec une adresse logique de l'emplacement dans la zone mémoire. Application de l'invention aux puces RFID.
-
公开(公告)号:FR2811830B1
公开(公告)日:2004-10-29
申请号:FR0009165
申请日:2000-07-13
Applicant: ST MICROELECTRONICS SA
Inventor: KARI AHMED
-
公开(公告)号:FR2833781B1
公开(公告)日:2004-03-12
申请号:FR0116066
申请日:2001-12-13
Applicant: ST MICROELECTRONICS SA
Inventor: MOREAUX CHRISTOPHE , KARI AHMED , TARDIEU OLIVIER
Abstract: A contactless integrated circuit receiving an RF signal comprises a clock-signal generator to produce a clock signal from a first half wave and a second half wave representing the received RF signal. Also disclosed is a method for the generation of a clock signal in which the first half wave and the second half wave are compared to produce the clock signal. The invention is adapated for use in contactless cards, transponders, and the like.
-
公开(公告)号:FR2835328A1
公开(公告)日:2003-08-01
申请号:FR0201124
申请日:2002-01-31
Applicant: ST MICROELECTRONICS SA
Inventor: MOREAUX CHRISTOPHE , KARI AHMED , TARDIEU OLIVIER
IPC: G06K19/07 , G05F5/00 , G06K19/073
-
公开(公告)号:FR2833781A1
公开(公告)日:2003-06-20
申请号:FR0116066
申请日:2001-12-13
Applicant: ST MICROELECTRONICS SA
Inventor: MOREAUX CHRISTOPHE , KARI AHMED , TARDIEU OLIVIER
Abstract: The invention relates to a contactless integrated circuit which receives a radio frequency signal. According to the invention, the circuit comprises a clock generator, said generator being used to produce a clock signal (CLK) from a first alternation (AC0) and a second alternation (AC1) which are representative of the radio frequency signal received. The invention also relates to a method of generating a clock signal, during which the first and the second alternations are compared in order to produce the clock signal. The invention is suitable for contactless cards, transponders, etc.
-
-
-
-
-
-
-
-
-