-
公开(公告)号:KR1020000026691A
公开(公告)日:2000-05-15
申请号:KR1019980044349
申请日:1998-10-22
Applicant: 한국전자통신연구원
IPC: H04N5/30
Abstract: PURPOSE: An intelligent CCD(charge coupled device) camera is to capture only a required moment and compact an image of the moment and transmits the image to a central controlling computer, thereby facilitating a maintenance thereof. CONSTITUTION: An intelligent CCD camera for monitoring and recording comprises a plurality of image capture units which are disposed at a place to obtain an image of a correspondent monitoring area at a constant time interval and compares the images having the constant time interval and sorts out a difference between the images, and a central controlling part which is connected with the image obtaining parts to remote-control the image obtaining parts and receives/stores images only selected by the image obtaining parts. The image obtaining part comprises a CCD camera(211) for monitoring an area at a constant time interval, a signal processor(204) for controlling an image selecting process, an image processing unit for converting an analog image from the CCD camera into a digital image and transmitting the digital image to the signal processor.
Abstract translation: 目的:智能CCD(电荷耦合器件)摄像机仅捕获所需时刻并压缩瞬间的图像,并将图像传输到中央控制计算机,从而便于维护。 构成:用于监视和记录的智能CCD摄像机包括多个图像捕获单元,其被设置在一个位置以获得恒定时间间隔的相应监视区域的图像,并且比较具有恒定时间间隔的图像并对其进行排序 图像之间的差异,以及与图像获取部件连接以远程控制图像获取部分并且接收/存储仅由图像获取部件选择的图像的中央控制部件。 图像获取部分包括用于以恒定时间间隔监视区域的CCD照相机(211),用于控制图像选择处理的信号处理器(204),用于将来自CCD照相机的模拟图像转换为数字图像的图像处理单元 图像并将数字图像发送到信号处理器。
-
公开(公告)号:KR1019990052554A
公开(公告)日:1999-07-15
申请号:KR1019970072047
申请日:1997-12-22
Applicant: 한국전자통신연구원
IPC: H04L5/00
Abstract: 본 발명은 다수의 입출력(I/O) 디바이스가 직접 메모리 엑세스(DMA) 채널에 연결되어 한 순간에 한 디바이스 만이 서비스를 받을 수 있는 구조에서 2채널 선택회로를 기본 모듈로 사용하여 네트워크 형태로 연결함으로써, 연결된 모든 채널이 서로 공정하고 신속하게 서비스 받을 수 있는 직접 메모리 엑세스 채널 우선권 선택 회로에 관한 것이다.
본 발명은 2채널 선택회로를 기본 모듈로 사용하여 네트워크 형태로 연결하므로 채널 확장이 용이하며, 구조가 모듈화 되어 회로가 간단하다. 셔플 방식의 순환 우선 알고리즘을 사용함으로써, 라운드 로빈 방식 보다 더욱 공정한 분배가 가능한 장점을 갖고 있다. 특히 우선 순위를 결정하는데 있어서, N개의 채널에 대하여 2*logN의 지연 패스를 갖고 있으므로, 채널 수에 비례하는 다른 구조에 비하여 채널의 수가 늘어 날수록 고속 동작에서 유리한 구조이다.-
公开(公告)号:KR1019990039421A
公开(公告)日:1999-06-05
申请号:KR1019970059519
申请日:1997-11-12
Applicant: 한국전자통신연구원
IPC: G06F9/32
Abstract: 본 발명은 비디오 코덱 내부 모듈에서 발생되는 다중 이벤트들을 처리하기 위한 스케쥴링 기능을 실시간에 처리하는 회로와 그 처리 방법에 관한 것으로, 특히 동시 다발적으로 발생하는 이벤트들을 별도의 소프트웨어 스케쥴러의 도움없이 하드웨어에 의해 직접 제어하며, 또한 이벤트가 발생되지 않을 때에는 시켄서가 다음 이벤트가 발생할 때까지 정지 상태로 있도록 함으로서 저전력 시켄서의 구현이 가능하도록 한 이벤트 스케쥴링을 위한 저전력 시켄서 장치 및 이벤트 처리 방법을 제공한다.
-
公开(公告)号:KR1019980050569A
公开(公告)日:1998-09-15
申请号:KR1019960069400
申请日:1996-12-21
Applicant: 한국전자통신연구원
IPC: G06F7/00
Abstract: 본 발명은 워드-직렬/비트-병렬 형태로 입력되는 데이타에 대하여 연산을 행하기 위하여 워드-병렬/비트-직렬 형태로의 변환이 필요하고, 연산을 완료한 후에는 다시 워드-병렬/비트-직렬 형태의 데이타를 워드-직렬/비트-병렬의 형태로 변환하는 과정이 필요한, 분산 산술 방법을 사용하는 이산 여현 변환(DCT)과 같은 직렬연산을 이용하는 행렬 알고리즘이 사용된 연산기를 위한 직/병렬 변환 회로에 관한 것으로, 특히 본 발명은 기존의 2 중 버퍼를 사용하는 직/병렬 변환 회로에 비하여 규칙적이고, 간단한 구조의 NxN 어레이 형태로 구성한 플립플롭을 좌우, 상하 방향으로 연결하고, 좌우, 또는 상하 방향으로 데이타를 이동 시길 수 있는 방향 제어신호를 사용하여 변환 기능을 수행하고, 연속적인 데이타를 입출력 시킬 수 있는 직/병렬 변환 회로에 관� �� 개시된다.
-
公开(公告)号:KR1019980047254A
公开(公告)日:1998-09-15
申请号:KR1019960065730
申请日:1996-12-14
Applicant: 한국전자통신연구원
IPC: G06F9/34
Abstract: 본 발명은 비디오 코덱 내부 모듈에서 발생되는 이벤트를 제어하기 위한 파이퍼라인 형식의 마이크로 제어기와 그 동작에 관한 것으로, 특히 동시 다발적으로 발생되는 이벤트들을 인스트럭션 수준에서 실시간 처리하기 위한 마이크로 제어기에 의한 이벤트 신호 제어 회로에 관한 것이다.
이러한 이벤트 제어 기능을 별도의 인스트럭션으로 정의하여 프로그램 수준에서 모든 이벤트를 마이크로 제어기를 통해 제어 함으로서, 이벤트 처리 순서, 이벤트 별 응답 신호 조정 및 이벤트 처리 프로그램을 단순화 시키는 장점을 갖는다.-
公开(公告)号:KR1019960025002A
公开(公告)日:1996-07-20
申请号:KR1019940034151
申请日:1994-12-14
Applicant: 한국전자통신연구원
Abstract: 본 발명은 움직임 보상을 행하는 알고리즘들 중에서 완전탐색 블럭정합 알고리즘(FBMA : Full-search Block MatchingAlgorithm)을 고속 파이프라인(Pipeline) 병렬구조로 구현 가능하도록 하기 위한 완전탐색 블럭정합 알고리즘을 이용한움직임 예측기(Motion Estimator)에 관한 것으로, 기준블럭과 후보블럭 사이의 차의 절대값을 계산하는 부분과 차의 절대값을 누적하는 합연산 부분으로 크게 구성되며 각 구분을 각각 하나의 파이프 상태 연결되는데 후보 블럭데이타 경로를두가지로 변경시켜 매 동기 클럭에 맞추어 두 개의 후보 블럭데이타에 대하여 번갈아 가며 반복적으로 연산 출력을 수행시킬 수 있도록 병렬성을 추가시킨 벡터처리기가 5개 병렬로 연결 구성되는 것을 특징으로 하는 완전탐색 블럭정합 알고리즘을 이용한 움직임 예측기를 구성하는 벡터처리기를 제공하면 움직임 예측기를 구성하는 PE PIPE의 효율을 100% 사용가능한 것 외에 PE의 외부에서 보면 데이타와 제어신호들의 구별이 없다는 것이다. 모든 데이타는 데이타 레지스터를 통하여 PE 사이에 파이프라인 상태로 전달되며, 모든 제어신호들도 6비트의 제어 레지스터를 통하여 PE 사이에 파이프라인상태로 전달된다. 즉 PE PIPE의 외부에서 보면 제어신호들도 데이타와 전혀 구별됨 없이 파이프라인 데이타로 취급된다.이러한 구조는 PE PIPE에서 데이타 버스와 제어신호 버스를 불필요하게 하여 본 발명의 PE PIPE의 안정된 동작과 고속동작에 기여하게 되는 효과가 있다.
-
公开(公告)号:KR1019950022989A
公开(公告)日:1995-07-28
申请号:KR1019930027866
申请日:1993-12-15
Applicant: 한국전자통신연구원
IPC: H04N19/42 , H04N19/124
Abstract: 본 발명은 부스 승산기를 이용하여 영상 압축/복원의 국제 표준인 ISO의 Moving Picture Experts Group 등에서 요구하는 역양자화 계산을 효율적으로 구현할 수 있는 회로를 제공하기 위한 것으로, 3-bit 부스 부호화에 따른 승산기를 이용하여 역양자화회로를 구성할 때, 부스 승산회로의 앞단에, 부호판별회로(20)의 출력 SN을 반전시키는 인버터수단과, 2배수확장회로(10)의 두번째 자리 bit(b
2 )를 하나의 입력단으로 받아들이고 다른 하나의 입력단으로는 인버터수단의 출력을 받아들여 논리곱을 구하는 앤드수단과, 2배수확장회로(10)의 두번째 자리 bit(b
2 )와 부호판별수단(20)의 출력 SN의 배타적 논리합을 구하는 익스클루시브 오어수단과, 상기 부호판별수단(20)의 두 출력 SN과 SP의 논리합을 구하는 오어수단을 포함하는 부가회로(60)를 첨가하면 승산기의 승수 2A+S ign(A)를 구하는 데 필요한 가산회로를 줄일 수 있을 뿐만 아니라 회로의 처리속도를 향상시켜 역양자화 계산을 효율적으로 수행할 수 있게 된다.-
-
公开(公告)号:KR1020010063803A
公开(公告)日:2001-07-09
申请号:KR1019990061897
申请日:1999-12-24
Applicant: 한국전자통신연구원
IPC: G06F3/00
Abstract: PURPOSE: The MMC(Multimedia Card) supporting the video codec function is provided to support the video codec function in a small terminal while adapting the interface of the smallest MMC CONSTITUTION: The MMC has a REG_FILE(Registry File)(1), which controls the state and processing of a card, and a registry is accessed by an MMC host. An IF_DRIVER(Interface Driver)(2) drives three signals like CMD(RSP), CLK, and DAT that are inputted by a MMC_IF(Multimedia Card Interface)(3). The MMC_IF recognizes and processes each command, put together the response processing, controls the data send/receive, and provides the mean for accessing to the registry information. A V_CODEC_IF(Video Codec Interface)(4) controls the exchange of the control signal and the data send/receive between the MMC_IF and a V_CODEC(Video Codec)(6). The V_CODEC processes the video compression and recovery algorithm. A FIFO(First In First Out)(5), temporary storage when the data between the V_CODEC and MMC host is exchanged, buffers the data. The REG_FILE is a gathering of registries, which include the control information for the normal operation and whole state of the MMC.
Abstract translation: 目的:支持视频编解码功能的MMC(多媒体卡)支持小型终端中的视频编解码功能,同时适应最小MMC组合的接口:MMC具有REG_FILE(注册表文件)(1),可控制 卡的状态和处理以及注册表由MMC主机访问。 IF_DRIVER(接口驱动器)(2)驱动由MMC_IF(多媒体卡接口)(3)输入的CMD(RSP),CLK和DAT等三个信号。 MMC_IF识别和处理每个命令,将响应处理放在一起,控制数据发送/接收,并提供访问注册表信息的平均值。 V_CODEC_IF(视频编解码接口)(4)控制MMC_IF和V_CODEC(视频编解码器)(6)之间的控制信号和数据发送/接收的交换。 V_CODEC处理视频压缩和恢复算法。 FIFO(先进先出)(5),当V_CODEC和MMC主机之间的数据被交换时临时存储,缓冲数据。 REG_FILE是一个注册表集合,其中包括MMC正常运行和整个状态的控制信息。
-
公开(公告)号:KR1020000038112A
公开(公告)日:2000-07-05
申请号:KR1019980052974
申请日:1998-12-03
Applicant: 한국전자통신연구원
IPC: H04N7/14
CPC classification number: H04N7/141 , H04N21/42615 , H04N21/4341
Abstract: PURPOSE: A video telephone device is provided to manufacture a video telephone device using a hardware audio/video codec and manufacture a network configuration using software means for maximized compatibility. CONSTITUTION: A video telephone device includes an audio processor(111), a video processor(122), a video compressor/restorer(115), and a software module(130). The audio processor(111) compresses the audio signal and outputs according to a control signal. The video processor(122) decodes the video signal and outputs according to a control signal, encodes the video signal, and provide an overlay according to an input signal from outside. The video compressor/restorer(115) compresses the result from the video processor and restores the compressed signal. The software module(130) processes the signal from the audio processor and the signal from the video compression/restorer in a packet data format and outputs a motion control signal to the audio processor and the video processor.
Abstract translation: 目的:提供一种视频电话设备来制造使用硬件音频/视频编解码器的视频电话设备,并使用用于最大化兼容性的软件装置来制造网络配置。 构成:视频电话设备包括音频处理器(111),视频处理器(122),视频压缩器/恢复器(115)和软件模块(130)。 音频处理器(111)根据控制信号压缩音频信号并输出。 视频处理器(122)对视频信号进行解码并根据控制信号进行输出,对视频信号进行编码,并根据来自外部的输入信号提供覆盖。 视频压缩器/恢复器(115)压缩视频处理器的结果并恢复压缩信号。 软件模块(130)以分组数据格式处理来自音频处理器的信号和来自视频压缩/恢复器的信号,并向音频处理器和视频处理器输出运动控制信号。
-
-
-
-
-
-
-
-
-