반도체 소자의 티형 게이트 제조방법
    22.
    发明授权
    반도체 소자의 티형 게이트 제조방법 失效
    半导体元件的T型栅极的制造方法

    公开(公告)号:KR100592765B1

    公开(公告)日:2006-06-26

    申请号:KR1020040099904

    申请日:2004-12-01

    Abstract: 본 발명은 반도체 소자의 티형 게이트 제조방법에 관한 것으로, 보다 상세하게는 기판 상부의 소정 영역이 노출되도록 제1 감광막 패턴을 형성하는 단계와, 노출된 상기 기판의 일부분이 노출되도록 상기 노출된 기판 및 상기 제1 감광막 패턴 상에 제2 감광막 패턴을 형성하는 단계와, 상기 결과물의 전체 상부면에 소정 두께의 금속층을 형성하는 단계와, 상기 제1,2 감광막 패턴 및 상기 제2 감광막 패턴의 상부에 형성된 금속층을 제거하는 단계를 포함함으로써, 종래의 티형 게이트 전극 형성 방법보다 간단한 공정을 통한 공정단가 절감과 공정 시간의 단축으로 생산성을 크게 증대시킬 수 있으며, 종래의 티형 게이트 전극 형성 방법보다 게이트 길이를 작게 할 수 있으므로 고주파 특성을 월등하게 향상시킬 수 있는 효과가 있다.
    고전자 이동도 트랜지스터(HEMT), 티형 게이트, 전자빔 리소그라피, 광 리소그라피, 화합물 반도체

    밀리미터파 대역 주파수 체배기
    23.
    发明公开
    밀리미터파 대역 주파수 체배기 有权
    用于微波波段的频率双波

    公开(公告)号:KR1020060058564A

    公开(公告)日:2006-05-30

    申请号:KR1020040097648

    申请日:2004-11-25

    Abstract: 본 발명은 밀리미터파 대역의 고주파(RF) 시스템에 적용되는 주파수 체배기에 관한 것으로, 입력정합회로에 RC 병렬회로를 적용하여 높은 주파수 대역에서의 안정도 특성을 향상시키며, 게이트 바이어스 공급부의 저항값을 조절하여 낮은 주파수 대역에서의 안정도 특성을 향상시킨다. 또한, 출력정합회로의 출력단에 레이디얼-스터브(radial-stub)를 병렬로 연결하여 체배된 제 2 고조파(harmonic frequency)인 출력주파수(2fo)에 대해 입력주파수(fo)를 30dBc 이하로 억압시킨다. 밀리미터파 대역의 고주파(RF) 시스템에서 발진 주파수의 한계를 극복할 수 있으며, 77GHz 대역의 자동차 충돌 방지 레이다 시스템에 적용이 가능하다.
    밀리미터파, 주파수 체배기, 정합회로, 병렬회로, 억압 특성

    낮은 게이트저항을 갖는 화합물 반도체소자 제작방법
    24.
    发明公开
    낮은 게이트저항을 갖는 화합물 반도체소자 제작방법 失效
    制造化学化合物半导体器件的方法

    公开(公告)号:KR1020020051215A

    公开(公告)日:2002-06-28

    申请号:KR1020000080803

    申请日:2000-12-22

    Abstract: PURPOSE: A fabrication method of chemical compound semiconductor devices is provided to easily form a micro-gate pattern by forming thermostable metal spacers using a light lithography and a lift-off method. CONSTITUTION: After defining an active region by etching a semiconductor substrate(12), a first recess is formed by selectively etching a GaAs ohmic layer(19). A thermostable metal(23) is deposited by a sputtering vacuum deposition, after forming a photoresist gate pattern by a light lithography and fining the gate pattern. An opening pattern of the thermostable metal(23) is formed by a lift-off. An opening of insulating layers is formed by sequentially etching a low temperature nitride(21) and an oxide(20). Thermostable metal spacers are formed by depositing and etching a thermostable thin film and a second recess is formed by etching a defined portion of an etch stopper using the metal spacers. After forming a metal electrode(26), an engraving photoresist pattern(27) is formed for formation of a head portion of a T-type gate electrode(28). The T-type gate electrode(28) is formed by plating a T-type gate pattern.

    Abstract translation: 目的:提供化学半导体器件的制造方法,通过使用光刻法和剥离法形成耐热金属间隔物,以容易地形成微栅极图案。 构成:通过蚀刻半导体衬底(12)来限定有源区,通过选择性蚀刻GaAs欧姆层(19)形成第一凹部。 在通过光刻法形成光致抗蚀剂栅极图案并使栅极图案精细化之后,通过溅射真空沉积沉积热稳定金属(23)。 通过剥离形成热稳定性金属(23)的开口图案。 通过依次蚀刻低温氮化物(21)和氧化物(20)形成绝缘层的开口。 通过沉积和蚀刻热稳定薄膜形成热稳定金属间隔物,并且通过使用金属间隔物蚀刻限定部分的蚀刻停止层形成第二凹陷。 在形成金属电极(26)之后,形成用于形成T型栅极(28)的头部的雕刻光致抗蚀剂图案(27)。 通过电镀T型栅极图案形成T型栅电极(28)。

    광 리소그래피 공정과 희생절연막을 사용한 미세티형(감마형) 게이트 형성방법
    25.
    发明授权
    광 리소그래피 공정과 희생절연막을 사용한 미세티형(감마형) 게이트 형성방법 失效
    通过光刻工艺和牺牲绝缘膜形成精细T型栅极的方法

    公开(公告)号:KR100315423B1

    公开(公告)日:2001-11-26

    申请号:KR1019990060406

    申请日:1999-12-22

    Abstract: 본발명은반도체기술에관한것으로, 특히 MESFET, HEMT와같은트랜지스터의 T(Γ)형게이트형성방법에관한것이며, 게이트머리및 다리부분의길이와높이제어에난점이있고생산성이떨어지는전자빔리소그래피공정을배제하는미세감마형게이트형성방법및 미세티형게이트형성방법을제공하는데그 목적이있다. 본발명의특징적인미세감마형게이트형성방법은, 소정의하부층이형성된기판상에제1 희생절연막을형성하는제1 단계; 상기제1 희생절연막상에제1 감광막을도포하고, 제1 포토마스크를사용한마스크공정을실시하여게이트다리영역을포함하는제1 영역을노출시키는제1 감광막패턴을형성하는제2 단계; 상기제1 감광막패턴을식각마스크로사용하여노출된상기제1 희생절연막을선택식각하는제3 단계; 상기제3 단계수행후 상기제1 포토레지스트패턴이제거된전체구조표면을따라상기제1 희생절연막과식각선택비를가지는제2 희생절연막을형성하는제4 단계; 상기제4 단계를마친전체구조상부에제2 감광막을도포하고, 상기제1 포토마스크를일정선폭만큼쉬프트시킨상태에서마스크공정을실시하여상기제1 영역의일부를포함한제2 영역을노출시키는제2 감광막패턴을형성하는제5 단계; 상기제2 감광막패턴을식각마스크로사용하여노출된상기제2 희생절연막을선택식각하여상기게이트다리영역과게이트머리영역을디파인하는제6 단계; 상기제6 단계를마친전체구조상부에게이트용금속막을형성하는제7 단계; 및상기제2 감광막패턴을리프트오프시켜감마형게이트를형성하는제8 단계를포함하여이루어진다.

    미세 트렌치 형성 방법과 그를 이용한 반도체트랜지스터 및 소자분리막 형성 방법
    26.
    发明公开
    미세 트렌치 형성 방법과 그를 이용한 반도체트랜지스터 및 소자분리막 형성 방법 失效
    形成微细晶体的方法,半导体晶体管和分离方法

    公开(公告)号:KR1020000018551A

    公开(公告)日:2000-04-06

    申请号:KR1019980036191

    申请日:1998-09-03

    Abstract: PURPOSE: A trench formation method is provided to improve an integration degree by forming fine trenches using a T-shaped gate and prevent damage or pollution by using a surface protection layer. CONSTITUTION: A trench formation method comprises the steps of forming a surface protection layer(24) for controlling height of gate on a semiconductor substrate(20) having a capping layer(22); forming a V-shaped groove(26) in the protection layer and the capping layer by RIE(reactive ion etching) or ICP(inductive coupled plasma) using sputtering effect; and forming a fine trench(27) having same width with the V-shaped groove(26) by using high etching selectivity of the capping layer(22) compared to the protection layer(24).

    Abstract translation: 目的:提供沟槽形成方法,通过使用T形门形成细小的沟槽,通过使用表面保护层来防止损坏或污染来提高积分度。 构成:沟槽形成方法包括以下步骤:形成用于控制具有封盖层(22)的半导体衬底(20)上的栅极的高度的表面保护层(24)。 使用溅射效应通过RIE(反应离子蚀刻)或ICP(感应耦合等离子体)在保护层和覆盖层中形成V形槽(26); 以及与保护层(24)相比,通过使用覆盖层(22)的高蚀刻选择性,与V形槽(26)形成具有相同宽度的细沟槽(27)。

    화합물 반도체 소자의 미세 티형 게이트 형성방법
    27.
    发明公开
    화합물 반도체 소자의 미세 티형 게이트 형성방법 失效
    复合半导体器件的T形门形成方法

    公开(公告)号:KR1020000000904A

    公开(公告)日:2000-01-15

    申请号:KR1019980020845

    申请日:1998-06-05

    Abstract: PURPOSE: A T-shaped gate forming method is provided to easily form fine gate pattern having a short gate length by using single PMMA(polymethyl methacrylate) resist. CONSTITUTION: The method comprises the steps of forming a silicon oxide(43) on a GaAs substrate(40) having lower metal layers; forming a plurality of insulating layers(44,45,46), wherein the wet etching rate is gradually increased in the direction of upper part; forming a photoresist pattern(48) for a gate bridge pattern; dry-etching the insulating layers(46,45,44) and the silicon oxide(43) using the photoresist pattern as a mask; wet-etching the insulating layers(46,45,44) to form a step-type profile; opening a gate region to flow the photoresist pattern by annealing; forming a gate metal layer(49) such as Ti/Pt/Au on the resultant structure; and forming a T-shaped gate(49a) by lift-off the photoresist pattern(48).

    Abstract translation: 目的:提供T形栅极形成方法,通过使用单个PMMA(聚甲基丙烯酸甲酯)抗蚀剂容易地形成具有短栅极长度的精细栅极图案。 构成:该方法包括在具有较低金属层的GaAs衬底(40)上形成氧化硅(43)的步骤; 形成多个绝缘层(44,45,46),其中湿蚀刻速率在上部方向上逐渐增加; 形成用于栅极桥模式的光致抗蚀剂图案(48); 使用光致抗蚀剂图案作为掩模来干蚀刻绝缘层(46,45,44)和氧化硅(43); 湿蚀刻绝缘层(46,45,44)以形成阶梯型轮廓; 打开栅极区域以通过退火流动光致抗蚀剂图案; 在所得结构上形成诸如Ti / Pt / Au的栅极金属层(49); 以及通过剥离光致抗蚀剂图案(48)形成T形门(49a)。

    비대칭 리쎄스 구조를 갖는 화합물반도체 소자의 제조 방법
    28.
    发明公开
    비대칭 리쎄스 구조를 갖는 화합물반도체 소자의 제조 방법 失效
    用于制造具有不对称隐性结构的化合物半导体器件的方法

    公开(公告)号:KR1019990051715A

    公开(公告)日:1999-07-05

    申请号:KR1019970071083

    申请日:1997-12-19

    Abstract: 본 발명은 게이트와 드레인 간의 항복(breakdown) 전압 특성을 개선하고, 게이트와 드레인 간의 기생 캐패시턴스(Cgd)를 감소시키기 위해 에피택셜층 성장 및 비대칭형 게이트 리쎄스 구조를 형성하기 위한 비대칭 리쎄스 구조를 갖는 화합물반도체 소자의 제조 방법에 관한 것이다.
    본 발명에 의한 화합물반도체 소자의 제조 방법은 종래의 단일층으로 된 오믹층과 달리 이중층의 오믹층을 갖는 반도체 기판층을 채택하므로써 오믹 접촉저항을 감소시킬 수 있다. 또한 이단계 게이트 리쎄스 방법으로 드레인 전극 부근의 오믹층을 제거함으로써, 게이트와 드레인간의 항복 전압 특성을 개선하고, 게이트와 드레인간의 기생 캐패시턴스(Cgd)를 감소시켜서 소자의 고주파 특성을 향상시킬 수 있다. 상기의 목적을 달성하기 위해서 이중층으로 구성된 N+ GaAs 오믹층과 식각정지(etch-stop)층을 갖는 에피택셜층 구조, 이단계 게이트 리쎄스 식각에 의한 비대칭형 게이트 리쎄스 구조를 형성하는 방법과 전자 싸이클로트론 공명(ECR)에 의해 성장한 산화막과 질화막으로 구성된 이중 절연막을 사용하여 소자를 보호하는 방법으로 구성되어 있다.

    좁은 선폭의 인덕터 및 그 제조 방법
    29.
    发明授权
    좁은 선폭의 인덕터 및 그 제조 방법 失效
    具有窄线宽度的电感器及其制造方法

    公开(公告)号:KR100198953B1

    公开(公告)日:1999-06-15

    申请号:KR1019960069815

    申请日:1996-12-21

    Abstract: 고주파, 고속동작 등이 요구되는 소자나 MMIC에 필수적으로 사용하는 인덕터는 그 선폭의 조절이 매우 중요하다. 종래의 인덕터는 구조상으로 인덕터 금속의 선폭을 조절하는 데에는 한계가 있다. 그리고 선폭 조절에 영향을 주는 것으로 절연층을 1차금속과 베이스 금속 사이에 사용되는 데 있다. 본 발명에서는 이 문제를 해결하고자 하는 것으로, 베이스 금속을 1차 금속 위에 직접 형성하고, 2차 금속층을 베이스 금속층 안으로 형성하므로서 선폭이 작은 인덕터를 손쉽게 형성한다.

    티형 게이트 전도막 패턴 형성 방법
    30.
    发明公开
    티형 게이트 전도막 패턴 형성 방법 失效
    形成T型栅极导电膜图案的方法

    公开(公告)号:KR1019990039218A

    公开(公告)日:1999-06-05

    申请号:KR1019970059227

    申请日:1997-11-11

    Abstract: 본 발명은 T형 게이트 전극을 얻기 위하여 전자빔에 대한 감도가 서로 다른 2층 레지스트 공정으로 게이트 전극을 형성할 때, 후방 산란으로 인하여 T형 게이트의 머리 부분이 손상되는 것을 방지하고, T형 게이트의 다리 부분을 미세한 선폭으로 조절할 수 있는 T형 게이트 전극 형성 방법을 제공하고자 하는 것으로, 이를 위해 본 발명은 2층의 레지스트를 노광시 게이트 머리 에지 부위에 더미 패턴을 노광 하여 게이트 머리의 전자빔 량을 보상할 수 있도록 한다.

Patent Agency Ranking