멀티플라이어 및 다중 입력 증폭기를 포함하는 전류-전압 변환 증폭 회로
    21.
    发明公开
    멀티플라이어 및 다중 입력 증폭기를 포함하는 전류-전압 변환 증폭 회로 审中-实审
    电流转换放大器电路,包括多路和多路输入放大器

    公开(公告)号:KR1020150139089A

    公开(公告)日:2015-12-11

    申请号:KR1020140066879

    申请日:2014-06-02

    Abstract: 전류-전압변환증폭회로는, 광을수신하여광량에비례한전류신호를생성하는복수의수광소자들, 전류신호를증폭하고, 증폭된전류신호를제1 전압신호로변환하고, 증폭된전류신호를출력하거나, 변환된제1 전압신호를출력하는복수의멀티플라이어들, 복수의멀티플라이어들의출력값들및 오프셋전압을수신하여증폭하는과정을통해제1 및제2 출력전압쌍을출력하는복수의다중입력증폭기들, 복수의다중입력증폭기들에서출력된제1 및제2 출력전압쌍들중, 하나의제1 및제2 출력전압을선택및 출력하는다중화부, 및다중화부로부터출력되는제1 및제2 출력전압들의차이값을디지털신호로변환및 변환된디지털신호를출력하는신호변환부를포함한다.

    Abstract translation: 电流 - 电压转换放大电路包括:多个光接收装置,其与接收到的光的量成比例地接收光并产生电流信号; 放大电流信号的多个乘法器将放大的电流信号转换为第一电压信号,并输出放大的电流信号或从放大的电流信号转换的第一电压信号; 多个多输入放大器,其通过接收和放大偏移电压和乘法器的输出值的过程来输出第一和第二输出电压信号对; 复用单元,其选择并输出从多输入放大器输出的第一和第二输出电压信号对之一; 以及信号转换单元,其转换从多路复用单元输出的第一和第二输出电压之间的差,并输出转换的数字信号。

    커패시터형 센서 리드아웃 회로
    22.
    发明公开
    커패시터형 센서 리드아웃 회로 无效
    传感器读出集成电路类型的集成电路

    公开(公告)号:KR1020150054214A

    公开(公告)日:2015-05-20

    申请号:KR1020130136382

    申请日:2013-11-11

    Abstract: 본발명은커패시터형센서리드아웃회로에관한것이다. 본발명의커패시터형센서리드아웃회로는센서로부터입력된센서신호를출력하는신호변환부, 바이어스전압을생성하는전압부스터, 및센서신호를피드백받아바이어스전압에혼합하여출력하는커패시터형신호커플링회로를포함한다.

    Abstract translation: 提供一种电容式传感器读出电路,以提高信噪比,提高信号放大性能,并实现低功率电容式小传感器读出电路,包括:信号转换 输出从传感器输入的传感器信号的单元; 产生偏置电压的升压器; 以及接收传感器信号反馈的电容器类型的信号耦合电路,将其与偏置电压混合并输出。

    센서 신호 처리 장치 및 이를 포함하는 리드아웃 회로부
    23.
    发明公开
    센서 신호 처리 장치 및 이를 포함하는 리드아웃 회로부 审中-实审
    传感器信号处理装置和包含传感器信号处理装置的读出集成电路

    公开(公告)号:KR1020150001386A

    公开(公告)日:2015-01-06

    申请号:KR1020130074535

    申请日:2013-06-27

    CPC classification number: G01D5/24 G01D3/0365

    Abstract: 본 발명에 따른 리드아웃 회로부는 복수의 센서들로부터 감지되는 센싱 신호들을 수신하여, 전압 형태의 신호로서 각각 변환하는 센서 신호 처리부, 상기 변환된 전압 신호들을 디지털 신호로써 각각 변환하는 신호 변환부, 상기 변환된 각 디지털 신호에 응답하여 최종 디지털 신호를 출력하며, 스위칭 제어 신호를 출력하는 디지털 신호 처리부, 상기 신호 변환부 및 상기 디지털 신호 처리부를 동작하기 위한 내부 전압, 그리고 상기 센서 신호 처리부를 동작하기 위한 기준 센싱 전압을 생성하는 전원부, 상기 스위칭 제어 신호에 응답하여 동작하는 스위치부를 포함하되, 상기 스위치부는 상기 복수의 센서들 각각에 대응하는 스위치들을 포함하고, 상기 스위치들의 동작시간에 응답하여, 각 센서에 인가되는 전류량이 조절된다.

    Abstract translation: 提供了能够处理关于多个传感器的输出信号以降低包括传感器信号处理装置的引出电路单元的功耗的传感器信号处理装置。 引出电路单元包括传感器信号处理单元,其接收来自多个传感器的感测信号并将接收到的感测信号转换成电压形式的信号,信号转换单元将转换后的电压信号转换为数字信号,数字信号处理单元输出 响应于每个转换的数字信号并输出​​开关控制信号的最终数字信号,产生用于操作信号转换单元和数字信号处理单元的内部电压的功率单元和用于操作传感器信号处理的参考感测电压 单元和响应于切换控制信号而工作的开关单元,其中开关单元包括分别对应于多个传感器的开关,并且响应于开关的操作时间来调整施加到每个传感器的电流量。

    클럭 타이밍 조정장치 및 이를 이용하는 연속시간 델타-시그마 변조기
    24.
    发明授权
    클럭 타이밍 조정장치 및 이를 이용하는 연속시간 델타-시그마 변조기 有权
    时钟调整装置和连续时间三角形调制器

    公开(公告)号:KR101405415B1

    公开(公告)日:2014-06-11

    申请号:KR1020100103365

    申请日:2010-10-22

    CPC classification number: H03M3/372 H03M3/458

    Abstract: 본 발명은 델타-시그마 변조기에 사용되는 클럭들의 시간차를 조정하는 클럭 타이밍 조정장치 및 델타-시그마 변조기에 관한 것이다. 본 발명의 실시 예에 따른 클럭 타이밍 조정장치는 전력검출부 및 타이밍조정부를 포함한다. 상기 전력검출부는 복수의 클럭시간차들을 가지는 제1 및 제2 클럭의 쌍들을 이용하여 발생되며 상기 클럭시간차들에 대응하는 입력신호들을 수신하고, 상기 입력신호들의 전력들을 검출하고, 상기 전력이 최소가 되는 클럭시간차에 대응하는 제어신호를 출력하고, 상기 타이밍조정부는 기준클럭 및 상기 제어신호를 수신하고, 상기 제어신호에 따라 상기 전력이 최소가 되는 상기 클럭시간차를 가지는 상기 제1 및 제2 클럭을 출력한다.

    음향 감지 회로 및 그것의 증폭 회로
    25.
    发明公开
    음향 감지 회로 및 그것의 증폭 회로 无效
    声音检测电路和放大器电路

    公开(公告)号:KR1020130044576A

    公开(公告)日:2013-05-03

    申请号:KR1020110108709

    申请日:2011-10-24

    CPC classification number: H03F3/08

    Abstract: PURPOSE: A sound sensing circuit and an amplifying circuit thereof provide a stable bias voltage without using a source follower and obtain the amplifying circuit of a small size. CONSTITUTION: A sound sensing circuit(100) comprises a sensor unit(110), an amplifying unit(130), and a bias voltage generating unit(120). The sensor unit responses the sound pressure of acoustic signals, thereby generating AC signals. The amplifying unit receives the AC signals, thereby amplifying the same. The bias voltage generating unit generates the bias voltage for the amplifying unit. The bias voltage generating unit includes a current source and a current-voltage converting circuit. The current source provides a power current. The current-voltage converting circuit converts the power current into the bias voltage and reduces noise caused by the power current. [Reference numerals] (120) Bias voltage generating unit; (130) Amplifying unit

    Abstract translation: 目的:声传感电路及其放大电路不使用源极跟随器提供稳定的偏置电压,并获得小尺寸的放大电路。 构成:声音传感电路(100)包括传感器单元(110),放大单元(130)和偏置电压产生单元(120)。 传感器单元响应声信号的声压,从而产生AC信号。 放大单元接收AC信号,从而对其进行放大。 偏置电压产生单元产生用于放大单元的偏置电压。 偏置电压产生单元包括电流源和电流 - 电压转换电路。 电流源提供电源电流。 电流 - 电压转换电路将功率电流转换成偏置电压并降低由功率电流引起的噪声。 (附图标记)(120)偏压生成部; (130)放大单元

    비동기 디지털 신호레벨 변환회로
    26.
    发明公开
    비동기 디지털 신호레벨 변환회로 有权
    高速异步数字电平转换电路

    公开(公告)号:KR1020080052239A

    公开(公告)日:2008-06-11

    申请号:KR1020070057601

    申请日:2007-06-13

    CPC classification number: H03K19/018528 H03K19/0948

    Abstract: A high-speed asynchronous digital signal level conversion circuit is provided to implement a low power digital circuit and chip by performing a fast signal level conversion at a low input voltage. A high-speed asynchronous digital signal level conversion circuit includes a signal level conversion unit(410), and a switching unit(450). The signal conversion unit converts an input signal of a first voltage level into a second voltage level. If a voltage level of the input signal is changed, the switching unit switches first and second nodes to a second voltage power having the second voltage level. The input signal of the first voltage level is changed into the signal of the second voltage level for a fast voltage level change of the input signal.

    Abstract translation: 提供高速异步数字信号电平转换电路以通过在低输入电压下执行快速信号电平转换来实现低功率数字电路和芯片。 高速异步数字信号电平转换电路包括信号电平转换单元(410)和开关单元(450)。 信号转换单元将第一电压电平的输入信号转换为第二电压电平。 如果输入信号的电压电平改变,则切换单元将第一和第二节点切换到具有第二电压电平的第二电压电源。 第一电压电平的输入信号变为第二电压电平的信号,用于输入信号的快速电压电平变化。

    전류셀 및 그를 이용한 디지털-아날로그 변환기
    27.
    发明公开
    전류셀 및 그를 이용한 디지털-아날로그 변환기 无效
    电流单元和数字转换器使用该模拟转换器

    公开(公告)号:KR1020060065002A

    公开(公告)日:2006-06-14

    申请号:KR1020040103705

    申请日:2004-12-09

    CPC classification number: H03M1/0863 H03K17/04106 H03M1/742

    Abstract: 본 발명은 전류셀(current cell) 및 그를 이용한 디지털-아날로그 변환기(Digital-to-Analog Converter)에 관한 것으로, 전류원, 제 1 신호에 따라 상기 전류원으로부터 제공되는 전류를 제 1 출력노드로 전달하는 제 1 트랜지스터, 제 2 신호에 따라 상기 전류원으로부터 제공되는 전류를 제 2 출력노드로 전달하는 제 2 트랜지스터, 상기 제 1 트랜지스터의 게이트 및 상기 제 2 출력노드 간에 접속된 제 1 캐패시터, 상기 제 2 트랜지스터의 게이트 및 상기 제 1 출력노드 간에 접속된 제 2 캐패시터로 구성된 전류셀을 이용하여 전류구동방식 디지털-아날로그 변환기를 구성함으로써 기존의 전류구동방식 디지털-아날로그 변환기에 비해 동적성능(dynamic performance)이 향상된다.
    전류스위치, 글리치, 디지털-아날로그 변환기, 동적성능

    직교 변조 송신기
    28.
    发明授权
    직교 변조 송신기 失效
    직교변조송신기

    公开(公告)号:KR100457175B1

    公开(公告)日:2004-11-16

    申请号:KR1020020079924

    申请日:2002-12-14

    CPC classification number: H04L27/365 H03C3/40

    Abstract: There is provided a quadrature modulation transmitter which is capable of solving several problems of the conventional transmitter while performing the same function as the heterodyne transmitter or the digital IF transmitter, in which a circuit structure is simplified and a power consumption is reduced compared with the conventional transmitter. The quadrature modulation transmitter includes: a digital processing block for receiving an I-channel data, a Q-channel data and a clock signal, modulating the I-channel data or an inverted I-channel data into a first analog signal by means of an I-channel DAC according to a switching of an I-clock signal identical to the clock signal, and modulating the Q-channel data and an inverted Q-channel data into a second analog signal by means of a Q-channel DAC according to a switching of a Q-clock signal, the Q-clock signal being an inverted clock signal; and an analog processing block for receiving the first and second analog signals from the digital processing block, adding the first and second analog signals, converting the added signal into an RF domain signal through a mixing operation, and amplifying and transmitting the RF domain signal.

    Abstract translation: 提供了一种正交调制发送器,其能够解决常规发送器的若干问题,同时执行与外差发送器或数字中频发送器相同的功能,其中电路结构被简化并且功耗比常规的 发射机。 该正交调制发射机包括:数字处理块,用于接收I信道数据,Q信道数据和时钟信号,借助于一个调制器将I信道数据或反相的I信道数据调制成第一模拟信号 根据与时钟信号相同的I时钟信号的切换,将Q信道数据和反相Q信道数据通过Q信道DAC调制为第二模拟信号, 切换Q时钟信号,所述Q时钟信号是反相时钟信号; 以及模拟处理模块,用于接收来自数字处理模块的第一模拟信号和第二模拟信号,添加第一模拟信号和第二模拟信号,通过混合操作将所添加的信号转换为RF域信号,以及放大并发送RF域信号。

    시모스 소자의 주파수 상향 변환 믹서
    29.
    发明授权
    시모스 소자의 주파수 상향 변환 믹서 失效
    시모스소자의주파수상향변환믹서

    公开(公告)号:KR100456238B1

    公开(公告)日:2004-11-09

    申请号:KR1020010071308

    申请日:2001-11-16

    Abstract: PURPOSE: A frequency up converting mixer for use in a complementary metal oxide semiconductor(CMOS) device is provided to increase the size of the input signal by constructing a negative feedback loop circuit at the input block inputted thereto an input signal and improving the linearity of the input signal. CONSTITUTION: A frequency up converting mixer for use in a complementary metal oxide semiconductor(CMOS) device includes a first device constructed by a negative feedback loop method for increasing the linearity of the positive voltage of input signal, a second device constructed by a negative feedback loop method for increasing the linearity of the negative voltage of the input signal and a mixing block for mixing the signal outputted from the first and the second devices and the carrier signal.

    Abstract translation: 目的:提供一种用于互补金属氧化物半导体(CMOS)器件的上变频混频器,通过在输入到输入信号的输入模块上构造负反馈回路电路来增加输入信号的尺寸,并提高输入信号的线性度 输入信号。 用于互补金属氧化物半导体(CMOS)器件的上变频混频器包括由负反馈环路方法构成的用于增加输入信号正电压线性度的第一器件,由负反馈构成的第二器件 用于增加输入信号的负电压的线性的环路方法和用于混合从第一和第二设备输出的信号和载波信号的混合块。

Patent Agency Ranking