-
公开(公告)号:MX2023012281A
公开(公告)日:2023-10-25
申请号:MX2023012281
申请日:2020-07-13
Applicant: PANASONIC IP CORP AMERICA
Inventor: SUGIO TOSHIYASU , LASANG PONGSAK , KOYAMA TATSUYA
IPC: H04N19/96 , G06T1/00 , G06T9/40 , H04N19/184 , H04N19/44 , H04N19/46 , H04N19/597
Abstract: Un método de codificación de datos tridimensionales, en el cual: se hace una determinación sobre si usar o no una estructura de árbol octal para codificar una unidad especial en cuestión de entre una pluralidad de unidades espaciales incluidas en datos tridimensionales (S1522); si se determina que la unidad de espacio en cuestión se va a codificar al usar un estructura de árbol octal (SÍ en S1522), la unidad espacial en cuestión se codifica al usar una estructura de árbol octal (S1523); si se determina que la unidad espacial en cuestión no se va a codificar con una estructura de árbol octal (NO en S1522), la unidad espacial en cuestión se codificada al usar un método diferente a una estructura de árbol octal (S1524); e información que indica si la unidad espacial actual ha sido o no codificada con una estructura de árbol octal se agrega una corriente de bits (S1525).
-
公开(公告)号:ZA202105680B
公开(公告)日:2023-07-26
申请号:ZA202105680
申请日:2021-08-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: BHAMRI ANKIT , SUZUKI HIDETOSHI , YAMAMOTO TETSUYA , LI HONGCHAO
Abstract: The present disclosure relates to a mobile terminal, a system and respective methods. The user equipment receives a physical uplink shared channel, PUSCH, config information element, IE, in form of radio resource control, RRC, signalling, the PUSCH config IE being applicable to a particular bandwidth part; configures a table which is defined by a PUSCH time domain resource allocation list IE carried in the received PUSCH config IE, the table comprising rows, each with a value indicating a PUSCH mapping type, a value K2 indicating a slot offset, and a value SLIV indicating a start and length indicator; receives downlink control information, DCI, in form of medium access control, MAC, signalling carrying a time-domain resource assignment field with value m, wherein the value m provides a row index m+1 to the RRC configured table, determines allocated resources for an initial PUSCH transmission and allocated resources for at least one repetition thereof based on: a number of a slot carrying the received DCI, and the value K2 indicating the slot offset, and the value SLIV indicating the start and length indicator comprised in indexed row of the RRC configured table; and transmits a PUSCH transmission using the respectively determined allocated resources for the initial PUSCH transmission and for the at least one repetition thereof; and wherein the determination of allocated resources is based on at least one additional value comprised in the indexed row of the RRC configured table which is specifying the allocated resources in time domain for the at least one repetition of the initial PUSCH transmission.
-
公开(公告)号:MX2023007470A
公开(公告)日:2023-07-04
申请号:MX2023007470
申请日:2020-02-05
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , HASHIMOTO TAKASHI
IPC: H04N19/52 , H04N19/105 , H04N19/109 , H04N19/124 , H04N19/146 , H04N19/156 , H04N19/159 , H04N19/167 , H04N19/176 , H04N19/436 , H04N19/53 , H04N19/533
Abstract: Un codificador (100) incluye circuitos (160) y la memoria (162). Usando la memoria (162), los circuitos (160): al codificar un bloque actual en un modo de predicción inter en el que un decodificador realiza la estimación de movimiento (modo de fusión en S201), deriva un primer vector de movimiento del bloque actual (S203); almacena, en la memoria (162), el primer vector de movimiento derivado; deriva un segundo vector de movimiento del bloque actual (S204); y genera una imagen de predicción del bloque actual realizando una compensación de movimiento usando el segundo vector de movimiento (S208). Al derivar el primer vector de movimiento, el primer vector de movimiento del bloque actual es derivado usando un primer vector de movimiento de un bloque procesado.
-
公开(公告)号:AU2023201336A1
公开(公告)日:2023-04-06
申请号:AU2023201336
申请日:2023-03-03
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: An encoder (100) partitions into blocks using a set of block partition 5 modes obtained by combining one or more block partition modes defining a partition type. The set of block partition modes includes a first partition mode defining the partition direction and number of partitions for partitioning a first block, and a second block partition mode defining the partition direction and number of partitions for partitioning a second block which is one of blocks 10 obtained after the first block is partitioned. When the number of partitions of the first block partition mode is three, the second block is a center block among the blocks obtained after partitioning the first block, and the partition direction of the second block partition mode is same as the partition direction of the first block partition mode, the second block partition mode includes only a block 15 partition mode indicating that the number of partitions is three. 19482302_1 (GHMatters) P114923.AU.1
-
公开(公告)号:AU2019274735B2
公开(公告)日:2022-12-15
申请号:AU2019274735
申请日:2019-05-09
Applicant: PANASONIC IP CORP AMERICA
Inventor: TOMA TADAMASA , NISHI TAKAHIRO , ABE KIYOFUMI , KANOH RYUICHI , LIM CHONG SOON , SHASHIDHAR SUGHOSH PAVAN , LIAO RU LING , SUN HAI WEI , TEO HAN BOON , LI JING YA
IPC: H04N19/119 , H04N19/176 , H04N19/70
Abstract: A coding device (100) performs division into a plurality of blocks by using a block division mode set obtained by combining one or more block division modes which define division types. The block division mode set comprises: a first block division mode in which the number of divisions and the dividing direction for dividing a first block are defined; and a second block division mode in which the number of divisions and the dividing direction for dividing a second block, which is one of blocks acquired by dividing the first block are defined. When a division in the first block mode results in three blocks, the second block is the center block among the blocks acquired by dividing the first block, and the dividing direction of the second block division mode is the same as the dividing direction of the first block division mode, then the second block division mode includes only a block division mode in which a division results in three blocks.
-
公开(公告)号:AU2018340403B2
公开(公告)日:2022-12-15
申请号:AU2018340403
申请日:2018-09-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: TAO MING-HUNG , SUZUKI HIDETOSHI , KUANG QUAN , SHAH RIKIN
Abstract: The present disclosure relates to a mobile terminal, a base station, an operating method for a mobile terminal and an operating method for a base station. The mobile terminal is for communicating in a mobile communication system with a base station using at least one of a plurality of downlink beams and at least one of a plurality of uplink beams, each of the downlink and uplink beams having different directivities and/or coverage, comprising: which, in operation, receives for a beam failure recovery, BFR, procedure an allocation of dedicated uplink radio resources for transmitting a beam failure recovery signal, a processor which, in operation, detects a downlink beam failure event and, in response thereto, initiates the beam failure recovery procedure, including the transceiver transmitting the beam failure recovery signal using the dedicated uplink radio resources from the allocation; wherein the dedicated uplink radio resources are restricting the transmission to a subset of the plurality of uplink beams that can be exclusively allocated by the base station to the mobile terminal.
-
公开(公告)号:BR112016006377B1
公开(公告)日:2022-12-06
申请号:BR112016006377
申请日:2014-08-22
Applicant: PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: PRATEEK BASU MALLICK , JOACHIM LOEHR , HIDETOSHI SUZUKI
IPC: H04W72/04
Abstract: MECANISMOS DE PROGRAMAÇÃO DE UPLINK EFICIENTES PARA CONECTIVIDADE DUPLA. A presente descrição refere-se principalmente a melhorias para o relatório do status do buffer e os procedimentos de priorização do canal lógico realizados no UE, nos cenários onde o UE está em conectividade dupla e a camada de PDCP do UE é compartilhada no uplink para MeNB e SeNB. De acordo com a presente descrição, um índice é introduzido de acordo com o qual os valores de buffer para o PDCP são divididos no UE entre o SeNB e o MeNB de acordo com o dito índice.
-
公开(公告)号:BR112013002450B1
公开(公告)日:2022-10-25
申请号:BR112013002450
申请日:2012-06-21
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST , VELOS MEDIA INT LTD
Inventor: HISAO SASAI , TAKAHIRO NISHI , YOUJI SHIBAHARA , TOSHIYASU SUGIO , KYOKO TANIKAWA , TORU MATSUNOBU
Abstract: MÉTODO DE CODIFICAÇÃO DE IMAGEM, MÉTODO DE DECODIFICAÇÃO DE IMAGEM, APARELHO DE CODIFICAÇÃO DE IMAGEM, APARELHO DE DECODIFICAÇÃO DE IMAGEM, E APARELHO DE CODIFICAÇÃO E DECODIFICAÇÃO DE IMAGEM. Um método de codificação de imagem inclui (S801) codificar uma diferença de vetor de movimento indicando uma diferença entre o vetor de movimento e um vetor de movimento predito, em que a codificação (S801) inclui: codificar uma primeira parte que é uma parte que é uma parte de uma primeira componente que é uma de uma componente horizontal e uma componente vertical da diferença de vetor de movimento; codificar uma segunda parte que é uma parte de uma segunda componente que é diferente da primeira componente e é a outra componente de a componente horizontal e a componente vertical; codificar uma terceira parte que é uma parte da primeira componente e é diferente da primeira parte; codificar uma quarta parte que é uma parte da segunda componente e é diferente da segunda parte; e gerar uma série de códigos que inclui a primeira parte, a segunda parte, a terceira parte e a quarta parte na ordem relatada.
-
公开(公告)号:BR112022008605A2
公开(公告)日:2022-10-11
申请号:BR112022008605
申请日:2020-12-08
Applicant: PANASONIC IP CORP AMERICA
Inventor: VIRGINIE DRUGEON , TAKAHIRO NISHI , KIYOFUMI ABE , TADAMASA TOMA , YUSUKE KATO
IPC: H04N19/70
Abstract: CODIFICADOR E DECODIFICADOR. A presente invenção refere-se a um codificador (100) que inclui circuitos e memória acoplados ao circuito. O circuito: atribui um índice de fatia ao nível de imagem e um índice de fatia ao nível de subimagem a cada uma das fatias, o índice de fatia ao nível de imagem sendo atribuído a um nível de imagem, o índice de fatia ao nível de subimagem atribuído a um nível de subimagem; para cada uma das fatias, codifica o índice de fatia ao nível de subimagem da fatia em um cabeçalho de fatia da fatia; e codifica cada uma das fatias em um fluxo de bits. O índice de fatia ao nível de imagem atribuído a uma fatia atual a ser processada que está incluída em uma subimagem atual a ser processada é calculado adicionando (i) o índice de fatia ao nível de subimagem da fatia atual e (ii) um número total de fatias incluídas em uma ou mais subimagens que foram codificadas antes da subimagem atual das subimagens.
-
公开(公告)号:CA3212459A1
公开(公告)日:2022-10-06
申请号:CA3212459
申请日:2021-11-25
Applicant: PANASONIC IP CORP AMERICA
Inventor: NISHIO AKIHIKO , SUZUKI HIDETOSHI
Abstract: A terminal according to the present invention comprises: a control circuit that, on the basis of a control signal pertaining to uplink transmission, determines a transmission opportunity, using a cell-specific offset or a parameter differing from the cell-specific offset; and a transmission circuit that carries out uplink transmission at the transmission opportunity.
-
-
-
-
-
-
-
-
-