Abstract:
PURPOSE: An apparatus for predicting and compensating video motion is provided to remarkably shorten time for reading reference data from an external memory. CONSTITUTION: An apparatus for predicting and compensating video comprises: a memory controller(20) for accessing a different bank of an external memory(10) according to read request; a memory controller which transfers read order to the external memory during outputting reference data corresponding to the read request; and a data processor(30) which continuously transfers the read request to the memory controller.
Abstract:
본 발명은 프로그래머블 비휘발성 메모리의 상태 지시 방법 및 장치에 관한 것으로서, 메모리 셀로 동작하는 하나 이상의 안티퓨즈 셀로 이루어져, 일정 비트의 데이터를 저장하는 하나 이상의 메모리 블럭과, 하나 이상의 안티퓨즈 셀로 이루어져 상기 하나 이상의 메모리 블럭에 각각 대응하여, 상기 대응한 메모리 블럭의 사용 상태를 표시하는 하나 이상의 상태 지시자를 구비하고, 메모리 블럭에 데이터 쓰기, 삭제, 수정시에 상기 상태 지시자의 상태 값을 변경하여 표시함으로써, 안티퓨즈 셀 기반의 비휘발성 메모리에서 데이터 쓰기뿐만 아니라 데이터 수정 및 삭제가 가능해진다. 비휘발성 메모리, 안티퓨즈, 유기물 반도체 소자, RFID,
Abstract:
An apparatus for generating fast ranging binary code sequence and a method thereof are provided to reduce required time by reducing a repetitively generated part in generating 144 code sequences using ranging codes, by generating a ranging signal. According to an apparatus for generating fast ranging binary code sequence, an initial value generation unit generates initial values of each ranging code to ranging code within a fixed range using an initial value. A storing unit stores the initial value of each ranging code generated in the initial value generation unit. A binary code sequence generation unit generates a binary code sequence of the corresponding ranging code using the initial value of each ranging code stored in the storing unit. A control unit(22) writes a first UL_PermBase value in a register of the initial value generation unit according as receiving a first frame including a first ranging code and a first UL_PermBase value from a base station, and controls initial value storing process of generating and storing the initial value of each ranging code, and controls each component to generate the binary code sequence by reading the initial value of the corresponding ranging code in the storing unit.
Abstract:
A method for estimating a blind channel using a guard interval of a signal in an OFDM system is provided to improve the efficiency of a lost frequency band through a pilot. A method for estimating a blind channel using a guard interval of a signal in an OFDM system includes the steps of: generating an i-th symbol block having N carriers; forming an OFDM symbol block by performing IFFT(Inverse Fast Fourier Transform) for the i-th symbol block; adding a guard interval sample to a front part of the i-th symbol block, and forming at least one OFDM symbol block; and modeling the formed OFDM symbol into a channel limitation impulse response filter and a noise, and estimating the channel impulse response as a signal which is received through the channel.
Abstract:
An IMDCT co-processor and an audio decoder having the same are provided to reduce an MIPS(Million Instruction Per Second) value, and a decoding time of a digital processor for audio decoding by reducing the whole operation amount of a digital signal processor for the audio decoding, thereby realizing an MPEG-4(Moving Picture Experts Group-4) audio decoder suitable for real time mobile multimedia environment. An IMDCT(Inverse Modified Discrete Cosine Transform) co-processor comprises the followings: an input buffer(410); an I/Q(In-phase/Quadrature-phase) separator(420); the first operation unit(430) for performing complex-multiplication operation on data, divided by the I/Q separator(420), and a specific twiddle factor; an IFFT(Inverse Fast Fourier Transform) unit(440) which performs inverse fast fourier transform on the operation result value from the first operation unit(430) and outputs the result value; the second operation unit(450) for performing complex-multiplication operation on the result value, outputted from the IFFT unit(440), and a specific twiddle factor; a deinterleaver(460) which receives the operation result value from the second operation unit(450) to arrange the data and inverse-maps a positive value(+) and a negative value(-) of a certain portion to each other to output a final IMDCT time sample value; and a control register(470) which selects an inputted inverse-quantized frequency spectrum sample value according to a specific window sequence value to determine the final IMDCT time sample value.
Abstract:
A method for converting a dimension of a vector is provided to divide an entire frequency domain of a variable dimension vector into plural frequency domains during SEW(Slowly Evolving Waveform) spectrum vector quantization in WI(Waveform Interpolation) speech coding and convert the variable dimension vector into vectors of different fixed dimensions according to the divided frequency domains so that errors caused by the vector dimension conversion can be suppressed and a codebook memory necessary for the vector quantization can be effectively reduced. A method for converting a dimension of a vector comprises the following steps of: extracting a specific parameter having a pitch period from an input speech signal and generating a vector of a variable dimension which varies according to the pitch period(S100); dividing an entire frequency domain of the generated vector of the variable dimension into at least two frequency domains(S200); and converting the vector of the variable dimension into vectors of different fixed dimensions according to the divided frequency domains(S300).
Abstract:
계산량을 줄이는 간소화된 승산기로 구현한 V-BLAST 장치 및 그 방법이 개시된다. 상기 이동 통신 수신기의 V-BLAST 장치는, 채널 정보 벡터를 수신하여 상기 채널 정보 벡터에 대한 의사 역행렬 계산시에 존재하는 자코비안 값 계산을 이용하여 의사 역행렬을 구성하는 출력 코팩터와 행렬식을 계산하여 출력하는 의사 역행렬 계산기; 상기 출력 코팩터의 각 행에서 자코비안 값 계산을 이용하여 NORM을 계산하고, 행별 NORM 값 중에서 최소값을 가지는 행을 나타내는 인덱스를 추출하여 출력하는 NORM 및 최소값 판정기; 상기 출력 코팩터로부터 상기 인덱스에 해당하는 행 벡터인 ZF 벡터를 선택하여 출력하는 ZF 벡터 선택기; 상기 채널 정보 벡터에서 상기 인덱스에 해당하는 열 벡터를 제거한 축소 행렬을 발생시켜 상기 채널 정보 벡터로서 재입력시키는 행렬 축소기; 및 수신 심볼과 상기 ZF 벡터의 승산에 자코비안 값 계산을 이용하여 제1 승산하고, 상기 제1 승산 결과를 상기 행렬식으로 나누어 그 결과를 출력하는 결정 통계 계산기를 구비하는 것을 특징으로 한다.
Abstract:
본 발명은 가변 이득 증폭기(Variable Gain Amplifier, 이하, 'VGA'라 함)의 출력버퍼에 관한 것으로, 적어도 하나의 VGA 셀을 포함하는 VGA의 출력단에서 다양한 크기의 출력신호를 구동하기 위한 출력버퍼에 있어서, 상기 VGA 셀로부터 출력된 전압신호를 제공받아 완충하기 위한 제1 수단과, 상기 제1 수단에 접속되어 가변적인 전류 바이어스를 공급하기 위한 제2 수단과, 상기 제2 수단에 접속되어 상기 VGA 셀로부터 출력된 전압신호의 충분한 전압스윙을 제공하기 위한 제3 수단을 포함함으로써, 저전압 동작의 VGA에서 충분히 큰 출력신호의 스윙(swing)에 대해서도 저왜곡(low distortion) 및 고대역(high frequency bandwidth)의 안정된 특성을 가지며, MOS 집적회로(IC)에 내장할 수 있으며, 간단히 구현할 뿐만 아니라 그 면적을 최소화할 수 있는 효과가 있다. 가변 이득 증폭기, CMOS, 출력버퍼, 가변 전류원, 가변 저항
Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야 본 발명은 고속 하다마드 변환을 선택적으로 수행하는 고속 푸리에 변환 장치 및 그를 이용한 CCK 변/복조 장치에 관한 것임. 2. 발명이 해결하려고 하는 기술적 과제 본 발명은 통신 시스템의 송수신기에서 고속 변환 처리를 하고 심볼을 검출하기 위하여, FFT 장치를 이용하여 FHT와 CCK 변/복조를 선택적으로 수행할 수 있는, FHT를 선택적으로 수행하는 FFT 장치 및 그를 이용한 CCK 변/복조 장치를 제공하는데 그 목적이 있음. 3. 발명의 해결방법의 요지 본 발명은, 고속 푸리에 변환(FFT) 장치에 있어서, 제1 다중화수단의 출력신호를 일시 저장한 후 출력하는 저장수단; 상기 저장수단의 출력신호에 입력신호를 가산하여 출력하기 위한 가산수단; 상기 저장수단의 출력신호에서 상기 입력신호를 감산하여 출력하기 위한 감산수단; 상기 감산수단의 출력신호에 위상 계수를 곱해서 출력하기 위한 승산수단; 상기 승산수단의 출력신호와 상기 입력신호 중 하나를 선택 출력하기 위한 상기 제1 다중화수단; 및 상기 가산수단의 출력신호와 상기 저장수단의 출력신호 중 하나를 선택 출력하기 위한 제2 다중화수단을 포함하는 신호처리수단을 길이 2 N (N은 양의 정수임)의 코드에 따라 N개 직렬 구성하여, 두 번째 신호처리수단부터 이전 신호처리수단의 제2 다중화수단의 출력신호를 상기 입력신호로 하며, N번째 신호처리수단에서 상기 저장수단은 2 N-1 로 직렬 구성되는 것을 특징으로 한다. 4. 발명의 중요한 용도 본 발명은 통신 시스템의 송수신기 등에 이용됨. 고속 푸리에 변환(FFT), 고속 하다마드 변환(FHT), FWT, CCK, WLAN 802.11g, WLAN 802.11a, WLAN 802.11b
Abstract:
본 발명은 디지털 사인 파형을 생성하는 수치 제어 발진 장치에 관한 것으로, 위상 증가분을 입력받아 사인값에 해당되는 신호와 동일하게 선형적으로 증가하는 위상값을 출력하는 위상 누산부; 위상값에 해당하는 사인값이 기 저장되어 있어 상기 입력되는 위상값에 해당하는 사인 파형 출력 주파수를 출력하는 사인 룩업 테이블; 및 상기 위상 누산부로부터 입력받은 상기 위상값에 대하여 상기 위상 누산부의 출력비트와 상기 사인 룩업 테이블의 입력비트를 맞추기 위한 잘라버림에 의하여 발생하는 위상 오차를 사전에 보상하는 라운딩 처리를 수행하여 상기 사인 룩업 테이블로 출력하는 라운딩 처리부로 구성된다. 따라서, 주파수 해상도를 개선하고 출력 스펙트럼상에서 위상 잘라버림의 효과를 감소시킬 수 있다.