-
公开(公告)号:KR1020130015063A
公开(公告)日:2013-02-13
申请号:KR1020110076873
申请日:2011-08-02
Applicant: 한국전자통신연구원
CPC classification number: H02M3/1582
Abstract: PURPOSE: A DC-DC converter for setting topology is provided to prevent the backflow of a current by controlling a switch unit through a signal of a backflow detecting unit. CONSTITUTION: A topology selecting unit(140) selects topology according to an external input signal and generates a signal corresponding to the selected topology. A pulse width modulating unit(150) generates a signal to determine the operation time of the switch unit. A backflow detecting unit(170) generates a signal by detecting the backflow of a current flowing in the switch unit. A switch control unit(160) controls the switch unit according to the signals of the backflow detecting unit, the pulse width modulating unit, and the topology selecting unit. [Reference numerals] (122) First short circuit unit; (124) Second short circuit unit; (126) Third short circuit unit; (128) Fourth short circuit unit; (140) Topology selecting unit; (150) Pulse width modulating unit; (160) Switch control unit; (172) First backflow detecting unit; (174) Second backflow detecting unit; (AA) Input; (BB) Output; (CC) Topology input
Abstract translation: 目的:提供用于设置拓扑的DC-DC转换器,以通过控制回流单元通过回流检测单元的信号来防止电流回流。 构成:拓扑选择单元(140)根据外部输入信号选择拓扑,并产生对应于所选拓扑的信号。 脉冲宽度调制单元(150)产生确定开关单元的操作时间的信号。 回流检测单元(170)通过检测在开关单元中流动的电流的回流来产生信号。 开关控制单元(160)根据回流检测单元,脉冲宽度调制单元和拓扑选择单元的信号控制开关单元。 (附图标记)(122)第一短路单元; (124)第二短路单元; (126)第三短路单元; (128)第四短路单元; (140)拓扑选择单元; (150)脉宽调制单元; (160)开关控制单元; (172)第一回流检测单元; (174)第二回流检测单元; (AA)输入; (BB)输出; (CC)拓扑输入
-
公开(公告)号:KR101175680B1
公开(公告)日:2012-08-22
申请号:KR1020080131863
申请日:2008-12-23
Applicant: 한국전자통신연구원 , 광운대학교 산학협력단
IPC: H03M7/40
Abstract: 본발명에따른비트스트림프로세서는가변길이의데이터를효율적으로처리하기위하여일반목적레지스터(GPR:General Purpose Register)에비트스트림(bitstream) 전용레지스터를포함한다. 또한, 본발명에따른비트스트림프로세서는전체메모리사이즈를감소시키기위하여프리픽스(prefix) 방법이적용된테이블룩업(Table Lookup)방식의명령어(instruction)와비트스트림(bitstream) 전용의명령어(instruction)를포함한다. 따라서, 본발명에따른비트스트림프로세서는가변길이를갖는규격의비트스트림처리에있어성능을향상시키며, 0의개수를미리카운트한프리픽스와상기비트스트림의비트순서를바꾸어전체테이블사이즈를감소시킨다.
-
公开(公告)号:KR101152222B1
公开(公告)日:2012-06-08
申请号:KR1020100024621
申请日:2010-03-19
Applicant: 한국전자통신연구원
IPC: H01L35/00
Abstract: 본발명은플렉서블열전소자, 이를포함하는무선센서노드및 그제조방법에관한것으로서, 플렉서블열전소자에있어서, 교대로배열된복수의 P형반도체및 복수의 N형반도체; 이웃한상기 P형반도체와상기 N형반도체의상면을연결하는상부금속; 이웃한상기 P형반도체와상기 N형반도체의하면을연결하되, 상기상부금속과는엇갈려배열되는하부금속; 상기복수의 P형반도체중 적어도하나의 P형반도체와연결된 P형금속; 및상기복수의 N형반도체중 적어도하나의 N형반도체와연결된 N형금속을포함한다.
-
公开(公告)号:KR101114493B1
公开(公告)日:2012-02-27
申请号:KR1020080131861
申请日:2008-12-23
Applicant: 한국전자통신연구원 , 광운대학교 산학협력단
Abstract: 본 발명은 프로세서에 관한 것으로, 더욱 상세하게는 다중표준 가변길이부호 코덱을 처리하는 비트스트림 프로세서에 관한 것이다.
본 발명에 따른 비트스트림 프로세서는 비트스트림을 구문처리하여 런 값과 레벨 값을 출력하는 신택스 프로세서; 복수의 지그재그 스캔 순서들을 저장하는 지그재그 테이블; 및 상기 런 값과 레벨 값을 입력받아 런레벨 디코딩을 실행하고, 상기 복수의 지그재그 스캔 순서들 중 상기 비트스트림의 코덱에 해당하는 지그재그 순서에 따라 상기 실행 결과를 저장하는 런레벨 프로세서를 포함하고, 상기 신택스 프로세서는 새로운 지그재그 스캔 순서를 상기 지그재그 테이블에 저장한다. 따라서, 본 발명에 따른 비트스트림 프로세서는 하드와이어드 로직으로 구현된 런레벨 프로세서를 포함하여 성능을 향상시키고, 복수의 지그재그 스캔 순서를 저장하는 테이블을 제어하는 신택스 프로세서를 포함하여 다중 표준 코덱을 지원할 수 있다.-
公开(公告)号:KR1020100073243A
公开(公告)日:2010-07-01
申请号:KR1020080131863
申请日:2008-12-23
Applicant: 한국전자통신연구원 , 광운대학교 산학협력단
IPC: H03M7/40
Abstract: PURPOSE: A method for driving a bitstream processor is provided to efficiently process the variable data of a continuous bitstream by using a bitstream dedicated instruction. CONSTITUTION: A bitstream processor(110) converts a read bitstream into the bitstream following an abbreviated table lookup, and an execution unit(120) converts a bit-stream into a table lookup following. An instruction fetch unit(130) fetches a command related to the bitstream accoridng to a PC(Program Counter) of a processor controller(140). The processor control unit controls the bitstream processor and the execution unit.
Abstract translation: 目的:提供一种用于驱动比特流处理器的方法,以通过使用比特流专用指令来有效地处理连续比特流的可变数据。 构成:比特流处理器(110)在缩写表查找之后将读取比特流转换为比特流,并且执行单元(120)将比特流转换成以下的表查找。 指令提取单元(130)提取与根据处理器控制器(140)的PC(程序计数器)相关的比特流的命令。 处理器控制单元控制比特流处理器和执行单元。
-
公开(公告)号:KR1020100072614A
公开(公告)日:2010-07-01
申请号:KR1020080131065
申请日:2008-12-22
Applicant: 한국전자통신연구원
CPC classification number: G06F1/3203 , G06F1/3287 , G06F1/3296 , Y02D10/171 , Y02D10/172 , Y02D50/20
Abstract: PURPOSE: A processor with low power is provided to activate at least one among core block, a memory, a peripheral block by responding to a signal which activates according to an address map, thereby preventing a power consumption. CONSTITUTION: A low power processor comprises a plurality of blocks(30,70), a memory(50), and a multi power control unit(10). The memory stores a command for controlling the plurality of blocks. According to an address, the multi power control unit generates a signal for activating at least one among the plurality of blocks. By responding to the activation signal, the multi power control unit provides a normal power voltage or reduction power voltage. A command is stored in a relevant address.
Abstract translation: 目的:提供低功耗的处理器,通过响应根据地址映射激活的信号来激活核心块,存储器,外围块中的至少一个,从而防止功耗。 构成:低功率处理器包括多个块(30,70),存储器(50)和多功率控制单元(10)。 存储器存储用于控制多个块的命令。 根据地址,多功率控制单元生成用于激活多个块中的至少一个的信号。 通过响应激活信号,多功率控制单元提供正常的电源电压或降低功率电压。 命令存储在相关地址中。
-
-
-
-
公开(公告)号:KR101818036B1
公开(公告)日:2018-01-15
申请号:KR1020120008906
申请日:2012-01-30
Applicant: 한국전자통신연구원
CPC classification number: H02J50/00 , H02J5/005 , H02J7/0063 , H02J7/025
Abstract: 본발명은유무선에너지전송기능을구비한에너지저장시스템에관한것으로서, 다수의에너지원에서생성되는에너지가입력되는에너지입력부; 상기다수의에너지원중 하나의에너지원을선택하고, 유선동작모드또는무선동작모드로동작하여선택된에너지원의에너지를전달하는에너지입력제어부; 상기에너지입력제어부의무선동작모드동작시상기선택된에너지원의에너지를무선으로송수신하는에너지무선송수신부; 상기선택된에너지원의에너지를저장하는에너지저장/제어부; 상기에너지저장/제어부에저장된에너지를소비하는에너지출력부; 및상기에너지저장/제어부에저장된에너지를상기에너지출력부에분배하는에너지출력제어부를포함한다.
Abstract translation: 具有有线/无线能量传输功能的能量存储系统技术领域本发明涉及一种具有有线/无线能量传输功能的能量存储系统,更具体地,涉及一种能量存储系统, 能量输入控制单元,用于选择所述多个能量源中的一个,并以有线操作模式或无线操作模式操作以传输所选能量源的能量; 能量无线发送/接收单元,在能量输入控制单元的无线操作模式操作中,无线地发送/接收所选能量源的能量; 用于存储所选能量源的能量的能量存储/控制单元; 能量输出单元,用于消耗储存在能量存储/控制单元中的能量; 以及能量输出控制单元,用于将存储在能量存储/控制单元中的能量分配给能量输出单元。
-
-
-
-
-
-
-
-
-