-
公开(公告)号:FR2787635A1
公开(公告)日:2000-06-23
申请号:FR9815940
申请日:1998-12-17
Applicant: ST MICROELECTRONICS SA
Inventor: BELOT DIDIER
-
公开(公告)号:DE69509606T2
公开(公告)日:1999-12-16
申请号:DE69509606
申请日:1995-08-28
Applicant: ST MICROELECTRONICS SA
Inventor: BERNARD PATRICK , BELOT DIDIER , QUERVEL JACQUES
IPC: H03K17/62 , H03K19/0944 , H03K19/00
Abstract: The logic circuit includes a first differential stage (Q1,Q2) constructing using bipolar transistors operating in their linear region. These are mounted in one branch of a second differential stage (M5,M6) biased by a current source (M7). The second stage and the current source are constructed using MOS transistors. The MOS transistors of the second stage receive on their grids the same levels of voltage as the bases of the bipolar transistors of the first stage. The current source transistor (M7) has its source connected direction of the supply voltage (GND).
-
公开(公告)号:DE69509606D1
公开(公告)日:1999-06-17
申请号:DE69509606
申请日:1995-08-28
Applicant: ST MICROELECTRONICS SA
Inventor: BERNARD PATRICK , BELOT DIDIER , QUERVEL JACQUES
IPC: H03K17/62 , H03K19/0944 , H03K19/00
Abstract: The logic circuit includes a first differential stage (Q1,Q2) constructing using bipolar transistors operating in their linear region. These are mounted in one branch of a second differential stage (M5,M6) biased by a current source (M7). The second stage and the current source are constructed using MOS transistors. The MOS transistors of the second stage receive on their grids the same levels of voltage as the bases of the bipolar transistors of the first stage. The current source transistor (M7) has its source connected direction of the supply voltage (GND).
-
公开(公告)号:FR2995746A1
公开(公告)日:2014-03-21
申请号:FR1258735
申请日:2012-09-18
Applicant: ST MICROELECTRONICS SA
Inventor: BELOT DIDIER , DEVAL YANN , TARIS THIERRY , KRAIMIA HASSEN
IPC: H03D3/26
Abstract: L'invention concerne un procédé dans lequel un signal (S1) à démoduler est filtré par un filtre (205) dont la bande passante inclut au moins deux fréquences de codage (f1, f2) dudit signal, et est centrée sur une fréquence distincte de la fréquence centrale (f ) dudit signal.
-
公开(公告)号:FR2964809A1
公开(公告)日:2012-03-16
申请号:FR1057335
申请日:2010-09-14
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: BELOT DIDIER , LUCAS DE PESLOUAN PIERRE-OLIVIER , MAJEK CEDRIC , DEVAL YANN , TARIS THIERRY , BEGUERET JEAN-BAPTISTE
IPC: H03L7/18
Abstract: Dispositif de génération d'un signal de fréquence paramétrable comprenant une boucle à verrouillage de phase (PLL) comportant un générateur (2) d'un signal de référence, un comparateur phase-fréquence (3) comprenant une première entrée pour recevoir le signal de référence, un oscillateur (6) contrôlé à partir du résultat en sortie du comparateur phase-fréquence (3), un diviseur fractionnel (7) couplé entre une sortie de l'oscillateur (6) et une deuxième entrée du comparateur phase-fréquence (3), et un sélecteur (9) reliant sélectivement une entrée de l'oscillateur (6) soit avec une entrée du générateur (2), soit avec la sortie de l'oscillateur (6) en fonction du rapport de multiplication du diviseur fractionnel (7).
-
公开(公告)号:FR2956538B1
公开(公告)日:2012-03-16
申请号:FR1051011
申请日:2010-02-15
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: BELOT DIDIER , BEGUERET JEAN-BAPTISTE , DEVAL YANN , DALLET DOMINIQUE , MARIANO ANDRE
IPC: H03M3/02
-
公开(公告)号:FR2948513B1
公开(公告)日:2011-09-30
申请号:FR0955197
申请日:2009-07-24
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: BELOT DIDIER , LEYSSENNE LAURENT , KERHERVE ERIC , DEVAL YANN
-
公开(公告)号:FR2932331A1
公开(公告)日:2009-12-11
申请号:FR0853747
申请日:2008-06-06
Applicant: ST MICROELECTRONICS SA
Inventor: BELOT DIDIER , TARIS THIERRY , BEGUERET JEAN BAPTISTE , DEVAL YANN , CASSAGNE JULIE , LAPUYADE HERVE
IPC: H03B5/14
Abstract: L'invention concerne un oscillateur distribué comprenant une pluralité d'éléments amplificateurs (T1, T2, T3) associés en série, une sortie d'un dernier élément amplificateur (T3) étant rebouclée sur une entrée d'un premier élément amplificateur (T1) par l'intermédiaire d'une première ligne de transmission ; l'oscillateur oscille à une première fréquence f1. L'oscillateur selon l'invention est caractérisé en ce qu'il comprend également un moyen pour injecter sur l'entrée du premier élément amplificateur (T1) un signal de commande (SC) ayant une deuxième fréquence f2 sous-multiple de la première fréquence f1. Application à la réalisation d'oscillateurs adaptés pour des applications nécessitant une fréquence d'oscillation variable, telles que des applications de téléphonie mobile.
-
公开(公告)号:FR2916915B1
公开(公告)日:2009-09-04
申请号:FR0755443
申请日:2007-06-04
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: RIVET FRANCOIS , BELOT DIDIER , DEVAL YANN , BEGUERET JEAN BAPTISTE , LAPUYADE HERVE , TARIS THIERRY
Abstract: A device processes a received radio signal. Circuitry formulates voltage samples of the radio signal. Analog processing of those samples is performed. Then, digital processing is performed on the output of the analog processing. The circuitry for formulating voltage samples is configured to ensure a processing of the samples prior to the digital processing.
-
公开(公告)号:FR2926936A1
公开(公告)日:2009-07-31
申请号:FR0850499
申请日:2008-01-28
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: BELOT DIDIER , DELTIMPLE NATHALIE , KERHERVE ERIC , DEVAL YANN
IPC: H03B5/12
Abstract: L'invention concerne un circuit électronique (44) adapté à fournir un premier signal (S4) oscillant, comprenant un amplificateur de puissance (54) monté en oscillateur. L'amplificateur de puissance (54) est adapté à recevoir un deuxième signal (S15) et à fournir un troisième signal (S16). Le circuit électronique comprend, en outre, un circuit d'adaptation d'impédance (56) adapté à recevoir le troisième signal et à fournir le premier signal (S4) et un circuit de rétroaction (58) adapté à recevoir le premier signal et à fournir le deuxième signal.
-
-
-
-
-
-
-
-
-