-
-
-
公开(公告)号:KR1019960009470B1
公开(公告)日:1996-07-19
申请号:KR1019930029346
申请日:1993-12-23
Applicant: 한국전자통신연구원
IPC: H04L12/40
Abstract: The controller includes a data transmission path consisting of bidirectional data buffers(8,9,10) and address buffer(11), and address counters(12,13) and counter address buffers(14,15), a third decoder(28) for generating signals for controlling the buffers, and a second decoder(23) for generating signals for controlling the effective time point of data reading and writing, determining the driving point of the bidirectional data buffers(14,15), latching the initial address, increasing the address, driving clock input of counters(24,26), and driving buffers(25,27) of the address counters(24,26) when an address driving is required.
Abstract translation: 控制器包括由双向数据缓冲器(8,9,10)和地址缓冲器(11),以及地址计数器(12,13)和计数器地址缓冲器(14,15)组成的数据传输路径,第三解码器(28) 用于产生用于控制缓冲器的信号;以及第二解码器(23),用于产生用于控制数据读取和写入的有效时间点的信号,确定双向数据缓冲器(14,15)的驱动点,锁存初始地址, 当需要地址驱动时,增加地址,驱动计数器(24,26)的时钟输入和地址计数器(24,26)的驱动缓冲器(25,27)。
-
公开(公告)号:KR1019960018876A
公开(公告)日:1996-06-17
申请号:KR1019940028979
申请日:1994-11-05
Applicant: 한국전자통신연구원
Abstract: 본 발명은 고속 중형컴퓨터(특히 타이컴 3)에서 자료저장을 위한 장치들사이에 자료복사를 함에 있어서 장치의 위치에 상관없이 입출력 처리기 펌웨어의 기중으로 고속의 자료복사를 실현하기 위한 것으로 보다 상세하게는 중앙처리장치의 운영체제 또는 시스템 제어기의 모터터에서 메세지 전송규약상의 명령어 형식에 따라 입출력처리기에 백업을 요청할 때 원시 입출력처리기가 장치의 위치에 따라 백업형태를 결정하여 처리할 수 있도록 하고 특히 백업을 위한 목표 장치가 다른 입출력처리기에 위치하면 메세지를 목표 입출력처리기에 전달하도 두 입출력 처리기는 공유메모리의 환형버퍼에 장금장치를 통하여 동기화된 백업동작을 수행할 수 있도록 한 고속 중형컴퓨터의 고속 백업처리방법에 관한 것이다.
특징적인 구성으로는 중앙처리장치에서 수행되는 운영체제나 시스템 제어기에서 수행되는 시스템 모니터에서 입출력처리기로 메세지 전송에 의한 고속백업을 요청하는 제1단계와, 상기 제1단계의 백업 요청을 받아 입출력처리기 내부에서 자료저장용장치의 위치(원시장치와 목표장치의 위치)에 따라 (동일 입출력제어기, 동일 뱅크, 다른 뱅크사이 또는 다른 입출력처리기사이의) 백업처리형태을 구분하고 각각의 백업처리 절차를 결정하여 백업동작을 수행하는 제2단계와, 상기 제2단계에서 수행하는 백업동작이 입출력처리기사이의 백업일때 목표하는 입출력처리기가 메세지를 받아 공유메모리에서 원시입출력처리기와 동기화 기법을 이용한 자료 전달 방법을 규정하고 이들 자료를 목표장치에 출력하는 과정이 종결될 때까지 이루어지는 제3단계 , 상기 제3단계의 백업동작이 종료될 때 할당받은 모든 자원을 릴리즈하고 특히 입출력처리기 사이의 백업시 목표입출력 처리기로부터 메세지를 돌려 받아 처리하는 과정을 포함하여 백업을 요청한 처리기에 메세지를 돌려주는 제4단계로 이루어짐에 있다.-
-
公开(公告)号:KR1019950029961A
公开(公告)日:1995-11-24
申请号:KR1019940007773
申请日:1994-04-13
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: 본 발명은 버스 정보처리기의 기능제어 장치에 관한 것으로, 레지스터 선택신호 경로 제어 정합부(7)와, 데이타 경로 제어 정합부(8)와, 상기 정합부(7, 8)와 프로세서부(2) 및 응답기부(3)에서 구동되는 제어요청신호를 받아 중재를 수행하고, 버스정합부(4)에서 제공되는 버스데이타와 레지스터에 저장된 데이타를 비교검색하여 정보저장부(5)에 필요한 어드레스 신호 및 시간정보신호를 출력하는 기능제어핵심부(6)를 제공하므로써 버스정보처리기내의 각 모듈간의 기능이나 데이타 흐름이 서로 동기화되어 원활히 동작할 수 있고, 한 버스 클럭내에 트리거 조건 비교검색과 검색결과로 상태 제어 및 어드레스 제어를 수행하여 정확한 저장 시점과 각 모듈의 동기화시점을 제공할 수 있다.
-
-
-
-
-
-