-
公开(公告)号:CN110647436A
公开(公告)日:2020-01-03
申请号:CN201810671129.3
申请日:2018-06-26
Applicant: 北京自动化控制设备研究所
IPC: G06F11/26
Abstract: 本发明提供一种DDR2/DDR3存储器的快速检测方法,它包括如下步骤:1、首地址写入0xFFFF0000;2、回读;3、回读值与写入值相同,则继续执行;否则报芯片故障,结束检测;4、地址加1,写入值低16位和地址的低16位相同,写入值高16位为低16位的反码;5、回读;6、回读校验,回读值与写入值相同,则继续执行;否则报芯片故障,结束检测;7、循环执行步骤4-7,直至整片存储器检测完成。本发明的优点是,根据DDR2/DDR3存储器数据在时钟双沿跳变的特点,能够实现所有数据位在时钟沿同时跳变的检测,提高效率的同时,保证了产品的可靠性。
-
公开(公告)号:CN105573947B
公开(公告)日:2018-10-26
申请号:CN201410539737.0
申请日:2014-10-13
Applicant: 北京自动化控制设备研究所
IPC: G06F13/40
Abstract: 本发明属于控制方法,具体涉及一种基于APB总线的SD/MMC卡控制方法。它包括:步骤一:指令响应收发控制,指令响应收发控制由指令响应收发控制状态机完成,它包括6种状态IDLE1、WRITE_WR1、WRITE_WO1、DLY_WR1、DLY_WO1、READ_WR1,在IDLE状态下,指令响应收发控制状态机根据外部指令判断该指令是否需要响应回复,步骤二:数据传输控制,数据传输控制由数据传输控制模块完成,它分为6种状态IDLE2、WRITE_DAT22、WRITE_CRC2、WRITE_BUSY2、READ_WAIT2、READ_DAT2。本发明的显著效果是:本技术方案在FPGA中实现了基于APB总线的SD/MMC卡控制逻辑算法,任何DSP处理器都能通过该逻辑算法方便的挂接使用SD/MMC接口的大容量存储设备。
-
公开(公告)号:CN105571590A
公开(公告)日:2016-05-11
申请号:CN201410539738.5
申请日:2014-10-13
Applicant: 北京自动化控制设备研究所
Abstract: 本发明属于补偿方法,具体涉及一种改善电压/频率转换电路零位、标度因数温度特性的融合补偿算法。它包括:步骤一:标定,步骤二:测量,步骤三:计算,步骤四:读取数据导航周期τ,步骤五:计算补偿后的零位,步骤六:读取标度因数目标值Km,步骤七:计算补偿后的标度因数。本发明的显著效果是:本申请的补偿方法,直接计算得到补偿后的零位和标度因数,避免了先计算补偿值然后再计算最终结果的过程,步骤简单,精度高,速度快,完全满足惯导系统的要求。
-
公开(公告)号:CN105573947A
公开(公告)日:2016-05-11
申请号:CN201410539737.0
申请日:2014-10-13
Applicant: 北京自动化控制设备研究所
IPC: G06F13/40
Abstract: 本发明属于控制方法,具体涉及一种基于APB总线的SD/MMC卡控制方法。它包括:步骤一:指令响应收发控制,指令响应收发控制由指令响应收发控制状态机完成,它包括6种状态IDLE1、WRITE_WR1、WRITE_WO1、DLY_WR1、DLY_WO1、READ_WR1,在IDLE状态下,指令响应收发控制状态机根据外部指令判断该指令是否需要响应回复,步骤二:数据传输控制,数据传输控制由数据传输控制模块完成,它分为6种状态IDLE2、WRITE_DAT22、WRITE_CRC2、WRITE_BUSY2、READ_WAIT2、READ_DAT2。本发明的显著效果是:本技术方案在FPGA中实现了基于APB总线的SD/MMC卡控制逻辑算法,任何DSP处理器都能通过该逻辑算法方便的挂接使用SD/MMC接口的大容量存储设备。
-
公开(公告)号:CN105571590B
公开(公告)日:2018-07-20
申请号:CN201410539738.5
申请日:2014-10-13
Applicant: 北京自动化控制设备研究所
Abstract: 本发明属于补偿方法,具体涉及一种改善电压/频率转换电路零位、标度因数温度特性的融合补偿算法。它包括:步骤一:标定,步骤二:测量,步骤三:计算,步骤四:读取数据导航周期τ,步骤五:计算补偿后的零位,步骤六:读取标度因数目标值Km,步骤七:计算补偿后的标度因数。本发明的显著效果是:本申请的补偿方法,直接计算得到补偿后的零位和标度因数,避免了先计算补偿值然后再计算最终结果的过程,步骤简单,精度高,速度快,完全满足惯导系统的要求。
-
-
-
-