태그 매칭 장치 및 이를 포함하는 태그 매칭 시스템
    1.
    发明公开
    태그 매칭 장치 및 이를 포함하는 태그 매칭 시스템 有权
    标签匹配设备和标签匹配系统,包括它们

    公开(公告)号:KR1020150099953A

    公开(公告)日:2015-09-02

    申请号:KR1020140021143

    申请日:2014-02-24

    CPC classification number: G06F11/10 G06F12/08

    Abstract: 태그 매칭 장치는 데이터 비교부 및 패리티 비교부를 포함한다. 데이터 비교부는 태그 데이터 및 수신 코드 워드에 포함되는 수신 데이터에 기초하여 태그 데이터와 수신 데이터의 일치 여부를 결정하는 비교 데이터 결과를 출력한다. 패리티 비교부는 태그 데이터를 인코딩하여 태그 패리티 데이터를 생성하고, 태그 패리티 데이터 및 수신 코드 워드에 포함되는 수신 패리티 데이터에 기초하여 태그 패리티 데이터와 수신 패리티 데이터의 일치 여부를 결정하는 비교 패리티 결과를 출력한다. 본 발명의 실시예들에 따른 태그 매칭 장치를 사용하는 경우, 태그 패리티 데이터를 생성하는 동작과 태그 데이터와 수신 데이터를 비교하는 동작을 동시에 병렬적으로 수행하기 때문에 태그 매칭 연산을 수행하는 시간이 감소할 수 있다.

    Abstract translation: 标签匹配装置包括数据比较单元和奇偶校验比较单元。 数据比较单元输出基于标签数据和包含在接收到的代码字中的接收数据来确定标签数据和接收数据是否匹配的比较数据结果。 奇偶校验比较单元通过对标签数据进行编码来生成标签奇偶校验数据,并且输出比较奇偶校验结果,其基于标签奇偶校验数据和包括在接收到的代码字中的接收奇偶校验数据,确定标签奇偶校验数据和接收的奇偶校验数据是否匹配 当使用根据本发明的实施例的标签匹配装置时,并行地同时执行产生标签奇偶校验数据的动作和比较标签数据和接收数据的动作,从而减少执行标签匹配操作的时间 。

    명령어 캐시의 구동 방법, 이를 이용하는 명령어 캐시 및 이를 포함하는 데이터 처리 장치
    2.
    发明公开
    명령어 캐시의 구동 방법, 이를 이용하는 명령어 캐시 및 이를 포함하는 데이터 처리 장치 有权
    操作指令高速缓存的方法,使用该缓存的指令高速缓存和包括其中的数据处理设备

    公开(公告)号:KR1020150095380A

    公开(公告)日:2015-08-21

    申请号:KR1020140016621

    申请日:2014-02-13

    CPC classification number: G06F9/06

    Abstract: 복수의 라인들을 포함하며 라인 단위로 명령어들을 출력하는 명령어 캐시의 구동 방법에서는, 복수의 라인들 중에서 제1 라인에 저장된 제1 명령어 그룹을 출력한다. 제1 명령어 그룹이 분기 명령어를 포함하는 경우에, 분기 명령어에 상응하는 목표 명령어(가 저장된 제2 라인의 일부 및 제2 라인과 인접하는 제3 라인의 일부에 저장된 제2 명령어 그룹을 출력한다. 제1 명령어 그룹은 연속적인 제1 명령어들을 포함하고, 제2 명령어 그룹은 목표 명령어부터 시작하는 연속적인 제2 명령어들을 포함하며, 제2 명령어 그룹의 크기는 복수의 라인들 중에서 하나의 라인의 크기에 상응한다.

    Abstract translation: 一种用于驱动包括多行并且以行单位输出命令的命令高速缓存的方法,包括以下步骤:输出存储在行中的第一行的第一命令组; 以及当所述第一命令组包括所述分支命令时,输出存储在与第二行相邻的第三行的一部分中的第二命令组和存储与分支命令相对应的目标命令的目标命令或第二行的一部分。 第一个命令组包括连续的第一个命令。 第二个命令组包括从目标命令开始的连续的第二个命令。 第二个命令组的大小对应于其中一行的大小。

    임베디드 프로세서 및 이를 포함하는 시스템
    3.
    发明授权
    임베디드 프로세서 및 이를 포함하는 시스템 有权
    嵌入式处理器和系统,包括它们

    公开(公告)号:KR101268363B1

    公开(公告)日:2013-05-28

    申请号:KR1020120003461

    申请日:2012-01-11

    Abstract: PURPOSE: An embedded processor and a system including the same are provided to let a register file of a core unit include a Hamming encoder and a Hamming decoder, thereby improving error resilience. CONSTITUTION: A first memory shell module(350) is provided from an instruction memory. The first memory shell module performs error correction of a first parity data and a first data of multiple bits. A core unit(300) includes a register file for storing instructions from the first data. A second memory shell module(360) performs error correction of a second parity data and a second data of multiple bits. The second parity data is provided from a data memory.

    Abstract translation: 目的:提供一种嵌入式处理器及其系统,使核心单元的寄存器文件包括汉明编码器和汉明解码器,从而提高了错误恢复能力。 构成:从指令存储器提供第一存储器壳模块(350)。 第一存储器壳模块执行第一奇偶校验数据和多位的第一数据的纠错。 核心单元(300)包括用于存储来自第一数据的指令的寄存器文件。 第二存储器壳模块(360)执行第二奇偶校验数据和多位的第二数据的纠错。 从数据存储器提供第二奇偶校验数据。

    차량용 실시간 이더넷 네트워크 및 차량
    4.
    发明授权
    차량용 실시간 이더넷 네트워크 및 차량 有权
    实时以太网网络和车辆

    公开(公告)号:KR101356108B1

    公开(公告)日:2014-01-29

    申请号:KR1020120003469

    申请日:2012-01-11

    Abstract: 차량용 실시간 이더넷 네트워크는 각각이 스위치와 적어도 두 개의 전자 제어부(electronic control unit; ECU)들을 구비하는 복수의 로컬 네트워크들; 및 상기 로컬 네트워크로부터의 전역 패킷을 중계하는 스마트 이더넷 스위치를 포함하되, 상기 스마트 이더넷 스위치는 상기 복수의 로컬 네트워크들로부터의 전역 패킷들을 저장하는 프레임 버퍼를 포함하고, 상기 전역 패킷들이 모두 전송된 후에 하나의 통신 주기가 완료되었음을 알리는 사이클 경계 패킷을 상기 복수의 로컬 네트워크들 모두에게 전송한다.

    일관성 관리 방법, 일관성 관리 회로, 이를 포함하는 캐시 장치 및 반도체 장치
    5.
    发明公开
    일관성 관리 방법, 일관성 관리 회로, 이를 포함하는 캐시 장치 및 반도체 장치 有权
    用于管理相关性,相关管理单元,高速缓存设备和包括其中的半导体器件的方法

    公开(公告)号:KR1020140000989A

    公开(公告)日:2014-01-06

    申请号:KR1020120069100

    申请日:2012-06-27

    Abstract: A method for managing coherence of a plurality of cache memories, which are respectively connected to a plurality of cores provided in a multi-core semiconductor device and respectively include a plurality of cache lines in which data are stored, comprises the steps of: receiving a request signal from one among the cores; extracting a partial tag from an address of the request signal; comparing the extracted partial tag with partial tag sets which are a part of the tag information of a plurality of tag memories which store a copy of tag information and line status information stored in each of the cache memories; and, based on the comparison result, selectively accessing the tag memories and, based on whether a first cache line in which requested data corresponding to the request signal are stored exists, providing the requested data to a second cache line within a cache memory connected to a core which provides the request signal.

    Abstract translation: 一种用于管理多个高速缓冲存储器的相干性的方法,其分别连接到设置在多核半导体器件中的多个核,并且分别包括存储数据的多个高速缓存行,包括以下步骤:接收 来自核心之一的请求信号; 从请求信号的地址提取部分标签; 将所提取的部分标签与作为存储在每个高速缓冲存储器中的标签信息和行状态信息的副本的多个标签存储器的标签信息的一部分的部分标签集进行比较; 并且基于比较结果,选择性地访问标签存储器,并且基于存储与请求信号相对应的请求数据的第一高速缓存行是否存在,将所请求的数据提供给连接到的高速缓冲存储器中的第二高速缓存行 提供请求信号的核心。

    차량용 실시간 이더넷 네트워크 및 차량
    6.
    发明公开
    차량용 실시간 이더넷 네트워크 및 차량 有权
    实时以太网网络和车辆

    公开(公告)号:KR1020130093811A

    公开(公告)日:2013-08-23

    申请号:KR1020120003469

    申请日:2012-01-11

    CPC classification number: H04L12/40071 H04L49/351 H04L2012/40273

    Abstract: PURPOSE: A real time Ethernet network for vehicle and a vehicle thereof are provided to manage all electronic control units of the inside of the vehicle at high speed in real time through Ethernet by adopting a smart Ethernet switch. CONSTITUTION: Each of multiple local networks (210,220,230,240) is equipped with at least two electronic control units (ECUs) with a switch. A smart Ethernet switch (100) relays an entire region packet from each of the local networks. The smart Ethernet switch includes a frame buffer which stores entire region packets from the multiple local networks. The smart Ethernet switch transmits a cycle boundary packet which informs that one communication cycle is completed after the entire region packets are all transmitted.

    Abstract translation: 目的:提供车辆及其车辆的实时以太网网络,通过采用智能以太网交换机,通过以太网实时高速管理车辆内部的所有电子控制单元。 构成:多个本地网络(210,220,230,240)中的每一个都配备有至少两个带开关的电子控制单元(ECU)。 智能以太网交换机(100)中继来自每个本地网络的整个区域分组。 智能以太网交换机包括存储来自多个本地网络的整个区域分组的帧缓冲器。 智能以太网交换机发送周期边界分组,通知在整个区域分组全部传输之后,一个通信周期完成。

    태그 매칭 장치 및 이를 포함하는 태그 매칭 시스템
    7.
    发明授权
    태그 매칭 장치 및 이를 포함하는 태그 매칭 시스템 有权
    标签匹配设备和标签匹配系统,包括它们

    公开(公告)号:KR101559439B1

    公开(公告)日:2015-10-12

    申请号:KR1020140021143

    申请日:2014-02-24

    Abstract: 태그매칭장치는데이터비교부및 패리티비교부를포함한다. 데이터비교부는태그데이터및 수신코드워드에포함되는수신데이터에기초하여태그데이터와수신데이터의일치여부를결정하는비교데이터결과를출력한다. 패리티비교부는태그데이터를인코딩하여태그패리티데이터를생성하고, 태그패리티데이터및 수신코드워드에포함되는수신패리티데이터에기초하여태그패리티데이터와수신패리티데이터의일치여부를결정하는비교패리티결과를출력한다. 본발명의실시예들에따른태그매칭장치를사용하는경우, 태그패리티데이터를생성하는동작과태그데이터와수신데이터를비교하는동작을동시에병렬적으로수행하기때문에태그매칭연산을수행하는시간이감소할수 있다.

    일관성 관리 방법, 일관성 관리 회로, 이를 포함하는 캐시 장치 및 반도체 장치
    8.
    发明授权
    일관성 관리 방법, 일관성 관리 회로, 이를 포함하는 캐시 장치 및 반도체 장치 有权
    用于管理相干性,一致性管理单元,缓存装置和包括其的半导体装置的方法

    公开(公告)号:KR101446924B1

    公开(公告)日:2014-10-06

    申请号:KR1020130014869

    申请日:2013-02-12

    Abstract: 일관성 관리 회로는 상기 복수의 코어들로부터 요청 신호들을 수신하고, 상기 요청 신호들 중 하나를 제공하는 중재부; 상기 복수의 캐시 메모리의 상기 캐시 라인들 중 상기 제공된 요청 신호에 대응하는 요청된 데이터를 상기 중재부에 제공하고, 상기 캐시 메모리들에 저장된 상기 데이터의 일관성을 유지하는 일관성 관리부; 및 각각이 상기 복수의 캐시 메모리들 중 적어도 하나의 메모리 엔트리를 액세스하는 기준 캐시 메모리의 식별자가 기입되는 피벗 필드와 상기 기준 캐시 메모리를 기준으로 하여 상기 기준 캐시 메모리와 일정한 범위(패턴 윈도우) 내의 복수의 캐시 메모리들의 상기 적어도 하나의 메모리 엔트리를 공유하는지 여부를 나타내는 프레즌트 비트들이 기입되는 패턴 필드를 적어도 구비하는 복수의 디렉토리 라인을 포함하는 디렉토리 메모리를 포함하고, 상기 일관성 관리부는 상기 디렉토리 메모리를 제어하고, 상기 디렉토리 메모리를 참조하여 상기 데이터의 일관성을 유지한다.

    일관성 관리 방법, 일관성 관리 회로, 이를 포함하는 캐시 장치 및 반도체 장치
    9.
    发明授权
    일관성 관리 방법, 일관성 관리 회로, 이를 포함하는 캐시 장치 및 반도체 장치 有权
    一致性管理方法,一致性管理电路,高速缓存设备和包含其的半导体装置

    公开(公告)号:KR101395025B1

    公开(公告)日:2014-05-15

    申请号:KR1020120069100

    申请日:2012-06-27

    Abstract: 멀티 코어 반도체 장치에 구비되는 복수의 코어들과 각각 연결되고 데이터가 저장된 복수의 캐시 라인들을 각각 포함하는 복수의 캐시 메모리의 일관성 관리 방법은 상기 복수의 코어들 중 하나로부터 요청 신호를 수신하는 단계; 상기 요청 신호의 어드레스로부터 부분 태그를 추출하는 단계; 상기 추출된 부분 태그를 상기 캐시 메모리들 각각의 태그 정보 및 라인 상태 정보의 복사본을 저장하는 복수의 태그 메모리들의 상기 태그 정보의 일부인 부분 태그 세트들과 비교하는 단계; 및 상기 비교 결과에 기초하여 상기 복수의 태그 메모리들을 선택적으로 액세스하고 상기 요청 신호에 대응하는 요청된 데이터가 저장되어 있는 제1 캐시 라인이 존재하는지 여부에 기초하여, 상기 요청 신호를 제공한 코어와 연결된 캐시 메모리 내의 제2 캐시 라인에 상기 요청된 데이터를 제공하는 단계를 포함한다.

    Abstract translation: 多核心,每一个与多个提供一种半导体器件上的内核和管理多个高速缓冲存储器的每个包括多个高速缓存行的数据被存储时,包括一致的方法连接:从多个上述芯中的一个接收的请求信号的装置; 从请求信号的地址提取部分标签; 标签的所提取的部分,并且每个标签信息并且在多个存储的线路状态信息的副本的标签存储器中的标签信息中设置的标签的一部分的高速缓冲存储器进行比较; 并且在比较的基础上选择地访问上述多个标签存储器的,并基于所请求的数据是否被存储在对应于该请求信号时,所述芯中的第一高速缓存线,并且提供该请求信号 并将所请求的数据提供给关联的高速缓冲存储器中的第二高速缓存行。

    명령어 캐시의 구동 방법, 이를 이용하는 명령어 캐시 및 이를 포함하는 데이터 처리 장치
    10.
    发明授权
    명령어 캐시의 구동 방법, 이를 이용하는 명령어 캐시 및 이를 포함하는 데이터 처리 장치 有权
    使用相同的操作指令高速缓存的方法和包括其的数据处理装置

    公开(公告)号:KR101562910B1

    公开(公告)日:2015-10-26

    申请号:KR1020140016621

    申请日:2014-02-13

    Abstract: 복수의라인들을포함하며라인단위로명령어들을출력하는명령어캐시의구동방법에서는, 복수의라인들중에서제1 라인에저장된제1 명령어그룹을출력한다. 제1 명령어그룹이분기명령어를포함하는경우에, 분기명령어에상응하는목표명령어(가저장된제2 라인의일부및 제2 라인과인접하는제3 라인의일부에저장된제2 명령어그룹을출력한다. 제1 명령어그룹은연속적인제1 명령어들을포함하고, 제2 명령어그룹은목표명령어부터시작하는연속적인제2 명령어들을포함하며, 제2 명령어그룹의크기는복수의라인들중에서하나의라인의크기에상응한다.

Patent Agency Ranking