CIRCUITRY TO MAINTAIN CORRELATION BETWEEN SETS OF ADDRESSES
    1.
    发明申请
    CIRCUITRY TO MAINTAIN CORRELATION BETWEEN SETS OF ADDRESSES 审中-公开
    电路维护地址之间的相关性

    公开(公告)号:WO2012166751A3

    公开(公告)日:2013-04-04

    申请号:PCT/US2012039903

    申请日:2012-05-29

    Inventor: KUTCH PATRICK G

    CPC classification number: H04L61/103

    Abstract: An embodiment may include circuitry in a controller that may be included in a host that has at least one processor. The circuitry may maintain a correlation between a set of network addresses and a set of medium access control (MAC) addresses. The correlation may be generated, at least in part, by at least one process to be executed, at least in part, by the at least one processor. The circuitry may determine, based at least in part upon the set of network addresses, whether to generate at least one response to at least one request. If the circuitry determines to generate the at least one response, the circuitry may generate the at least one response based at least in part upon the correlation and at least one network address associated with the at least one request. Many alternatives, variations, and modifications are possible.

    Abstract translation: 实施例可以包括可以包括在具有至少一个处理器的主机中的控制器中的电路。 电路可以保持一组网络地址和一组介质访问控制(MAC)地址之间的相关性。 该相关可以至少部分地由至少一个处理器至少部分地由至少一个处理器执行的至少一个处理产生。 该电路可至少部分地基于该组网络地址来确定是否对至少一个请求生成至少一个响应。 如果电路确定产生至少一个响应,则电路可以至少部分地基于相关性和与至少一个请求相关联的至少一个网络地址来生成至少一个响应。 许多替代方案,变化和修改是可能的。

    RECEIVING, AT LEAST IN PART, AND/OR ISSUING, AT LEAST IN PART, AT LEAST ONE PACKET TO REQUEST CHANGE IN POWER CONSUMPTION STATE

    公开(公告)号:AU2014202769B2

    公开(公告)日:2017-10-12

    申请号:AU2014202769

    申请日:2014-05-21

    Applicant: INTEL CORP

    Abstract: An embodiment may include circuitry to be included, at least in part, in at least one node to be used in a network. The circuitry may (a) receive, at least in part, via at least one power supply line of the at least one node, at least one packet, and/or (b) issue, at least in part, via the at least 5 one power supply line, the at least one packet. The at least one packet may request at least one change, at least in part, in at least one power consumption state of at least one portion of the at least one node. Many modifications, variations, and alternatives are possible without departing from this embodiment. C~r gC-) oD gQC E

    RECEIVING, AT LEAST IN PART, AND/OR ISSUING, AT LEAST IN PART, AT LEAST ONE PACKET TO REQUEST CHANGE IN POWER CONSUMPTION STATE

    公开(公告)号:AU2014202769A1

    公开(公告)日:2014-12-18

    申请号:AU2014202769

    申请日:2014-05-21

    Applicant: INTEL CORP

    Abstract: An embodiment may include circuitry to be included, at least in part, in at least one node to be used in a network. The circuitry may (a) receive, at least in part, via at least one power supply line of the at least one node, at least one packet, and/or (b) issue, at least in part, via the at least 5 one power supply line, the at least one packet. The at least one packet may request at least one change, at least in part, in at least one power consumption state of at least one portion of the at least one node. Many modifications, variations, and alternatives are possible without departing from this embodiment. C~r gC-) oD gQC E

    Leistungsüberwachung und Ressorcenverwaltung

    公开(公告)号:DE102020133273A1

    公开(公告)日:2022-01-13

    申请号:DE102020133273

    申请日:2020-12-14

    Applicant: INTEL CORP

    Inventor: KUTCH PATRICK G

    Abstract: Hierin beschriebene Beispiele betreffen einen Kern, der eine Anwendung ausführt, wobei die Anwendung ausgelegt ist, Anwendungsleistungsmesswerte in ein oder mehrere Telemetrieregister zu schreiben, die mit dem Kern assoziiert sind. In einigen Beispielen können das eine oder die mehreren Telemetrieregister für die Anwendung designiert sein, um Leistungsmesswerte von der Anwendung zu speichern. In einigen Beispielen kann eine Orchestrierungseinheit das eine oder die mehreren Telemetrieregister lesen, die mit dem Kern assoziiert sind. In einigen Beispielen bewirkt die Orchestrierungseinheit selektiv eine Modifikation einer Ressourcenzuteilung zu der Anwendung auf Grundlage der gelesenen Inhalte des einen oder der mehreren Telemetrieregister. Die Nutzung des Kerns kann 100 % betragen, wohingegen die Leistungsmesswerte einen Auslastungspegel der Anwendung anzeigen können. In einigen Beispielen enthalten die Leistungsmesswerte eines oder mehrere von: einem Anwendungsauslastungspegel, über ein Zeitintervall verarbeiteten Paketen, einer Anzahl von über ein Zeitintervall verlorenen Paketen, einer Anzahl von über ein Zeitintervall verarbeiteten Videoframes, von Schreibvorgängen pro Sekunde, Lesevorgängen pro Sekunde oder einer Anzahl von anstehenden Schreibvorgängen.

    TECHNOLOGIEN FÜR BESCHLEUNIGTES HIERARCHISCHES SCHLÜSSEL-CACHING IN EDGE-SYSTEMEN

    公开(公告)号:DE102020201885A1

    公开(公告)日:2020-10-01

    申请号:DE102020201885

    申请日:2020-02-14

    Applicant: INTEL CORP

    Abstract: Technologien für beschleunigtes Schlüssel-Caching in einer Edge-Hierarchie beinhalten mehrere Edge-Gerätevorrichtungen, die in Stufen organisiert sind. Eine Edge-Gerätevorrichtung empfängt eine Anforderung für einen Schlüssel, wie etwa einen privaten Schlüssel. Die Edge-Gerätevorrichtung bestimmt, ob der Schlüssel in einem lokalen Schlüssel-Cache enthalten ist, und, falls dem nicht so ist, fordert den Schlüssel von einer Edge-Gerätevorrichtung an, die in einer inneren Stufe der Edge-Hierarchie enthalten ist. Die Edge-Gerätevorrichtung kann den Schlüssel von einer Edge-Gerätevorrichtung anfordern, die in einer gleichrangigen Stufe der Edge-Hierarchie enthalten ist. Die Edge-Gerätevorrichtung kann beschleunigte Pro-Mandanten-Logik aktivieren, um einen oder mehrere Schlüssel im Schlüssel-Cache für die Räumung zu identifizieren. Die Edge-Gerätevorrichtung kann beschleunigte Pro-Mandanten-Logik aktivieren, um einen oder mehrere Schlüssel für den Vorabruf zu identifizieren. Diese Funktionen der Edge-Gerätevorrichtung können durch einen Beschleuniger wie etwa ein FPGA durchgeführt werden. Andere Ausführungsformen sind beschrieben und beansprucht.

Patent Agency Ranking