AMPLIFIER DEVICE WITH GAIN SWITCHING
    1.
    发明专利

    公开(公告)号:JP2002335138A

    公开(公告)日:2002-11-22

    申请号:JP2002082748

    申请日:2002-03-25

    Abstract: PROBLEM TO BE SOLVED: To provide an amplifier device having a gain switching and a radio- frequency receiver integrating thereinto, such an amplifier device where its output dynamic range is optimized in its 'low-gain' mode, while maintaining high gain in its 'high-gain' mode. SOLUTION: The amplifier device with a gain switching comprises an amplification means (Q1); a configurable load circuit (M1, M2) including an inductive element (L2) and capable of exhibiting two different configurations, having two different impedance values respectively; and a controllable switching means (Q2, Q3) connected between the amplification means and the load circuit, in order to select one or other of the two configurations of the load circuit. The load circuit includes two insulated-gate field-effect transistors (M1, M2), connected in series and operating in a triode mode and includes the inductive element, connected in parallel with the pair of load transistors between a power- supply terminal and the switching means.

    DISPOSITIF D'EMISSION/RECEPTION D'ONDES RADAR

    公开(公告)号:FR2967500A1

    公开(公告)日:2012-05-18

    申请号:FR1059319

    申请日:2010-11-12

    Abstract: Dispositif (1) d'émission/réception d'ondes radar, en particulier de radars à modulation de fréquence : ▪ un circuit (2) de génération d'ondes radar, comportant un oscillateur commandé en tension (6) couplé à un circulateur (8) lui-même relié à une antenne d'émission/réception (9) ; ▪ un circuit de détection (3) comportant un premier mélangeur (15) alimenté par ledit circulateur (8) et ledit oscillateur commandé en tension (6), et dans lequel l'oscillateur commandé en tension (6) comporte une entrée d'injection (56) d'un signal élaboré par un circuit complémentaire (30), ledit circuit complémentaire (30) étant alimenté en entrée par le signal de sortie (10) de l'oscillateur commandé en tension (6), et comportant un second mélangeur (36) alimenté par deux signaux (33,38) élaborés à partir du signal de sortie (10) de l'oscillateur commandé en tension (6).

    CONTROLE DE GAIN POUR EMETTEUR A BOUCLE CARTESIENNE AVEC DES TRAITEMENTS NUMERIQUES

    公开(公告)号:FR2884986A1

    公开(公告)日:2006-10-27

    申请号:FR0504078

    申请日:2005-04-22

    Abstract: Ce dispositif (2) comprend un circuit (4) numérique adapté pour recevoir des signaux d'entrée (I, Q) ainsi que des signaux de contre-réaction cartésienne (IFB, QFB). Il comprend un étage (20) de combinaison des signaux d'entrée (I, Q) et des signaux de contre-réaction (IFB, QFB) pour générer des signaux d'erreur (IFW, QFW)Ce circuit numérique est associé par l'intermédiaire d'un étage (8) de conversion à un circuit (6) analogique adapté pour recevoir les signaux d'erreur (IFW, QFW), et qui comprend un étage (32) pour générer un signal de sortie à partir des signaux d'erreur (IFW, QFW), et un étage (44) pour générer les signaux de contre-réaction (IFB, QFB) à partir du signal de sortie.Il est caractérisé en ce que le circuit (4) numérique comprend en outre au moins un étage (10) de contrôle de gain disposé avant l'étage (20) de combinaison et adapté pour modifier le gain appliqué aux signaux d'entrée.

    PROCEDE DE TEST D'UN CIRCUIT INTEGRE

    公开(公告)号:FR2985827A1

    公开(公告)日:2013-07-19

    申请号:FR1250459

    申请日:2012-01-17

    Abstract: L'invention concerne un procédé de test d'un circuit intégré dans lequel sont pris en compte au moins des dérivées premières et secondes des paramètres S du circuit intégré. L'invention concerne également un système de test d'un circuit intégré comprenant un dispositif de fourniture des paramètres S du circuit intégré et un dispositif de simulation du comportement du circuit intégré à partir du modèle équivalent non linéaire du circuit intégré.

    EMETTEUR-RECEPTEUR INTEGRE EN ONDES MILLIMETRIQUES

    公开(公告)号:FR2969398A1

    公开(公告)日:2012-06-22

    申请号:FR1060851

    申请日:2010-12-20

    Abstract: L'invention concerne un émetteur/récepteur à ondes millimétriques comprenant une plaque formant interposeur (3) dont la face supérieure porte un réseau d'interconnexions (4) et dont la face inférieure est destinée à être montée sur une carte de circuit imprimé (25) par des billes (21) ; une puce de circuit intégré (1) montée sur la face supérieure de l interposeur ; des antennes (30) constituées de pistes formées sur la face supérieure de l'interposeur ; et des réflecteurs (32) sur la face supérieure de la carte de circuit imprimé en regard de chacune des antennes, la distance effective entre chaque antenne et la plaque de réflecteur étant de l'ordre du quart de la longueur d'onde (λ/4), en tenant compte des constantes diélectriques des matériaux interposés.

    6.
    发明专利
    未知

    公开(公告)号:FR2823031A1

    公开(公告)日:2002-10-04

    申请号:FR0104102

    申请日:2001-03-27

    Abstract: The amplifier has an amplification unit (Q1), a configurable load circuit (M1,M2) having an inductive element (L2) and capable of presenting two different configurations having respectively, two different impedance values, and a controllable switch unit (Q2,Q3) connected between the amplification unit and the load circuit for selecting one or the other of the two configurations of the load circuit. The load circuit has two load transistors with insulated field grid effect (M1,M2), connected in series and functioning as a triode, the inductive element being connected in parallel on the pair of load transistors between a feed terminal and the switching circuit.

    Quasi-direct conversion radio receiver architecture for use in mobile telephone, heterodyning RF input to low IF before digitizing

    公开(公告)号:FR2781948A1

    公开(公告)日:2000-02-04

    申请号:FR9809800

    申请日:1998-07-28

    Abstract: The device uses two mixer channels with local oscillator signals in quadrature and at a frequency chosen to produce a low, rather than zero, IF such as 100 kHz. After low pass filtering and gain control, the resulting I and Q signals are digitized and conventionally down converted by a second LO at IF and signal processor (20) including a complex mixer. The receiver comprises a first analogue mixer (4) combining a received signal (V3) with the signal from a local oscillator (6') at a first conversion frequency. A second analogue mixer (5) combines the input signal with that from the local oscillator phase shifted by 90 degrees. Each mixer defines a channel which is destined to be the object of analogue-digital conversion (11,12). On the digital side the receiver also comprises a device for detecting possible phase and gain imbalances between the two channels (I,Q). The first conversion frequency corresponds to the central frequency of the received channel, increased by half the frequency band of the channel.

Patent Agency Ranking